RU2676888C1 - Логический модуль - Google Patents

Логический модуль Download PDF

Info

Publication number
RU2676888C1
RU2676888C1 RU2017140729A RU2017140729A RU2676888C1 RU 2676888 C1 RU2676888 C1 RU 2676888C1 RU 2017140729 A RU2017140729 A RU 2017140729A RU 2017140729 A RU2017140729 A RU 2017140729A RU 2676888 C1 RU2676888 C1 RU 2676888C1
Authority
RU
Russia
Prior art keywords
elements
majority
inputs
input
output
Prior art date
Application number
RU2017140729A
Other languages
English (en)
Inventor
Дмитрий Васильевич Андреев
Original Assignee
федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" filed Critical федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет"
Priority to RU2017140729A priority Critical patent/RU2676888C1/ru
Application granted granted Critical
Publication of RU2676888C1 publication Critical patent/RU2676888C1/ru

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/38Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
    • G06F7/48Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
    • G06F7/57Arithmetic logic units [ALU], i.e. arrangements or devices for performing two or more of the operations covered by groups G06F7/483 – G06F7/556 or for performing logical operations
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30003Arrangements for executing specific machine instructions
    • G06F9/30007Arrangements for executing specific machine instructions to perform operations on data operands
    • G06F9/30029Logical and Boolean instructions, e.g. XOR, NOT
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • H03K19/23Majority or minority circuits, i.e. giving output having the state of the majority or the minority of the inputs

Abstract

Изобретение относится к вычислительной технике и может быть использовано в системах цифровой вычислительной техники как средство преобразования кодов. Техническим результатом является обеспечение реализации любой из шести простых симметричных булевых функций, зависящих от шести аргументов - входных двоичных сигналов. Устройство содержит два элемента И, два элемента ИЛИ и семь мажоритарных элементов. 1 ил.

Description

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.
Известны логические модули (см., например, патент РФ 2249844, кл. G06F 7/38, 2005 г.), которые с помощью константной настройки реализуют любую из трех простых симметричных булевых функций, зависящих от трех аргументов - входных двоичных сигналов.
К причине, препятствующей достижению указанного ниже технического результата при использовании известных логических модулей, относятся ограниченные функциональные возможности, обусловленные тем, что не выполняется реализация любой из шести простых симметричных булевых функций, зависящих от шести аргументов - входных двоичных сигналов.
Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип логический модуль (патент РФ 2286594, кл. G06F 7/57, 2006 г.), который содержит элементы И, элементы ИЛИ, мажоритарные элементы и с помощью константной настройки реализует любую из четырех простых симметричных булевых функций, зависящих от четырех аргументов - входных двоичных сигналов.
К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не выполняется реализация любой из шести простых симметричных булевых функций, зависящих от шести аргументов - входных двоичных сигналов.
Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения реализации с помощью константной настройки любой из шести простых симметричных булевых функций, зависящих от шести аргументов - входных двоичных сигналов, при сохранении элементного базиса прототипа.
Указанный технический результат при осуществлении изобретения достигается тем, что в логическом модуле, содержащем элемент И, дополнительный элемент И, элемент ИЛИ, дополнительный элемент ИЛИ и три мажоритарных элемента, первый вход первого мажоритарного элемента и объединенные k-е (
Figure 00000001
) входы элементов И, ИЛИ соединены соответственно с первым настроечным и k-ым информационным входами логического модуля, особенность заключается в том, что в него дополнительно введены четыре мажоритарных элемента, вторые входы первого, второго мажоритарных элементов и третьи входы третьего, четвертого мажоритарных элементов соединены соответственно с выходами элемента ИЛИ, дополнительного элемента ИЛИ и выходами элемента И, дополнительного элемента И, третий вход и выход k-го мажоритарного элемента подключены соответственно к выходу (k+5)-го и второму входу (k+2)-го мажоритарных элементов, а выход m-го (
Figure 00000002
), первые входы второго, m-го, первый вход и выход пятого мажоритарных элементов соединены соответственно с (m-1)-ым входом пятого мажоритарного элемента, первым, вторым, третьим настроечными входами и выходом логического модуля, k-й, третий и r-й (
Figure 00000003
) информационные входы которого подключены соответственно к k-му входу седьмого мажоритарного элемента, объединенным третьим входам элемента ИЛИ, элемента И, седьмого мажоритарного элемента и объединенным (r-3)-им входам дополнительного элемента ИЛИ, дополнительного элемента И, шестого мажоритарного элемента.
На фиг. представлена схема предлагаемого логического модуля.
Логический модуль содержит элемент И 11 дополнительный элемент И 12, элемент ИЛИ 21, дополнительный элемент ИЛИ 22, первый,...,седьмой мажоритарные элементы 31,...,37, причем вторые входы элементов 31, 32 и третьи входы элементов 33, 34 соединены соответственно с выходами элементов 21 22 и 11 и 12, третий вход и выход элемента 3k (
Figure 00000004
) подключены соответственно к выходу элемента 3k+5 и второму входу элемента 3k+2, а выход элемента 3m (
Figure 00000005
), первые входы элементов 3k, 3m, 35 и выход элемента 35 соединены соответственно с (m-1)-ым входом элемента 35, первым, вторым, третьим настроечными входами и выходом логического модуля, j-й (
Figure 00000006
) и r-й (
Figure 00000007
) информационные входы которого подключены соответственно к объединенным j-ым входам элементов 11 21 37 и объединенным (r-3)-им входам элементов 12, 22, 36.
Работа предлагаемого логического модуля осуществляется следующим образом. На его первом, втором, третьем настроечных входах фиксируются соответственно необходимые сигналы y1, у2, y3∈{0,1} константной настройки. На его первый, …, шестой информационные входы подаются соответственно двоичные сигналы xl, …,x6∈{0,l}. На выходе мажоритарного элемента 3i (
Figure 00000008
) имеем
Figure 00000009
, где
Figure 00000010
,
Figure 00000011
,
Figure 00000012
и ∨, • есть соответственно сигналы на первом, втором, третьем входах элемента 3i и символы операций ИЛИ, И. Следовательно, сигнал на выходе элемента 35 определяется выражением
Figure 00000013
в котором
Figure 00000014
. Таким образом, на выходе предлагаемого модуля получим
Figure 00000015
где τl, …, τ6 есть простые симметричные булевы функции шести аргументов x1, …, х6 (см. стр. 126 в книге Поспелов Д.А. Логические методы анализа и синтеза схем. М.: Энергия, 1974 г.).
Вышеизложенные сведения позволяют сделать вывод, что предлагаемый логический модуль построен в элементном базисе прототипа и обладает более широкими по сравнению с прототипом функциональными возможностями, так как содержит элементы И, элементы ИЛИ, мажоритарные элементы и с помощью константной настройки реализует любую из шести простых симметричных булевых функций, зависящих от шести аргументов - входных двоичных сигналов.

Claims (1)

  1. Логический модуль, предназначенный для реализации любой из шести простых симметричных булевых функций, зависящих от шести аргументов - входных двоичных сигналов, содержащий элемент И, дополнительный элемент И, элемент ИЛИ, дополнительный элемент ИЛИ и три мажоритарных элемента, причем первый вход первого мажоритарного элемента и объединенные
    Figure 00000016
    входы элементов И, ИЛИ соединены соответственно с первым настроечным и k-м информационным входами логического модуля, отличающийся тем, что в него дополнительно введены четыре мажоритарных элемента, вторые входы первого, второго мажоритарных элементов и третьи входы третьего, четвертого мажоритарных элементов соединены соответственно с выходами элемента ИЛИ, дополнительного элемента ИЛИ и выходами элемента И, дополнительного элемента И, третий вход и выход k-го мажоритарного элемента подключены соответственно к выходу (k+5)-го и второму входу (k+2)-го мажоритарных элементов, а выход m-го
    Figure 00000017
    первые входы второго, m-го, первый вход и выход пятого мажоритарных элементов соединены соответственно с (m-1)-м входом пятого мажоритарного элемента, первым, вторым, третьим настроечными входами и выходом логического модуля, k-й, третий и
    Figure 00000018
    информационные входы которого подключены соответственно к k-му входу седьмого мажоритарного элемента, объединенным третьим входам элемента ИЛИ, элемента И, седьмого мажоритарного элемента и объединенным (r - 3)-м входам дополнительного элемента ИЛИ, дополнительного элемента И, шестого мажоритарного элемента.
RU2017140729A 2017-11-22 2017-11-22 Логический модуль RU2676888C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2017140729A RU2676888C1 (ru) 2017-11-22 2017-11-22 Логический модуль

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2017140729A RU2676888C1 (ru) 2017-11-22 2017-11-22 Логический модуль

Publications (1)

Publication Number Publication Date
RU2676888C1 true RU2676888C1 (ru) 2019-01-11

Family

ID=65025278

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2017140729A RU2676888C1 (ru) 2017-11-22 2017-11-22 Логический модуль

Country Status (1)

Country Link
RU (1) RU2676888C1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2709669C1 (ru) * 2019-03-11 2019-12-19 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Логический модуль

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4336468A (en) * 1979-11-15 1982-06-22 The Regents Of The University Of California Simplified combinational logic circuits and method of designing same
US5596763A (en) * 1993-11-30 1997-01-21 Texas Instruments Incorporated Three input arithmetic logic unit forming mixed arithmetic and boolean combinations
RU2249844C2 (ru) * 2003-05-12 2005-04-10 Ульяновский государственный технический университет Логический модуль
RU2286594C1 (ru) * 2005-07-08 2006-10-27 Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Логический модуль
RU2629452C1 (ru) * 2016-04-19 2017-08-29 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Логический преобразователь
RU2630391C1 (ru) * 2016-03-09 2017-09-07 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Логический вычислитель
RU2634229C1 (ru) * 2016-04-19 2017-10-24 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Логический преобразователь

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4336468A (en) * 1979-11-15 1982-06-22 The Regents Of The University Of California Simplified combinational logic circuits and method of designing same
US5596763A (en) * 1993-11-30 1997-01-21 Texas Instruments Incorporated Three input arithmetic logic unit forming mixed arithmetic and boolean combinations
RU2249844C2 (ru) * 2003-05-12 2005-04-10 Ульяновский государственный технический университет Логический модуль
RU2286594C1 (ru) * 2005-07-08 2006-10-27 Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Логический модуль
RU2630391C1 (ru) * 2016-03-09 2017-09-07 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Логический вычислитель
RU2629452C1 (ru) * 2016-04-19 2017-08-29 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Логический преобразователь
RU2634229C1 (ru) * 2016-04-19 2017-10-24 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Логический преобразователь

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2709669C1 (ru) * 2019-03-11 2019-12-19 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Логический модуль

Similar Documents

Publication Publication Date Title
RU2517720C1 (ru) Логический преобразователь
RU2647639C1 (ru) Логический преобразователь
RU2701461C1 (ru) Мажоритарный модуль
RU2700554C1 (ru) Мажоритарный модуль
RU2472209C1 (ru) Логический модуль
RU2621281C1 (ru) Логический преобразователь
RU2542895C1 (ru) Логический преобразователь
RU2580799C1 (ru) Логический преобразователь
RU2641454C2 (ru) Логический преобразователь
RU2629451C1 (ru) Логический преобразователь
RU2676888C1 (ru) Логический модуль
RU2704735C1 (ru) Пороговый модуль
RU2701464C1 (ru) Логический преобразователь
RU2703675C1 (ru) Логический преобразователь
RU2621376C1 (ru) Логический модуль
RU2697727C2 (ru) Мажоритарный модуль
RU2634229C1 (ru) Логический преобразователь
RU2629452C1 (ru) Логический преобразователь
RU2393528C2 (ru) Логический модуль
RU2700557C1 (ru) Логический преобразователь
RU2300137C1 (ru) Мажоритарный модуль
RU2718209C1 (ru) Логический модуль
RU2630394C2 (ru) Логический модуль
RU2704737C1 (ru) Логический модуль
RU2700556C1 (ru) Логический преобразователь

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20191123