RU2542895C1 - Логический преобразователь - Google Patents

Логический преобразователь Download PDF

Info

Publication number
RU2542895C1
RU2542895C1 RU2013149523/08A RU2013149523A RU2542895C1 RU 2542895 C1 RU2542895 C1 RU 2542895C1 RU 2013149523/08 A RU2013149523/08 A RU 2013149523/08A RU 2013149523 A RU2013149523 A RU 2013149523A RU 2542895 C1 RU2542895 C1 RU 2542895C1
Authority
RU
Russia
Prior art keywords
input
inputs
majority
elements
converter
Prior art date
Application number
RU2013149523/08A
Other languages
English (en)
Inventor
Дмитрий Васильевич Андреев
Original Assignee
Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" filed Critical Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет"
Priority to RU2013149523/08A priority Critical patent/RU2542895C1/ru
Application granted granted Critical
Publication of RU2542895C1 publication Critical patent/RU2542895C1/ru

Links

Abstract

Устройство предназначено для реализации простых симметричных булевых функций и может быть использовано в системах цифровой вычислительной техники как средство преобразования кодов. Техническим результатом является обеспечение реализации любой из простых симметричных булевых функций τ1, τ2, τn-1, τn, зависящих от n аргументов - входных двоичных сигналов, при n=5. Устройство содержит восемь мажоритарных элементов (l1, …, l8). 1 ил.

Description

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.
Известны логические преобразователи (см., например, патент РФ 2417404, кл. G06F 7/57, 2011 г.), которые с помощью константной настройки реализуют любую из простых симметричных булевых функций τ1, τ2, τn-1, τn, зависящих от n аргументов - входных двоичных сигналов, при n=4.
К причине, препятствующей достижению указанного ниже технического результата при использовании известных логических преобразователей, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка пяти входных сигналов.
Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип логический преобразователь (патент РФ 2281545, кл. G06F 7/57, 2006 г.), который содержит семь мажоритарных элементов и с помощью константной настройки реализует любую из простых симметричных булевых функций τ1, τ2, τn-1, τn, зависящих от n аргументов - входных двоичных сигналов, при n=4.
К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка пяти входных сигналов.
Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения реализации с помощью константной настройки любой из простых симметричных булевых функций τ1, τ2, τn-1, τn, зависящих от n аргументов - входных двоичных сигналов, при n=5.
Указанный технический результат при осуществлении изобретения достигается тем, что в логическом преобразователе, содержащем семь мажоритарных элементов, второй вход первого, третий вход i-го ( i = 1 , 3 ¯ )
Figure 00000001
мажоритарных элементов и первые входы i-го, четвертого мажоритарных элементов соединены соответственно с первым, (i+1)-м информационными и первым, вторым настроечными входами логического преобразователя, отличающемся тем, что в него введен восьмой мажоритарный элемент, выходы j-го ( i = 1 , 5 ¯ )
Figure 00000002
, m-го ( i = 7 , 8 ¯ )
Figure 00000003
и второго мажоритарных элементов соединены соответственно с вторым входом (j+1)-го, третьим входом (m-2)-го и вторым входом седьмого мажоритарных элементов, а третьи входы седьмого, четвертого, r-й ( i = 1 , 3 ¯ )
Figure 00000001
вход восьмого мажоритарных элементов и первые входы (m-2)-го, седьмого мажоритарных элементов подключены соответственно к четвертому, пятому, r-му информационным и первому, второму настроечным входам логического преобразователя, выход которого соединен с выходом шестого мажоритарного элемента.
На чертеже представлена схема предлагаемого логического преобразователя.
Логический преобразователь содержит мажоритарные элементы l1, …, l8, причем второй вход элемента l1, третий вход элемента 1i ( i = 1 , 3 ¯ )
Figure 00000001
и первые входы элементов li, l4 соединены соответственно с первым, (i+1)-м информационными и первым, вторым настроечными входами логического преобразователя, выходы элементов lj ( i = 1 , 5 ¯ )
Figure 00000002
, lm ( i = 7 , 8 ¯ )
Figure 00000003
и l2 соединены соответственно с вторым входом элемента lj+1, третьим входом элемента lm-2 и вторым входом элемента l7, а третьи входы элементов l7, l4, r-й ( i = 1 , 3 ¯ )
Figure 00000001
вход элемента l8 и первые входы элементов lm-2, l7 подключены соответственно к четвертому, пятому, r-му информационным и первому, второму настроечным входам логического преобразователя, выход которого соединен с выходом элемента l6.
Работа предлагаемого логического преобразователя осуществляется следующим образом. На его первом, втором настроечных входах фиксируются соответственно необходимые сигналы f1, f2∈{0,1} константной настройки. На его первый, …, пятый информационные входы подаются соответственно подлежащие обработке двоичные сигналы х1, …, х5∈{0,1}. На выходе мажоритарного элемента lk ( i = 1 , 8 ¯ )
Figure 00000004
имеем Maj(αk1, αk2, αk3)=αk1αk2∨αk1αk3∨αk2αk3, где αk1, αk2, αk3 и ∨, • есть соответственно сигналы на его первом, втором, третьем входах и символы операций ИЛИ, И. Следовательно, сигнал на выходе элемента l6 определяется выражением
Figure 00000005
в котором
Figure 00000006
Таким образом, на выходе предлагаемого преобразователя получим
Figure 00000007
где τ1, τ2, τ4, τ5 есть простые симметричные булевы функции пяти аргументов x1, …, x5 (см. стр.126 в книге Поспелов Д.А. Логические методы анализа и синтеза схем. М.: Энергия, 1974).
Вышеизложенные сведения позволяют сделать вывод, что предлагаемый логический преобразователь обладает более широкими по сравнению с прототипом функциональными возможностями, так как с помощью константной настройки реализует любую из простых симметричных булевых функций τ1, τ2, τn-1, τn, зависящих от n аргументов - входных двоичных сигналов, при n=5.

Claims (1)

  1. Логический преобразователь, предназначенный для реализации простых симметричных булевых функций, содержащий семь мажоритарных элементов, причем второй вход первого, третий вход i-го
    Figure 00000008
    мажоритарных элементов и первые входы i-го, четвертого мажоритарных элементов соединены соответственно с первым, (i+1)-м информационными и первым, вторым настроечными входами логического преобразователя, отличающийся тем, что в него введен восьмой мажоритарный элемент, выходы j-го
    Figure 00000009
    m-го
    Figure 00000010
    и второго мажоритарных элементов соединены соответственно с вторым входом (j+1)-го, третьим входом (m-2)-го и вторым входом седьмого мажоритарных элементов, а третьи входы седьмого, четвертого, r-й
    Figure 00000008
    вход восьмого мажоритарных элементов и первые входы (m-2)-го, седьмого мажоритарных элементов подключены соответственно к четвертому, пятому, r-му информационным и первому, второму настроечным входам логического преобразователя, выход которого соединен с выходом шестого мажоритарного элемента.
RU2013149523/08A 2013-11-06 2013-11-06 Логический преобразователь RU2542895C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2013149523/08A RU2542895C1 (ru) 2013-11-06 2013-11-06 Логический преобразователь

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2013149523/08A RU2542895C1 (ru) 2013-11-06 2013-11-06 Логический преобразователь

Publications (1)

Publication Number Publication Date
RU2542895C1 true RU2542895C1 (ru) 2015-02-27

Family

ID=53290002

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2013149523/08A RU2542895C1 (ru) 2013-11-06 2013-11-06 Логический преобразователь

Country Status (1)

Country Link
RU (1) RU2542895C1 (ru)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2580798C1 (ru) * 2015-03-13 2016-04-10 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Логический преобразователь
RU2621281C1 (ru) * 2015-12-08 2017-06-01 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Логический преобразователь
RU2641454C2 (ru) * 2016-03-09 2018-01-17 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Логический преобразователь
RU2647639C1 (ru) * 2017-04-04 2018-03-16 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Логический преобразователь
RU2689815C2 (ru) * 2017-11-14 2019-05-29 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Логический преобразователь
RU2778678C1 (ru) * 2021-06-17 2022-08-23 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Логический модуль

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0655676A2 (en) * 1993-11-30 1995-05-31 Texas Instruments Incorporated Three input arithmetic logic unit forming mixed arithmetic and boolean combinations
RU2248034C1 (ru) * 2003-05-12 2005-03-10 Ульяновский государственный технический университет Логический преобразователь
RU2281545C1 (ru) * 2005-05-11 2006-08-10 Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Логический преобразователь
RU2393527C2 (ru) * 2008-05-19 2010-06-27 Закрытое акционерное общество "ИВЛА-ОПТ" Логический преобразователь
RU2417404C1 (ru) * 2009-10-05 2011-04-27 Закрытое акционерное общество "ИВЛА-ОПТ" Логический преобразователь
RU2443009C1 (ru) * 2011-01-31 2012-02-20 Закрытое акционерное общество "ИВЛА-ОПТ" Логический преобразователь

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0655676A2 (en) * 1993-11-30 1995-05-31 Texas Instruments Incorporated Three input arithmetic logic unit forming mixed arithmetic and boolean combinations
RU2248034C1 (ru) * 2003-05-12 2005-03-10 Ульяновский государственный технический университет Логический преобразователь
RU2281545C1 (ru) * 2005-05-11 2006-08-10 Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Логический преобразователь
RU2393527C2 (ru) * 2008-05-19 2010-06-27 Закрытое акционерное общество "ИВЛА-ОПТ" Логический преобразователь
RU2417404C1 (ru) * 2009-10-05 2011-04-27 Закрытое акционерное общество "ИВЛА-ОПТ" Логический преобразователь
RU2443009C1 (ru) * 2011-01-31 2012-02-20 Закрытое акционерное общество "ИВЛА-ОПТ" Логический преобразователь

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2580798C1 (ru) * 2015-03-13 2016-04-10 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Логический преобразователь
RU2621281C1 (ru) * 2015-12-08 2017-06-01 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Логический преобразователь
RU2641454C2 (ru) * 2016-03-09 2018-01-17 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Логический преобразователь
RU2647639C1 (ru) * 2017-04-04 2018-03-16 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Логический преобразователь
RU2689815C2 (ru) * 2017-11-14 2019-05-29 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Логический преобразователь
RU2778678C1 (ru) * 2021-06-17 2022-08-23 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Логический модуль

Similar Documents

Publication Publication Date Title
RU2517720C1 (ru) Логический преобразователь
RU2580801C1 (ru) Мажоритарный модуль
RU2393527C2 (ru) Логический преобразователь
RU2542895C1 (ru) Логический преобразователь
RU2647639C1 (ru) Логический преобразователь
RU2542920C2 (ru) Логический модуль
RU2281545C1 (ru) Логический преобразователь
RU2559708C1 (ru) Логический преобразователь
RU2621281C1 (ru) Логический преобразователь
RU2518669C1 (ru) Логический преобразователь
RU2443009C1 (ru) Логический преобразователь
RU2580799C1 (ru) Логический преобразователь
RU2641454C2 (ru) Логический преобразователь
RU2417404C1 (ru) Логический преобразователь
RU2472209C1 (ru) Логический модуль
RU2629451C1 (ru) Логический преобразователь
RU2701464C1 (ru) Логический преобразователь
RU2549151C1 (ru) Логический преобразователь
RU2580798C1 (ru) Логический преобразователь
RU2634229C1 (ru) Логический преобразователь
RU2549158C1 (ru) Логический преобразователь
RU2703675C1 (ru) Логический преобразователь
RU2621376C1 (ru) Логический модуль
RU2700557C1 (ru) Логический преобразователь
RU2676888C1 (ru) Логический модуль

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20151107