RU2110144C1 - Устройство синхронизации - Google Patents

Устройство синхронизации Download PDF

Info

Publication number
RU2110144C1
RU2110144C1 RU96121779A RU96121779A RU2110144C1 RU 2110144 C1 RU2110144 C1 RU 2110144C1 RU 96121779 A RU96121779 A RU 96121779A RU 96121779 A RU96121779 A RU 96121779A RU 2110144 C1 RU2110144 C1 RU 2110144C1
Authority
RU
Russia
Prior art keywords
input
output
trigger
flop
flip
Prior art date
Application number
RU96121779A
Other languages
English (en)
Other versions
RU96121779A (ru
Inventor
В.Б. Колесников
Original Assignee
Военная академия связи
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Военная академия связи filed Critical Военная академия связи
Priority to RU96121779A priority Critical patent/RU2110144C1/ru
Application granted granted Critical
Publication of RU2110144C1 publication Critical patent/RU2110144C1/ru
Publication of RU96121779A publication Critical patent/RU96121779A/ru

Links

Images

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной технике. Технический результат - создание устройства сихронизации, обеспечивающего формирование серии синхроимпульсов с частотой следования, равной частоте следования тактовых импульсов. Технический результат достигается тем, что для формирования пакета синхроимпульсов требуемой длительности на выходе устройства синхронизации 8 по сигналу команды управления, поступающего с управляющего входа 6 устройства на вход D-триггера 4, последний переводит синхронный RS-триггер 3 в единичное состояние. Синхронный RS-триггер 3 открывает элемент И 5 и начинается формирование серии синхроимпульсов. По заднему фронту сигнала команды управления элемент ЗАПРЕТ 2 выдает импульс на перевод синхронного RS-триггера в нулевое состояние. Далее закрывается элемент И 5 и завершается формирование серии синхроимпульсов с заданными параметрами. 4 ил.

Description

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники.
Известно устройство для синхронизации импульсов [1], содержащее три триггера и элемент И-НЕ, причем первый вход первого триггера соединен с первым входом элемента И-НЕ, второй вход которого соединен с выходом первого триггера, а выход элемента И-НЕ соединен с первым входом второго триггера, причем первый вход третьего триггера подключен к выходу первого триггера, второй вход которого соединен с выходом второго триггера, второй вход которого связан со входом инвертора. Выход инвертора соединен с третьим входом элемент И-НЕ и со вторым входом третьего триггера.
Однако данное устройство не формирует серии синхроимпульсов из последовательности тактовых импульсов по сигналу команды управления.
Наиболее близким аналогом к предлагаемому устройству по технической сущности является устройство синхронизации и формирования серии импульсов [2], содержащее информационную шину, соединенную с S-входом первого триггера, шину тактовых импульсов, соединенную с C-входом второго триггера, прямой выход которого соединен с выходной шиной, инвертор, вход которого соединен с инверсным выходом первого триггера, а выход - с D-входом второго триггера, инверсный выход которого соединен с R-входом первого триггера.
Однако данное устройство не позволяет формировать заданной серии синхроимпульсов с такой же частотой следования и длительностью, что и частота следования и длительность тактовых импульсов. Это объясняется тем, что D-триггер, непосредственно участвующий в формировании серии синхроимпульсов переключается только по сигналу на C-входе и притом в состояние, предписываемое D-входом.
Целью изобретения является создание устройства синхронизации, обеспечивающего формирование серии синхроимпульсов с частотой следования, равной частоте следования тактовых импульсов.
Цель достигается тем, что в устройство синхронизации, содержащее RS-триггер, у которого S-вход подключен к управляющему входу устройства, а у D-триггера C-вход подключен к тактовому входу устройства, дополнительно введены линия задержки, элемент ЗАПРЕТ и элемент И. Прямой вход элемента ЗАПРЕТ через линию задержки подключен к управляющему входу устройства, к которому также подключены инверсный вход элемента ЗАПРЕТ и D-вход D-триггера. Выход D-триггера подключен к C-входу синхронного RS-триггера. К R-входу синхронного RS-триггера подключен выход элемента ЗАПРЕТ. Выход синхронного RS-триггера и тактовый вход устройства подключены соответственно к первому и второму входам элемента И, выход которого является выходом устройства синхронизации.
При такой совокупности существенных признаков предлагаемое устройство позволяет формировать по сигналу команды управления без каких-либо изменений серию синхроимпульсов необходимой длины. При этом параметры синхроимпульсов составляющих эту серию имеют ту же частоту следования и длительность, что и тактовые импульсы.
На фиг. 1 приведена схема устройства синхронизации; на фиг. 2 - временные диаграммы, поясняющие принцип работы устройства; на фиг. 3 - схема элемента ЗАПРЕТ; на фиг. 4 - временные диаграммы, поясняющие принцип работы элемента ЗАПРЕТ.
Предлагаемое устройство, показанное на фиг. 1, состоит из линии задержки (ЛЗ) 1, элемента ЗАПРЕТ 2, синхронного RS-триггера 3, D-триггера 4, элемента И 5, входов соответственно управления 6 и тактовых импульсов 7, а также выхода устройства 8 синхронизации. S-вход синхронного RS-триггера 3 подключен к управляющему входу 6 устройства. C-вход D-триггера 4 подключен к тактовому входу 7 устройства. Прямой вход элемента ЗАПРЕТ 2 через ЛЗ 1 подключен к управляющему входу 6 устройства, к которому также подключены инверсный вход элемента ЗАПРЕТ 2 и D-вход D-триггера 4, выход которого подключен к C-входу синхронного RS-триггера 3. К R-входу синхронного RS-триггера 3 подключен выход элемента ЗАПРЕТ 2. Выход синхронного RS-триггера 3 и тактовый вход 7 устройства подключены соответственно к первому и второму входам элемента И 5, выход которого является выходом устройства 8 синхронизации.
Элемент ЗАПРЕТ 2 предназначен для формирования на его выходе логической единицы только при одновременном присутствии на его инвертном входе логического нуля, а на прямом входе логической единицы. Функциональная схема данного элемента приведена на фиг. 3, на фиг.4 показаны временные диаграммы его работы.
Схема элемента ЗАПРЕТ 2 включает элемент НЕ 2.1 и элемент И 2.2. Вход элемента НЕ 2.1 и второй вход элемента И 2.2 являются соответственно инверсным и прямым входами элемента ЗАПРЕТ 2. Выход элемента НЕ 2.1 соединен с первым входом элемента И 2.1, выход которого является выходом элемента ЗАПРЕТ 2.
ЛЗ 1 в данном устройстве предназначена для задержки сигнала команды управления на величину, в 2-3 раза превышающую длительность среднего времени задержки распространения сигнала tср.зд.р в синхронном RS-триггере. Схемы построения ЛЗ такого назначения известны. В частности, она может быть реализована на четырех элементах НЕ [3, с. 54, рис. 2.4].
Все остальные элементы, входящие в общую (фиг. 1) и частную (фиг. 3) схемы устройства синхронизации, известны. Так, принципы работы и схемы синхронного RS-триггера, D-триггера, элементов НЕ и И описаны в [3, с.172, рис. 6.5, 6.6, с. 12-15].
Заявляемое устройство работает следующим образом.
В исходном состоянии сигнал команды управления на управляющий вход 6 устройства не подается (уровень напряжения логический нуль) (фиг. 2а). Синхронный RS-триггер 3 и D-триггер 4 находятся в нулевом состоянии - на прямых выходах формируется напряжение, соответствующее логическому нулю. Последовательность тактовых импульсов поступает на C-вход D-триггера 4 и на вход элемента И 5 (фиг. 2f). При необходимости формирования серии синхроимпульсов на управляющий вход 6 устройства подаются сигнал команды управления - импульс длительностью T - уровень напряжения логической единицы (фиг. 2а). Далее этот импульс поступает на S-вход синхронного RS-триггера 3. D-вход D-триггера 4, а также через ЛЗ 1 на прямой вход и инверсные входы элемента ЗАПРЕТ 2. В результате этого в момент прихода на C-вход D-триггера 4 очередного импульса с тактового входа устройства на его выходе будет сформирован импульс, который откроет синхронный RS-триггер 3 для записи соответствующего состояния (фиг. 2d), т.е. синхронный RS-триггер 3 перейдет в единичное состояние (фиг. 2e) по переднему фронту сигнала команды управления. Сигнал логической единицы на прямом выходе синхронного RS-триггера 3 откроет элемент И 5 для формирования на его выходе серии синхроимпульсов. В момент окончания сигнала управления элемент ЗАПРЕТ 2 сформирует короткий импульс (фиг. 2с, 4с) τи . Импульс τи формируется благодаря двум логическим операциям, совершаемым в элементе ЗАПРЕТ 2 (фиг. 3). Первая операция - инвертирование элементом НЕ 2.1 поступающего сигнала управления (импульс Т) на противоположный (фиг. 4а). Вторая операция - выполнение логического умножения элементом И 2.2. Данная логическая операция производится между сигналом управления (фиг. 2b, 4b), поступающего с выхода ЛЗ 1 и задержанного на величину (2... 3)Tср.зд.р. и сигналом с выхода элемента НЕ 2.1, поступающего соответственно на первый и второй входы элемента И 2.2. В результате на выходе последнего (фиг. 2с, 4с) будет сформирован короткий импульс τи , длительностью равный (2. . 3) tср.зд.р, которую обеспечивает ЛЗ 1. Такая величина задержки объясняется тем, что ЛЗ 1 участвует в формировании на выходе элемента ЗАПРЕТ 2 (фиг. 3,4 a,a',b) импульса (фиг. 2c, 4c), переводящего синхронный RS-триггер 3 в нулевое состояние. Кроме того, известно [3,с.52-55], что для бесперебойной работы цифровых узлов, и, в частности, синхронного RS-триггера 3 необходим импульс с минимальной длительностью τи , в 2-3 раза превышающей среднее время распространения сигнала. ЛЗ 1 в данном устройстве представляет собой цепочку четырех элементов НЕ, соединенных каскадно [3, с.54, рис. 2.4]. Одновременно на выходе D-триггера 4 по переднему фронту очередного импульса тактовой частоты (фиг 2f) и окончания сигнала команды управления (фиг. 2а) установится уровень логического нуля. Завершится действие импульса, поступающего на C-вход синхронного RS-триггера 3. Элемент И 5 закроется. Устройство синхронизации перейдет в исходное состояние.
По сравнению с прототипом устройство синхронизации не вносит изменения в параметры синхроимпульсов формируемой серии - частоту следования (фиг. 2g) и длительность t тактовых импульсов. Тогда как в устройстве-прототипе [2] длительность импульсов t* (фиг. 2. 1g) в формируемой серии равна периоду следования тактовых импульсов Т* (фиг. 2.1f). Техническая реализация предлагаемого устройства и устройства-прототипа на однотипной элементной базе в первом случае позволяет достичь работы устройства с частотой формирования серии синхроимпульсов большей, чем во втором. Другими словами, потенциальная производительность заявляемого устройства, больше, чем у известного [2].
Источники информации
1. А.С. СССР N 790212, кл. H 03 K 5/13, 1980.
2. А.с. СССР N 1483617, кл. H 03 K 5/135, 1989
3. Потемкин И. С. Функциональные узлы цифровой автоматики. - М.: Энергоатомиздат, 1988.

Claims (1)

  1. Устройство синхронизации, содержащее RS-триггер, R-вход которого подключен к управляющему входу устройства, и D-триггер, С-вход которого подключен к тактовому входу устройства, отличающееся тем, что в устройство дополнительно введены линия задержки, элемент ЗАПРЕТ и элемент И, прямой вход элемента ЗАПРЕТ через линию задержки подключен к управляющему входу устройства, к которому также подключены инверсный вход элемента ЗАПРЕТ и D-вход D-триггера, выход которого подключен к С-входу синхронного RS-триггера, к R-входу которого подключен выход элемента ЗАПРЕТ, выход синхронного RS-триггера и тактовый вход устройства подключены соответственно к первому и второму входам элемента И, выход которого является выходом устройства синхронизации.
RU96121779A 1996-11-05 1996-11-05 Устройство синхронизации RU2110144C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU96121779A RU2110144C1 (ru) 1996-11-05 1996-11-05 Устройство синхронизации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU96121779A RU2110144C1 (ru) 1996-11-05 1996-11-05 Устройство синхронизации

Publications (2)

Publication Number Publication Date
RU2110144C1 true RU2110144C1 (ru) 1998-04-27
RU96121779A RU96121779A (ru) 1998-08-27

Family

ID=20187196

Family Applications (1)

Application Number Title Priority Date Filing Date
RU96121779A RU2110144C1 (ru) 1996-11-05 1996-11-05 Устройство синхронизации

Country Status (1)

Country Link
RU (1) RU2110144C1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2689184C1 (ru) * 2018-06-19 2019-05-24 Публичное акционерное общество Арзамасское научно-производственное предприятие "ТЕМП-АВИА" Устройство для временной синхронизации импульсов

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2689184C1 (ru) * 2018-06-19 2019-05-24 Публичное акционерное общество Арзамасское научно-производственное предприятие "ТЕМП-АВИА" Устройство для временной синхронизации импульсов

Similar Documents

Publication Publication Date Title
US4816700A (en) Two-phase non-overlapping clock generator
US4412342A (en) Clock synchronization system
JPH0220184B2 (ru)
US6323715B1 (en) Method and apparatus for selecting a clock signal without producing a glitch
US4786823A (en) Noise pulse suppressing circuit in digital system
US4317053A (en) High speed synchronization circuit
RU2110144C1 (ru) Устройство синхронизации
US7098706B1 (en) High speed synchronizer for simultaneously initializing rising edge triggered and falling edge triggered flip-flops
US3297952A (en) Circuit arrangement for producing a pulse train in which the edges of the pulses have an exactly defined time position
RU2778160C1 (ru) Способ расширения импульсов (варианты)
SU1223218A1 (ru) Устройство дл формировани импульсов
RU2822445C1 (ru) Способ фазовой синхронизации тактовых импульсов внешним импульсом
RU2244999C1 (ru) Устройство для временной синхронизации импульсов
JPH0879029A (ja) 4相クロツクパルス発生回路
SU953712A1 (ru) Устройство дл выделени импульса из непрерывной импульсной последовательности
SU1213540A1 (ru) Делитель частоты с нечетным коэффициентом делени
KR100278271B1 (ko) 클럭주파수분주장치
RU2013801C1 (ru) Устройство для синхронизации работы быстродействующих микропроцессоров с внешними устройствами
SU1332553A1 (ru) Устройство фазовой синхронизации
SU1277389A1 (ru) Управл емый делитель частоты
SU1269245A1 (ru) Устройство формировани синхроимпульсов
SU1205276A1 (ru) Устройство тактовой синхронизации и выделени пачки импульсов
SU1085003A1 (ru) Формирователь сигнала опорной частоты
SU930686A1 (ru) Делитель частоты следовани импульсов с нечетным коэффициентом делени
SU1077046A1 (ru) Устройство дл задержки импульсов