RU2013801C1 - Устройство для синхронизации работы быстродействующих микропроцессоров с внешними устройствами - Google Patents

Устройство для синхронизации работы быстродействующих микропроцессоров с внешними устройствами Download PDF

Info

Publication number
RU2013801C1
RU2013801C1 SU4926417A RU2013801C1 RU 2013801 C1 RU2013801 C1 RU 2013801C1 SU 4926417 A SU4926417 A SU 4926417A RU 2013801 C1 RU2013801 C1 RU 2013801C1
Authority
RU
Russia
Prior art keywords
input
output
clock
synchronization
block
Prior art date
Application number
Other languages
English (en)
Inventor
Л.И. Леонов
С.Л. Меламед
А.Л. Фомин
Original Assignee
Опытно-конструкторское бюро "Электроавтоматика"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Опытно-конструкторское бюро "Электроавтоматика" filed Critical Опытно-конструкторское бюро "Электроавтоматика"
Priority to SU4926417 priority Critical patent/RU2013801C1/ru
Application granted granted Critical
Publication of RU2013801C1 publication Critical patent/RU2013801C1/ru

Links

Images

Landscapes

  • Executing Machine-Instructions (AREA)

Abstract

Изобретение относится к вычислительной технике. Цель изобретения - расширение области применения путем расширения диапазона тактовых частот функционирования. Устройство содержит генератор тактовых импульсов, блок счета времени, блок управления режимом синхронизации и блок формирования синхроимпульсов. 5 ил.

Description

Изобретение относится к вычислительной технике и может быть использовано, например, в системах, построенных на базе микропроцессоров, работающих в широком диапазоне тактовых частот.
Цель изобретения - расширение области применения за счет расширения диапазона частот функционирования.
На фиг. 1 - блок-схема предложенного устройства для синхронизации работы быстродействующих микропроцессоров с внешними устройствами; на фиг. 2 - функциональная схема блока управления режимом синхронизации; на фиг. 3 - функциональная схема блока счета времени; на фиг. 4 - функциональная схема блока формирования синхроимпульсов; на фиг. 5 - временная диаграмма работы устройства.
Устройство для синхронизации работы быстродействующих микропроцессоров с внешними устройствами (фиг. 1) содержит генератор 1 тактовых импульсов, соединенный с входами блока 2 управления режимом синхронизации, блока 3 счета времени и блока 4 формирования синхроимпульсов, с выхода которого синхроимпульсы поступают на вход микропроцессора 5, который, в свою очередь, формирует управляющие сигналы, поступающие на входы блока 2 управления режимом синхронизации.
Блок 2 управления режимом синхронизации (фиг. 2) предназначен для выработки управляющего сигнала в зависимости от поступающих сигналов от микропроцессора и поступающих на вход блока 3 счета времени и блока 4 формирования синхроимпульсов, содержит RS-триггер 6, элементы И-НЕ 7-9, элемент ИЛИ-НЕ 10 и три элемента НЕ 11-13.
Блок 3 счета времени (фиг. 3) предназначен для формирования тактовых импульсов, поступающих на вход блока 4 формирования синхроимпульсов, содержит двоичный счетчик 14 и элемент НЕ 15.
Блок 4 формирования синхроимпульсов (фиг. 4) обеспечивает поступление на вход микропроцессора синхроимпульсов необходимой частоты и длительности в зависимости от управляющих сигналов и содержит D-триггер 16 и два элемента И-НЕ 17, 18.
На временной диаграмме работы устройства для синхронизации работы быстродействующих микропроцессоров с внешними устройствами (фиг. 5) обозначено: а - тактовые импульсы, поступающие от генератора 1 тактовых импульсов; б - сигнал "ВУ" на линии "Выбор устройства", поступающий от микропроцессора 5 и используемый в качестве признака обращения к периферийным устройствам; в - сигнал "ОБМ" на линии "Синхронизация обмена", вырабатываемый микропроцессором 5 для инициализации обмена; г - управляющий сигнал, вырабатываемый блоком 2 управления режимом синхронизации; д - тактовые импульсы, поступающие от блока 3 счета времени на вход блока 4 формирования синхроимпульсов; е - синхроимпульсы, поступающие на вход микропроцессора 5, используемые для синхронизации работы всех блоков микропроцессора 5.
На временной диаграмме выделен цикл обмена с внешним устройством.
Устройство для синхронизации работы быстродействующих микропроцессоров с внешними устройствами работает следующим образом.
Тактовые импульсы (фиг. 5а) с выхода генератора 1 поступают на входы блока 2 управления режимом синхронизации, блока 3 счета времени и блока 4 формирования синхроимпульсов.
От микропроцессора 5 на разрешающий вход (фиг. 5б) блока 2 управления режимом синхронизации напряжением низкого уровня поступает сигнал "Выбор устройства" ("ВУ") (фиг. 5б), используемый в качестве признака обращения к периферийным (медленно действующим) устройствам, а на другой - разрешающий вход (фиг. 5в) блока 2 управления режимом синхронизации также напряжением низкого уровня поступает сигнал "Синхронизация обмена" ("ОБМ") (фиг. 5в).
Необходимость использования двух управляющих сигналов обусловлена тем, что сигнал "ВУ", являющийся признаком обращения к медленно действующим устройствам, вырабатывается микропроцессором в соответствии с протоколом обмена только на первой стадии формирования цикла обмена (см. фиг. 5). Для завершения формирования полного цикла обмена с медленно действующим внешним устройством используется вырабатываемый микропроцессором сигнал "ОБМ".
Сигналы "ВУ" и "ОБМ" поступают на элемент ИЛИ-НЕ 10. Сигнал с выхода элемента ИЛИ-НЕ 10 поступает на вход элемента И-НЕ 7 и стробируется тактовыми импульсами от генератора 1, прошедшими через элемент НЕ 11, поступающими на второй вход элемента И-НЕ 7. С выхода элемента И-НЕ 7 сигнал поступает на управляющий вход S RS-триггера 6 и низким потенциалом устанавливает RS-триггер в единичное состояние, при этом на инверсном выходе RS-триггера 6 вырабатывается низкий уровень сигнала "Обмен с медленно действующим внешним устройством" ("ОМУ") (фиг. 5г). Сброс сигнала "ОМУ" (формирование на инверсном выходе RS-триггера 6 высокого уровня сигнала) осуществляется подачей на R-вход RS-триггера сигнала низкого потенциала. Такой сигнал формируется при прохождении сигналов "ВУ" и "ОБМ" через элемент И-НЕ 9, сигнал с выхода которого инвертируется на элементе НЕ 13 и стробируется тактовыми импульсами на элементе И-НЕ 8.
Сигнал "ОМУ" является результирующим двух сигналов "ВУ" и "ОБМ" и действует в течение всего цикла обмена с медленно действующим внешним устройством. Стробирование формирования переднего и заднего фронтов сигнала "ОМУ" тактовыми импульсами, поступающими от генератора 1, производится с целью предотвращения возможности возникновения на входе синхронизации микропроцессора 5 импульсов с параметрами по длительности или периоду, недопустимыми в качестве синхроимпульсов микропроцессоров.
Таким образом, с выхода блока 2 управления режимом синхронизации выдается (фиг. 5г) напряжением низкого уровня сигнал "ОМУ", который поступает на вторые входы блока 3 счета времени и блока 4 формирования синхроимпульсов.
Блок счета времени из тактовых импульсов, поступающих от генератора 1 на "а" вход счетчика 14, формирует тактовые импульсы, используемые в качестве синхроимпульсов для микропроцессора 5 в цикле работы с медленно действующими внешними устройствами. Формирование тактовых импульсов осуществляется с помощью двоичного счетчика 14, управляемого сигналом "ОМУ", поступающим на управляющий вход счетчика 14 устройства счета времени. Наличие на управляющем входе 2 потенциала низкого уровня (сигнала "ОМУ") разрешает счет тактовых импульсов, поступающих от генератора 1, а следовательно, и выработку тактовых импульсов блока 3 счета времени. Высокий уровень напряжения на втором входе (фиг. 5г) устанавливает счетчик 14 в исходное состояние. Для обеспечения синхронизации работы быстродействующего микропроцессора 5 с внешними устройствами, то есть для согласования временных характеристик работы микропроцессора 5 с временными характеристиками работы внешних устройств, на время цикла обмена изменением уровня (сигнала "ОМУ") осуществляется переключение сигналов "а" тактовой частоты, поступающей от генератора 1, на сигналы "д" тактовой частоты, вырабатываемые блоком 3 счета времени, при этом осуществляется снижение тактовой частоты синхроимпульсов, поступающих на вход синхронизации микропроцессора 5, для этого тактовые импульсы, вырабатываемые блоком 3 счета времени (фиг. 5д), берутся с соответствующего выхода двоичного счетчика 14.
На фиг. 3 показано, что тактовые импульсы берутся с выхода 2 счетчика 14, что приводит к снижению тактовой частоты синхроимпульсов в 4 раза. Если частотное соотношение временных диаграмм работы микропроцессора и внешнего устройства находится в другом диапазоне, то используют другой выход счетчика 14, обеспечивающий формирование соответствующей частоты. При работе с несколькими внешними устройствами, имеющими различные временные характеристики, возможно использование программно-настраиваемого счетчика времени и перестраивание временной диаграммы работы микропроцессора 5 в соответствии с временными характеристиками работы внешних устройств.
Тактовые импульсы от генератора 1 и от блока 3 счета времени поступают на вход блока 4 формирования синхроимпульсов. В зависимости от уровня управляющего сигнала ОМУ (фиг. 5г), поступающего на вход 2 блока формирования синхроимпульсов, синхроимпульсы, поступающие на вход микропроцессора 5, вырабатываются либо с использованием тактовых импульсов генератора 1, либо тактовых импульсов блока 3 счета времени.
Выбор используемых тактовых импульсов осуществляется на элементах И-НЕ 7 17, 18. При высоком уровне сигнала "ОМУ" в формировании синхроимпульсов участвуют тактовые импульсы, поступающие от генератора 1. При низком уровне сигнала ОМУ на вход D-триггера 16, формирующего синхроимпульсы для микропроцессора 5, поступают тактовые импульсы от блока 3 счета времени. На выходе D-триггера 16 формируются синхроимпульсы, обеспечивающие синхронизацию работы микропроцессора 5 в различных частотных режимах.
Таким образом, изменение частоты синхроимпульсов, поступающих на вход микропроцессора, в зависимости от управляющих сигналов приводит к изменению временной диаграммы работы микропроцессора. При этом на время работы с внешним устройством (на время действия управляющих сигналов "ВУ" и "ОБМ") осуществляется согласование временных диаграмм работы микропроцессора и внешнего устройства. Переход на более низкие тактовые частоты работы микропроцессора, определяемые характеристиками внешних устройств, осуществляется только на период работы с этими устройствами.
В остальное время микропроцессор работает на частотах синхронизации, определяемых возможностями самого микропроцессора и возможностями быстродействующих устройств (ОЗУ и ПЗУ). Это позволяет проводить обработку полученной информации на максимально возможных для систем частотах, повышает быстродействие и производительность микропроцессорных систем, повышая тем самым эффективность их работы. В ряде случаев в многопроцессорных системах с заданными характеристиками по производительности можно достигнуть сокращения числа процессоров в системах.
Внедрение устройства для синхронизации быстродействующих микропроцессоров с медленно действующими внешними устройствами позволяет легко осуществлять переход к новым более быстродействующим и производительным микропроцессорам при сохранении частотных данных прежних внешних устройств.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ РАБОТЫ БЫСТРОДЕЙСТВУЮЩИХ МИКРОПРОЦЕССОРОВ С ВНЕШНИМИ УСТРОЙСТВАМИ, содержащее генератор тактовых импульсов и блок счета времени, тактовый вход которого соединен с выходом генератора тактовых импульсов, отличающееся тем, что, с целью расширения области применения за счет расширения диапазона тактовых частот функционирования, оно содержит блок управления режимом синхронизации и блок формирования синхроимпульсов, причем выход генератора тактовых импульсов соединен с тактовым входом блока управления режимом синхронизации и первым тактовым входом блока формирования синхроимпульсов, второй тактовый вход которого соединен с выходом блока счета времени, разрешающий вход которого и вход выбора режима блока формирования синхроимпульсов соединены с выходом блока управления режимом синхронизации, первый и второй разрешающие входы которого являются входами устройства для подключения соответственно к выходам выбора устройства и синхронизации обмена микропроцессора, выход блока формирования синхроимпульсов является выходом устройства для подключения к входу синхронизации микропроцессора, причем блок управления режимом синхронизации содержит три элемента И - НЕ, три элемента НЕ, элемент ИЛИ - НЕ и триггер, инверсный выход которого является выходом блока, первый разрешающий вход блока соединен с первыми входами элемента ИЛИ - НЕ и первого элемента И - НЕ, второй разрешающий вход блока соединен с вторым входом первого элемента И - НЕ и через первый элемент НЕ - с вторым входом элемента ИЛИ - НЕ, выход которого соединен с первым входом второго элемента И - НЕ, выход первого элемента И - НЕ через второй элемент НЕ соединен с первым входом третьего элемента И - НЕ, тактовый вход блока через третий элемент НЕ соединен с вторыми входами второго и третьего элементов И - НЕ, выходы которых соединены соответственно с входами установки в "1" и в "0" триггера, причем блок формирования синхроимпульсов содержит два элемента И - НЕ и триггер, выход которого является выходом блока, первый тактовый вход и вход выбора режима блока соединены соответственно с первым и вторым входами первого элемента И - НЕ, выход которого соединен с первым входом второго элемента И - НЕ, второй вход которого является вторым тактовым входом блока, выход второго элемента И - НЕ соединен с синхровходом триггера, информационный вход которого соединен со своим инверсным выходом.
SU4926417 1991-04-08 1991-04-08 Устройство для синхронизации работы быстродействующих микропроцессоров с внешними устройствами RU2013801C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU4926417 RU2013801C1 (ru) 1991-04-08 1991-04-08 Устройство для синхронизации работы быстродействующих микропроцессоров с внешними устройствами

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU4926417 RU2013801C1 (ru) 1991-04-08 1991-04-08 Устройство для синхронизации работы быстродействующих микропроцессоров с внешними устройствами

Publications (1)

Publication Number Publication Date
RU2013801C1 true RU2013801C1 (ru) 1994-05-30

Family

ID=21569155

Family Applications (1)

Application Number Title Priority Date Filing Date
SU4926417 RU2013801C1 (ru) 1991-04-08 1991-04-08 Устройство для синхронизации работы быстродействующих микропроцессоров с внешними устройствами

Country Status (1)

Country Link
RU (1) RU2013801C1 (ru)

Similar Documents

Publication Publication Date Title
US4816700A (en) Two-phase non-overlapping clock generator
KR100188486B1 (ko) 위상 제어 클럭 신호 생성 방법 및 장치
US5291528A (en) Circuit for glitch-free switching of asynchronous clock sources
US3764920A (en) Apparatus for sampling an asynchronous signal by a synchronous signal
US4317053A (en) High speed synchronization circuit
JP3560793B2 (ja) データ転送方法
KR19980078161A (ko) 반도체 메모리 소자의 딜레이 루프 럭크 회로
US4035663A (en) Two phase clock synchronizing method and apparatus
EP0225512B1 (en) Digital free-running clock synchronizer
RU2013801C1 (ru) Устройство для синхронизации работы быстродействующих микропроцессоров с внешними устройствами
US5566130A (en) Address transition detection (ATD) circuit for asynchronous VLSI chips
KR100366137B1 (ko) 내부클럭신호발생방법및장치
US5005193A (en) Clock pulse generating circuits
JP2000099188A (ja) クロック切替回路
US4521897A (en) Apparatus for synchronizing the operation of master and slave counters
RU2244999C1 (ru) Устройство для временной синхронизации импульсов
RU2110144C1 (ru) Устройство синхронизации
SU1676075A1 (ru) Устройство дл формировани импульсных сигналов
JP2545010B2 (ja) ゲ―ト装置
JPH0879029A (ja) 4相クロツクパルス発生回路
RU1781816C (ru) Устройство дл формировани серий импульсов
SU1290282A1 (ru) Устройство дл синхронизации вычислительной системы
RU1791806C (ru) Генератор синхросигналов
SU1223218A1 (ru) Устройство дл формировани импульсов
KR100241059B1 (ko) 비동기 데이터 전송회로 및 그 전송방법