RU2098922C1 - Устройство коммутации широкополосных сигналов - Google Patents

Устройство коммутации широкополосных сигналов Download PDF

Info

Publication number
RU2098922C1
RU2098922C1 SU864028330A SU4028330A RU2098922C1 RU 2098922 C1 RU2098922 C1 RU 2098922C1 SU 864028330 A SU864028330 A SU 864028330A SU 4028330 A SU4028330 A SU 4028330A RU 2098922 C1 RU2098922 C1 RU 2098922C1
Authority
RU
Russia
Prior art keywords
switching
cmos transistors
inverter circuit
circuit
output
Prior art date
Application number
SU864028330A
Other languages
English (en)
Inventor
Хофманн Рюдигер
Original Assignee
Сименс АГ
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Сименс АГ filed Critical Сименс АГ
Application granted granted Critical
Publication of RU2098922C1 publication Critical patent/RU2098922C1/ru

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/08Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
    • H03K19/094Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors
    • H03K19/09425Multistate logic
    • H03K19/09429Multistate logic one of the states being the high impedance or floating state
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/52Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker using static devices in switching stages, e.g. electronic switching arrangements
    • H04Q3/521Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker using static devices in switching stages, e.g. electronic switching arrangements using semiconductors in the switching stages

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Details Of Connecting Devices For Male And Female Coupling (AREA)
  • Electronic Switches (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
  • Stereo-Broadcasting Methods (AREA)
  • Measurement Of Velocity Or Position Using Acoustic Or Ultrasonic Waves (AREA)
  • Coupling Device And Connection With Printed Circuit (AREA)
  • Optical Communication System (AREA)
  • Investigating Or Analyzing Materials By The Use Of Ultrasonic Waves (AREA)
  • Ultra Sonic Daignosis Equipment (AREA)
  • Transmitters (AREA)
  • Read Only Memory (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

Изобретение относится к технике связи, в частности, к системам коммутации при передаче информации. Введение в элемент коммутации 5 инверторной схемы на КМОП-транзисторах 8 и 9 позволило уменьшить перекрестные помехи путем предотвращения влияния выходных линий на входные. 1 ил.

Description

Изобретение относится к технике связи, в частности к системам коммутации при передаче информации.
Цель изобретения повышение помехозащищенности.
На чертеже представлена структурная электрическая схема устройства.
Устройство коммутации широкополосных сигналов содержит коммутационную матрицу 1, коммутационные блоки 2, ячейки 3 памяти, декодер 4, элемент коммутации 5, первый, второй, третий и четвертый КМОП-транзисторы 6, 7, 8 и 9 соответственно.
Устройство коммутации широкополосных сигналов работает следующим образом.
Функционирование устройства происходит при поступлении сигналов от декодера 4 сигналов на ячейку 3 памяти соответствующего коммутационного блока 2. Если от ячейки 3 поступает сигнал с прямого его выхода, элемент коммутации 5 оказывается в состоянии проключения и с входных линий на выходные поступает усиленный и инвертированный цифровой сигнал. Инверторная схема на третьем и четвертом 8 и 9 КМОП-транзисторах предотвращает влияние выходных линий на входные. Если на инверсном выходе ячейки 3 появляется сигнал, то элемент коммутации 5 оказывается в состоянии запирания и на выходные линии не поступает сигнал.
Инверторная схема в данном случае подавляет перекрестные помехи.

Claims (1)

  1. Устройство коммутации широкополосных сигналов, содержащее коммутационную матрицу, точки пересечения входных линий и выходных линий которой образованы блоками коммутации, содержащими ячейку памяти, входы которой соединены с соответствующими декодерами, и элемент коммутации, который содержит образованную встречно-параллельно соединенными КМОП-транзисторами схему коммутации, которая соединена с соответствующей выходной линией коммутационной матрицы, причем управляющие входы КМОП-транзисторов схемы коммутации соединены соответственно с неинвертирующим и инвертирующим выходами ячейки памяти, отличающееся тем, что в каждый элемент коммутации между схемой коммутации на КМОП-транзисторах и соответствующей входной линией коммутационной матрицы введена инверторная схема на КМОП-транзисторах, причем управляющие электроды КМОП-транзисторов инверторной схемы соединены с соответствующей входной линией коммутационной матрицы, причем электроды стока КМОП-транзисторов инверторной схемы образуют связанный со схемой коммутации выход инверторной схемы на КМОП-транзисторах, причем электроды истока подключены к источнику рабочего напряжения.
SU864028330A 1985-10-22 1986-10-20 Устройство коммутации широкополосных сигналов RU2098922C1 (ru)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DEP3537562.0 1985-10-22
DE3537562 1985-10-22

Publications (1)

Publication Number Publication Date
RU2098922C1 true RU2098922C1 (ru) 1997-12-10

Family

ID=6284178

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864028330A RU2098922C1 (ru) 1985-10-22 1986-10-20 Устройство коммутации широкополосных сигналов

Country Status (10)

Country Link
US (1) US5047766A (ru)
EP (1) EP0219848B1 (ru)
JP (1) JPH0789674B2 (ru)
AT (1) ATE60184T1 (ru)
AU (1) AU585078B2 (ru)
DE (1) DE3676939D1 (ru)
FI (1) FI84770C (ru)
HU (1) HU193868B (ru)
NO (1) NO169749C (ru)
RU (1) RU2098922C1 (ru)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
LU86455A1 (de) * 1985-10-28 1986-11-13 Siemens Ag Breitbandsignal-raumkoppeleinrichtung
LU86456A1 (de) * 1985-11-04 1986-11-13 Siemens Ag Breitbandsignal-raumkoppeleinrichtung
IT1195119B (it) * 1986-08-04 1988-10-12 Cselt Centro Studi Lab Telecom Perfezionamenti alle schiere logi che programmabili dinamiche a struttura nor nor realizzate in tecnolo gia c mos
ATE115817T1 (de) * 1990-04-12 1994-12-15 Siemens Ag Breitbandsignal-koppeleinrichtung.
JP2824706B2 (ja) * 1991-09-27 1998-11-18 三菱電機株式会社 電流源回路およびその動作方法
GB9223226D0 (en) * 1992-11-05 1992-12-16 Algotronix Ltd Improved configurable cellular array (cal ii)
US6771162B1 (en) * 2000-10-12 2004-08-03 Fairchild Semiconductor Corporation Active cell crosspoint switch

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3720848A (en) * 1971-07-01 1973-03-13 Motorola Inc Solid-state relay
US3832495A (en) * 1972-12-18 1974-08-27 Rca Corp Information transfer system for a pbx
DE2348414A1 (de) * 1973-09-26 1975-08-14 Siemens Ag Elektronische koppelmatrix
DE2421002C3 (de) * 1974-04-30 1980-07-03 Siemens Ag, 1000 Berlin Und 8000 Muenchen Nachrichtenvermittlungssystem
JPS5169908A (en) * 1974-12-16 1976-06-17 Hitachi Ltd Tsuwaromono seigyohoshiki
DE2644401C2 (de) * 1976-10-01 1978-08-24 Standard Elektrik Lorenz Ag, 7000 Stuttgart Elektronischer Schalter
DE2932587C2 (de) * 1979-08-10 1983-12-01 Siemens AG, 1000 Berlin und 8000 München Breitbandkoppelanordnung mit einer Matrix von Koppelpunktschaltkreisen in ECL-Technik
DE3120163A1 (de) * 1981-05-21 1982-12-09 Deutsche Itt Industries Gmbh, 7800 Freiburg Cmos-auswahlschaltung
JPS57193125A (en) * 1981-05-25 1982-11-27 Nippon Telegr & Teleph Corp <Ntt> Ternary buffer circuit
US4417245A (en) * 1981-09-02 1983-11-22 International Business Machines Corp. Digital space division exchange
JPS5919436A (ja) * 1982-07-26 1984-01-31 Toshiba Corp 転送回路
JPH0681339B2 (ja) * 1984-02-24 1994-10-12 日本電信電話株式会社 Mosデイジタル空間スイツチ回路
JPS61263313A (ja) * 1985-05-17 1986-11-21 Matsushita Electric Ind Co Ltd セレクタ付ラツチ回路
DE3676612D1 (de) * 1985-09-23 1991-02-07 Siemens Ag Breitbandsignal-raumkoppeleinrichtung.
LU86455A1 (de) * 1985-10-28 1986-11-13 Siemens Ag Breitbandsignal-raumkoppeleinrichtung
LU86456A1 (de) * 1985-11-04 1986-11-13 Siemens Ag Breitbandsignal-raumkoppeleinrichtung
LU86660A1 (de) * 1986-02-14 1987-05-04 Siemens Ag Breitbandsignal-raumkoppeleinrichtung
LU86790A1 (de) * 1986-09-17 1987-07-24 Siemens Ag Breitbandsignal-koppeleinrichtung

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
ISS'84 Confereuse, Papers 23С1, фиг.9, 1984. *

Also Published As

Publication number Publication date
JPS62101197A (ja) 1987-05-11
FI864263A0 (fi) 1986-10-21
EP0219848A2 (de) 1987-04-29
EP0219848A3 (en) 1988-10-05
AU585078B2 (en) 1989-06-08
FI84770B (fi) 1991-09-30
AU6423886A (en) 1987-04-30
NO864202L (no) 1987-04-23
HU193868B (en) 1987-12-28
NO864202D0 (no) 1986-10-21
EP0219848B1 (de) 1991-01-16
ATE60184T1 (de) 1991-02-15
DE3676939D1 (de) 1991-02-21
NO169749C (no) 1992-07-29
FI84770C (fi) 1992-01-10
FI864263A (fi) 1987-04-23
HUT41575A (en) 1987-04-28
NO169749B (no) 1992-04-21
JPH0789674B2 (ja) 1995-09-27
US5047766A (en) 1991-09-10

Similar Documents

Publication Publication Date Title
US4100429A (en) FET Logic circuit for the detection of a three level input signal including an undetermined open level as one of three levels
EP0578821A4 (en) Semiconductor device
US4540904A (en) Tri-state type driver circuit
RU2098922C1 (ru) Устройство коммутации широкополосных сигналов
US4749886A (en) Reduced parallel EXCLUSIVE or and EXCLUSIVE NOR gate
US4788457A (en) CMOS row decoder circuit for use in row and column addressing
RU2011304C1 (ru) Устройство пространственной коммутации широкополосных сигналов
US4296339A (en) Logic circuit comprising circuits for producing a faster and a slower inverted signal
RU2103831C1 (ru) Устройство коммутации широкополосных сигналов
KR920015733A (ko) 필드 프로그램가능 게이트 어레이 및 그 방법
US4894558A (en) Power saving input buffer for use with a gate array
JPS62193395A (ja) 広帯域信号−空間結合装置
KR930000815B1 (ko) Rom 회로
KR890008975A (ko) 이중 버스 라인용 집적 회로 장치
KR100218315B1 (ko) 레벨시프트 회로
JPS6037822A (ja) Cmos論理回路
JP2937349B2 (ja) 半導体集積回路
US4721871A (en) High voltage MOS switch circuit with isolation
JPH02268510A (ja) ゲートアレイ装置によるバスデータ保持回路
KR890007290A (ko) 레벨변환기를 구비한 반도체 메모리 장치
JP2735268B2 (ja) Lsiの出力バッファ
JPH053006B2 (ru)
JPS57160370A (en) Feed circuit for load
JPS63148495A (ja) 読み出し専用記憶装置
JPS60256223A (ja) 半導体装置