RU2012133C1 - Преобразователь униполярного кода в дельта-код - Google Patents

Преобразователь униполярного кода в дельта-код Download PDF

Info

Publication number
RU2012133C1
RU2012133C1 SU4839772A RU2012133C1 RU 2012133 C1 RU2012133 C1 RU 2012133C1 SU 4839772 A SU4839772 A SU 4839772A RU 2012133 C1 RU2012133 C1 RU 2012133C1
Authority
RU
Russia
Prior art keywords
code
input
output
bus
converter
Prior art date
Application number
Other languages
English (en)
Inventor
В.С. Малов
Original Assignee
Научно-исследовательский институт автоматики Научно-производственного объединения автоматики
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-исследовательский институт автоматики Научно-производственного объединения автоматики filed Critical Научно-исследовательский институт автоматики Научно-производственного объединения автоматики
Priority to SU4839772 priority Critical patent/RU2012133C1/ru
Application granted granted Critical
Publication of RU2012133C1 publication Critical patent/RU2012133C1/ru

Links

Images

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

Изобретение относится к имплуьсной технике и может использоваться в вычислительных устройствах и системах передачи информации. Цель изобретения - расширение области применения. Источником входного кода преобразователя являются выходы блока 1, выполненного на триггерах 2 и 3. Источником тактовых импульсов преобразователя является тактовая шина 4. Преобразователь содержит первый 5, второй 6, третий 7 и четвертый 8 элементы И, первый 9 и второй 10 элементы ИЛИ и JK-триггер 11. Преобразуемый входной код представлен шиной "знак" на выходе триггера 2, два состояния которого определяют соответствующий знак преобразуемого кода, и второй шиной униполярного кода NRZ на выходе триггера 3, состояния которого определяют величину кода. При максимальном входном коде положительного знака выходной дельта-код соответствует лог. "0", а при максимальном входном коде отрицательного знака выходной дельта-код соответствует лог. "1". При нулевом входном коде на ыходе преобразователя присутствуют импульсы половинной частоты тактового генератора. Во всех случаях различных состояний входных триггеров 2 и 3 разность временных интервалов в состоянии лог. "0" и лог. "1" выходного дельта-кода за любой интервал времени пропорциональна величине и знаку входного униполярного кода. 2 ил.

Description

Изобретение относится к импульсной технике и может использоваться в вычислительных устройствах и системах передачи информации.
Известны преобразователи униполярного кода в фазоманипулированный код, содержащие приемник униполярного кода, тактовый генератор, счетный триггер и сумматор по модулю два, входы которого подключены к выходам приемника униполярного и счетного триггера.
Известны преобразователи униполярного кода в код Манчестер-11, содержащие источник входной информации с прямым и инверсным выходами, тактовый генератор с прямым и инверсным выходами, два элемента И и триггер.
Наиболее близок к предлагаемому техническому решению преобразователь униполярного кода в дельта-код в составе известного дельта-сигма-модулятора, содержащий первый и второй элементы ИЛИ, элемент И и IK-триггер, С-вход которого является тактовым входом преобразователя, причем инверсный выход первого элемента ИЛИ соединен с первым входом элемента И I- и К-входами триггера, выход которого подключен к второму входу элемента И, выход которого соединен с входом второго элемента ИЛИ, выход которого является выходом преобразователя.
Известное устройство осуществляет преобразование униполярного кода NRZ 1 по первому информационному входу, соответствующему величине кода положительного знака, и униполярного кода NRZ 2 по второму информационному входу, соответствующему величине кода отрицательного знака.
Целью изобретения является расширение области применения преобразователя за счет формирования дельта-кода из кода "знак" по первому информационному входу и униполярного кода NRZ по второму информационному входу, соответствующему величине входного кода.
Цель достигается тем, что в преобразователь униполярного кода в дельта-код, содержащий первый и второй элементы ИЛИ, элемент И и IK-триггер, С-вход которого является тактовым входом преобразователя, причем инверсный выход первого элемента ИЛИ соединен с первым входом элемента И и I- и К-входами триггера, выход которого подключен к второму входу элемента И, вход второго элемента ИЛИ подключен к выходу элемента И, а выход образует выходную шину преобразователя, введены три элемента И, при этом объединенные первые входы первого и третьего элементов И образуют первый информационный вход преобразователя, первый вход второго элемента И образует второй информационный вход преобразователя, входы первого элемента ИЛИ подключены к выходам первого и второго элементов И, второй вход третьего элемента И подключен к прямому выходу первого элемента ИЛИ, а выход - к второму входу второго элемента ИЛИ, причем второй вход первого элемента И подключен к шине, эквивалентной второму инверсному информационному входу преобразователя, а второй вход второго элемента И подключен к шине, эквивалентной первому инверсному информационному входу преобразователя.
На фиг. 1 представлена функциональная схема преобразователя.
Источником входного кода преобразователя является приемник 1 входного кода, представленный первым 2 и вторым 3 триггерами. Источником тактовых импульсов преобразователя является тактовая шина 4. Преобразователь содержит первый 5, второй 6, третий 7 и четвертый 8 элементы И, первый 9 и второй 10 элементы ИЛИ и триггер 11.
На фиг. 2 представлены временные диаграммы работы преобразователя, где а - физическая величина преобразуемого кода, б - импульсы тактовой частоты на шине 4, в - входной код "знак" по шине знака преобразуемого кода, г - входной униполярный код NRZ по информационной входной шине преобразуемого кода, д - импульсы на прямом выходе первого элемента ИЛИ 9, ж - импульсы на прямом выходе триггера 11, з - выходные импульсы преобразователя на выходе второго элемента ИЛИ 10.
Преобразователь работает следующим образом.
Преобразуемый входной код поступает по шине "знак" на выходе триггера 2, два состояния которого определяют соответствующий знак преобразуемого кода, и по шине униполярного кода типа NRZ, на выходе триггера 3, определяющего величину кода. Источником такого кода может быть, например, аналого-цифровой дельта-сигма-преобразователь. Входной код на выходе триггера 3 представлен прямым униполярным кодом для кода положительного знака и инверсным униполярным кодом для кода отрицательного знака (см. фиг. 2а, в, г). Элемент ИЛИ 9 выполняет функцию неравнозначности сигналов по первому и второму входам преобразователя. Триггер 11 работает в счетном режиме в моменты времени, когда на инверсном выходе элемента ИЛИ 9 появляются сигналы лог. "1", при этом он является делителем на два частоты тактового генератора. В другие моменты времени триггер 11 находится в устойчивом состоянии. Выходной дельта-код на выходе элемента ИЛИ 10 формируется путем логического суммирования импульсов с выходов элементов И 7 и 8. При нулевом входном коде на выход преобразователя поступают импульсы половинной тактовой частоты. При максимальном входном коде положительного знака выходной дельта-код соответствует лог. "0", а при максимальном входном коде отрицательного знака выходной дельта-код соответствует лог. "1". Во всех случаях различных состояний входных триггеров 2 и 3 разность временных интервалов в состояниях лог. "0" и лог. "1" выходного дельта-кода за любой интервал времени пропорциональна величине и знаку входного униполярного кода.

Claims (1)

  1. ПРЕОБРАЗОВАТЕЛЬ УНИПОЛЯРНОГО КОДА В ДЕЛЬТА-КОД, содержащий первый и второй элементы ИЛИ, элемент И и JK-триггер, C-вход которого является тактовой шиной, инверсный выход первого элемента ИЛИ соединен с первым входом элемента И и J- и K-входами JK-триггера, выход которого подключен к второму входу элемента И, выход которого соединен с первым входом второго элемента ИЛИ, выход которого является выходной шиной, отличающийся тем, что, с целью расширения области применения за счет повышения информативности выходных параметров, в него введены дополнительные первый, второй и третий элементы И, первые входы первого и третьего из которых объединены и являются первой входной шиной знака преобразуемого кода, первый вход второго элемента И является первой информационной входной шиной преобразуемого кода, входы первого элемента ИЛИ подключены к выходам первого и второго элементов И, второй вход третьего элемента И подключен к прямому выходу первого элемента ИЛИ, а выход - к второму входу второго элемента ИЛИ, причем второй вход первого элемента И является второй информационной входной шиной преобразуемого кода, а второй вход второго элемента И является второй входной шиной знака преобразуемого кода.
SU4839772 1990-05-11 1990-05-11 Преобразователь униполярного кода в дельта-код RU2012133C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU4839772 RU2012133C1 (ru) 1990-05-11 1990-05-11 Преобразователь униполярного кода в дельта-код

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU4839772 RU2012133C1 (ru) 1990-05-11 1990-05-11 Преобразователь униполярного кода в дельта-код

Publications (1)

Publication Number Publication Date
RU2012133C1 true RU2012133C1 (ru) 1994-04-30

Family

ID=21521236

Family Applications (1)

Application Number Title Priority Date Filing Date
SU4839772 RU2012133C1 (ru) 1990-05-11 1990-05-11 Преобразователь униполярного кода в дельта-код

Country Status (1)

Country Link
RU (1) RU2012133C1 (ru)

Similar Documents

Publication Publication Date Title
KR880003238A (ko) 클럭 재생 장치
US3548328A (en) Digital fm discriminator
KR910002119A (ko) 신호발생기
KR870010688A (ko) 잡음펄스 억제회로
RU2012133C1 (ru) Преобразователь униполярного кода в дельта-код
KR910007266A (ko) 클럭 및 제어 신호 발생 회로
JPS5828786B2 (ja) デイジタル映像信号をパルス幅変調またはパルス数変調された輝度制御信号に変換する装置
KR100236083B1 (ko) 펄스 발생회로
RU2019033C1 (ru) Преобразователь двоичного кода в двоично-десятичный
SU373874A1 (ru) Всесоюзная
KR910020689A (ko) 샘플링비 변환기
RU2006934C1 (ru) Устройство для вычисления комбинаторных функций
SU693538A1 (ru) Преобразователь интервала времени в цифровой код
KR0115033Y1 (ko) 이중 펄스폭 변조회로
KR970004326A (ko) 위상차 검출회로
SU394802A1 (ru) Вычитающее устройство
JPS62126717A (ja) 直並列変換回路
SU1121782A1 (ru) Делитель частоты следовани импульсов
SU1564719A1 (ru) Формирователь пилообразного напр жени
SU617846A1 (ru) Делитель частоты на шесть
RU1809537C (ru) Преобразователь частотно-модулированного кода
SU450162A1 (ru) Перестраиваемый фазо-импульсный многоустойчивый элемент
SU1325707A1 (ru) Преобразователь кода
SU1265802A1 (ru) Перемножитель
KR910015141A (ko) 디지탈 전송시스템의 ber 감지 회로