RU2001101930A - Способ и устройство для запоминания различных последовательностей элементарных сигналов и доступа к ним - Google Patents

Способ и устройство для запоминания различных последовательностей элементарных сигналов и доступа к ним Download PDF

Info

Publication number
RU2001101930A
RU2001101930A RU2001101930/09A RU2001101930A RU2001101930A RU 2001101930 A RU2001101930 A RU 2001101930A RU 2001101930/09 A RU2001101930/09 A RU 2001101930/09A RU 2001101930 A RU2001101930 A RU 2001101930A RU 2001101930 A RU2001101930 A RU 2001101930A
Authority
RU
Russia
Prior art keywords
sequences
elementary signals
signals
sequence
memory
Prior art date
Application number
RU2001101930/09A
Other languages
English (en)
Inventor
Хокан ЭРИКССОН (SE)
Хокан Эрикссон
Мартин ЙОНСОН (SE)
Мартин ЙОНСОН
Original Assignee
Телефонактиеболагет ЛМ Эрикссон (пабл) (SE)
Телефонактиеболагет Лм Эрикссон (Пабл)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Телефонактиеболагет ЛМ Эрикссон (пабл) (SE), Телефонактиеболагет Лм Эрикссон (Пабл) filed Critical Телефонактиеболагет ЛМ Эрикссон (пабл) (SE)
Publication of RU2001101930A publication Critical patent/RU2001101930A/ru

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7097Interference-related aspects
    • H04B1/711Interference-related aspects the interference being multi-path interference
    • H04B1/7115Constructive combining of multi-path signals, i.e. RAKE receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7073Synchronisation aspects
    • H04B1/7075Synchronisation aspects with code phase acquisition
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/709Correlator structure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7097Interference-related aspects
    • H04B1/711Interference-related aspects the interference being multi-path interference
    • H04B1/7115Constructive combining of multi-path signals, i.e. RAKE receivers
    • H04B1/7117Selection, re-selection, allocation or re-allocation of paths to fingers, e.g. timing offset control of allocated fingers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B2201/00Indexing scheme relating to details of transmission systems not covered by a single group of H04B3/00 - H04B13/00
    • H04B2201/69Orthogonal indexing scheme relating to spread spectrum techniques in general
    • H04B2201/707Orthogonal indexing scheme relating to spread spectrum techniques in general relating to direct sequence modulation
    • H04B2201/70707Efficiency-related aspects

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Radar Systems Or Details Thereof (AREA)
  • Circuits Of Receivers In General (AREA)

Claims (30)

1. Устройство для доступа к различным последовательностям элементарных сигналов и различным фазам различных последовательностей элементарных сигналов, содержащее память, подходящую для хранения последовательностей элементарных сигналов, генератор последовательностей элементарных сигналов, сконфигурированный для записи различных последовательностей элементарных сигналов в память, и устройство считывания последовательностей элементарных сигналов, сконфигурированное для считывания различных фаз различных последовательностей элементарных сигналов из памяти.
2. Устройство по п. 1, отличающееся тем, что устройство считывания последовательностей элементарных сигналов включает в себя генератор адресов считывания из памяти.
3. Устройство по п. 2, отличающееся тем, что генератор адресов считывания из памяти сконфигурирован для формирования адреса считывания из памяти, зависящего от значения выбора отвода.
4. Устройство по п. 3, отличающееся тем, что значение выбора отвода соответствует последовательности элементарных сигналов и сдвигу фазы.
5. Устройство по п. 2, отличающееся тем, что генератор адресов считывания из памяти сконфигурирован для формирования адреса памяти, который зависит от значения счетчика.
6. Устройство по п. 5, отличающееся тем, что генератор адресов считывания из памяти сконфигурирован для формирования адреса считывания из памяти, который зависит от значения выбора отвода.
7. Устройство по п. 6, отличающееся тем, что значение выбора отвода соответствует последовательности элементарных сигналов и сдвигу фазы.
8. Устройство по п. 1, отличающееся тем, что устройство считывания последовательностей элементарных сигналов сконфигурировано, для подачи первой фазы первой последовательности элементарных сигналов на первый отвод многоканального рейк-приемного устройства.
9. Устройство по п. 8, отличающееся тем, что устройство считывания последовательностей элементарных сигналов использует значение выбора отвода для доступа к адресу памяти, которое соответствует первой фазе первой последовательности элементарных сигналов.
10. Устройство по п. 8, отличающееся тем, что устройство считывания последовательностей элементарных сигналов сконфигурировано, для подачи второй фазы первой последовательности элементарных сигналов на второй отвод многоканального рейк-приемного устройства.
11. Устройство по п. 10, отличающееся тем, что устройство считывания последовательностей элементарных сигналов использует значение выбора первого отвода для доступа к адресу памяти, которое соответствует первой фазе первой последовательности элементарных сигналов, и значение выбора второго отвода для доступа к адресу памяти, которое соответствует второй фазе первой последовательности элементарных сигналов.
12. Устройство по п. 10, отличающееся тем, что устройство считывания последовательностей элементарных сигналов сконфигурировано, для подачи первой фазы второй последовательности элементарных сигналов на третий отвод многоканального рейк-приемного устройства.
13. Устройство по п. 12, отличающееся тем, что устройство считывания последовательностей элементарных сигналов использует значение выбора первого отвода для доступа к адресу памяти, которое соответствует первой фазе первой последовательности элементарных сигналов, значение выбора второго отвода для доступа к адресу памяти, которое соответствует второй фазе первой последовательности элементарных сигналов, и значение выбора третьего отвода для доступа к адресу памяти, которое соответствует первой фазе второй последовательности элементарных сигналов.
14. Устройство по п. 1, отличающееся тем, что устройство считывания последовательностей элементарных сигналов сконфигурировано, для подачи многочисленных фаз одной или более последовательностей элементарных сигналов на поисковое приемное устройство.
15. Устройство по п. 1, отличающееся тем, что устройство считывания последовательностей элементарных сигналов сконфигурировано, для подачи первого значения счетчика на цифровое приемное устройство перед режимом ожидания и второго значения счетчика после режима ожидания.
16. Устройство по п. 15, отличающееся тем, что разность между вторым значением счетчика и первым значением равна количеству периодов тактовых импульсов в режиме ожидания.
17. Устройство по п. 1, отличающееся тем, что дополнительно содержит контроллер, сконфигурированный для подачи команд на генератор последовательностей элементарных сигналов.
18. Устройство по п. 17, отличающееся тем, что контроллер сконфигурирован, для подачи команды на генератор последовательностей элементарных сигналов с целью генерирования при необходимости новых последовательностей элементарных сигналов.
19. Устройство по п. 18, отличающееся тем, что контроллер сконфигурирован, для подачи команды на генератор последовательностей элементарных сигналов с целью записи новых последовательностей элементарных сигналов в адрес, используемый для хранения последовательности элементарных сигналов, которая больше не требуется.
20. Устройство по п. 18, отличающееся тем, что по меньшей мере одна из новых последовательностей элементарных сигналов является последовательностью элементарных сигналов, необходимой для прослушивания сигналов поискового вызова.
21. Устройство для доступа к одной или более последовательностям поискового вызова, содержащее память, подходящую для хранения последовательностей сигналов поискового вызова, генератор последовательностей элементарных сигналов, сконфигурированный, для записи в память по меньшей мере одной последовательности сигналов поискового вызова, и устройство считывания последовательностей элементарных сигналов, сконфигурированное, для считывания из памяти по меньшей мере одной последовательности сигналов поискового вызова.
22. Устройство по п. 21, отличающееся тем, что устройство считывания последовательностей элементарных сигналов сконфигурировано для считывания по меньшей мере одной последовательности сигналов поискового вызова в течение периода времени, предшествующего назначенному кадру сигналов поискового вызова.
23. Способ обеспечения различных последовательностей элементарных сигналов и различных фаз различных последовательностей элементарных сигналов, заключающийся в том, что генерируют последовательности элементарных сигналов, сохраняют последовательности элементарных сигналов в памяти, имеющей ячейки адресов, и считывают различные ячейки адресов для доступа к различным фазам различных последовательностей элементарных сигналов.
24. Способ по п. 23, отличающийся тем, что дополнительно вычисляют ячейки адреса в памяти.
25. Способ по п. 23, отличающийся тем, что дополнительно указывают значение выбора отвода, соответствующее последовательности элементарных сигналов и сдвигу фазы.
26. Способ по п. 25, отличающийся тем, что дополнительно вычисляют адрес памяти на основании значения выбора отвода.
27. Способ по п. 23, отличающийся тем, что дополнительно указывают значение счетчика, соответствующее положению во времени.
28. Способ по п. 27, отличающийся тем, что дополнительно вычисляют адрес памяти на основании значения счетчика.
29. Способ по п. 27, отличающийся тем, что дополнительно продвигают значение счетчика на количество периодов тактовых импульсов в период ожидания.
30. Способ по п. 23, отличающийся тем, что при запоминании последовательности элементарных сигналов записывают в адрес, используемый для хранения последовательности элементарных сигналов, которая больше не требуется.
RU2001101930/09A 1998-06-23 1999-06-16 Способ и устройство для запоминания различных последовательностей элементарных сигналов и доступа к ним RU2001101930A (ru)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10277098A 1998-06-23 1998-06-23
US09/102,770 1998-06-23

Publications (1)

Publication Number Publication Date
RU2001101930A true RU2001101930A (ru) 2002-12-20

Family

ID=22291593

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2001101930/09A RU2001101930A (ru) 1998-06-23 1999-06-16 Способ и устройство для запоминания различных последовательностей элементарных сигналов и доступа к ним

Country Status (15)

Country Link
EP (1) EP1090465A1 (ru)
JP (1) JP2002519887A (ru)
KR (1) KR20010071566A (ru)
CN (1) CN1307756A (ru)
AR (1) AR018927A1 (ru)
AU (1) AU4941099A (ru)
BR (1) BR9911434A (ru)
CA (1) CA2335742A1 (ru)
EE (1) EE200000777A (ru)
HK (1) HK1039225A1 (ru)
ID (1) ID27301A (ru)
IL (1) IL139840A0 (ru)
NO (1) NO20006509L (ru)
RU (1) RU2001101930A (ru)
WO (1) WO1999067895A1 (ru)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7085246B1 (en) 1999-05-19 2006-08-01 Motorola, Inc. Method and apparatus for acquisition of a spread-spectrum signal
US7031271B1 (en) 1999-05-19 2006-04-18 Motorola, Inc. Method of and apparatus for activating a spread-spectrum radiotelephone
US7522655B2 (en) 2002-09-09 2009-04-21 Infineon Technologies Ag Method and device for carrying out a plurality of correlation procedures in a mobile telephony environment
DE10241691A1 (de) * 2002-09-09 2004-03-25 Infineon Technologies Ag Einrichtung und Verfahren zur Durchführung von Korrelationen in einem Mobilfunksystem
CN100365945C (zh) * 2005-07-28 2008-01-30 上海大学 码分多址的扩谱通信系统和无中心无线网络
CN101162919B (zh) * 2006-10-11 2011-01-05 中兴通讯股份有限公司 一种数据缓存电路

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5345508A (en) * 1993-08-23 1994-09-06 Apple Computer, Inc. Method and apparatus for variable-overhead cached encryption
US5490165A (en) * 1993-10-28 1996-02-06 Qualcomm Incorporated Demodulation element assignment in a system capable of receiving multiple signals
JP2689890B2 (ja) * 1993-12-30 1997-12-10 日本電気株式会社 スペクトラム拡散受信機
US5457713A (en) * 1994-03-07 1995-10-10 Sanconix, Inc. Spread spectrum alignment repositioning method
JP3372135B2 (ja) * 1995-05-24 2003-01-27 ソニー株式会社 通信端末装置
EP0767544A3 (en) * 1995-10-04 2002-02-27 Interuniversitair Micro-Elektronica Centrum Vzw Programmable modem using spread spectrum communication

Also Published As

Publication number Publication date
AU4941099A (en) 2000-01-10
NO20006509D0 (no) 2000-12-20
HK1039225A1 (zh) 2002-04-12
CN1307756A (zh) 2001-08-08
KR20010071566A (ko) 2001-07-28
NO20006509L (no) 2000-12-20
EP1090465A1 (en) 2001-04-11
WO1999067895A1 (en) 1999-12-29
AR018927A1 (es) 2001-12-12
ID27301A (id) 2001-03-22
CA2335742A1 (en) 1999-12-29
BR9911434A (pt) 2001-03-20
JP2002519887A (ja) 2002-07-02
EE200000777A (et) 2002-04-15
IL139840A0 (en) 2002-02-10

Similar Documents

Publication Publication Date Title
TW359835B (en) Non-volatile memory enabling simultaneous reading and writing by time multiplexing a decode path
KR930013964A (ko) 프로그램 가능한 메모리 타이밍
US5251178A (en) Low-power integrated circuit memory
WO2001069603A3 (en) Multiple bank simultaneous operation for a flash memory
KR20090028585A (ko) 반도체기억장치
EP0389202A3 (en) Dynamic random access memory having improved word line control
KR960005605A (ko) 반도체 기억장치
KR910008725A (ko) 반도체 기억장치 및 그 제어방법
KR960015587A (ko) 동기 반도체 메모리 장치 및 동기 동적 램의 감지 과정을 제어하는 방법
RU2001101930A (ru) Способ и устройство для запоминания различных последовательностей элементарных сигналов и доступа к ним
RU98119737A (ru) Схемное устройство с некоторым числом электронных схемных компонентов
US6012122A (en) Systems and methods for distinguishing between memory types
CA2022586A1 (en) Scan converter control circuit having memories and address generator for generating zigzag address signal supplied to the memories
WO1989009471A3 (en) Memory selftest method and apparatus
US6115289A (en) Flash memory device
DE69629430D1 (de) Austausch-Halbleiterfestwertspeicher
TW238387B (en) Decoding circuit for semiconductor memory device and its process
US5644543A (en) Semiconductor memory apparatus having sense amplifiers connected to both ends of a pair of bit lines
US6700831B2 (en) Integrated memory having a plurality of memory cell arrays and method for operating the integrated memory
JPH0779461B2 (ja) テレテキスト信号処理回路
ES8501558A1 (es) Una memoria electronica de almacenamiento de datos
TW358908B (en) Data processing device
EP0632458B1 (en) Parallel data outputting storage circuit
CA2021348A1 (en) Elastic store memory circuit
KR19980040799A (ko) 반도체 메모리 장치의 자동 프리차아지 신호 발생회로

Legal Events

Date Code Title Description
FA93 Acknowledgement of application withdrawn (no request for examination)

Effective date: 20080625