RU1830534C - Устройство дл контрол и реконфигурации дублированной вычислительной системы - Google Patents
Устройство дл контрол и реконфигурации дублированной вычислительной системыInfo
- Publication number
- RU1830534C RU1830534C SU904891837A SU4891837A RU1830534C RU 1830534 C RU1830534 C RU 1830534C SU 904891837 A SU904891837 A SU 904891837A SU 4891837 A SU4891837 A SU 4891837A RU 1830534 C RU1830534 C RU 1830534C
- Authority
- RU
- Russia
- Prior art keywords
- elements
- reconfiguration
- computer system
- system test
- duplexed computer
- Prior art date
Links
Landscapes
- Hardware Redundancy (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
Abstract
Сущность изобретени : устройство содержит: 2 регистра текущих значений 1, 2, 2 информационных входа 3, 4, 1 вход синхронизации 14, 1 вход сброса 11,4 выхода 25 - 28,4 блока элементов И 5, 6, 7,16,1 регистр промежуточного результата 8, 3 элемента ИЛИ 9, 10. 24, 1 блок счета тактов 12, 1 элемент задержки 13, 2 блока элементов ИЛИ 15, 18, 4 элемента И 17. 20, 21, 23, 1 схему сравнени 19, 1 блок счета неисправностей 22. 3-1-8-16-15-19-23-9-12-17-8, 14-13-6-18-19-22-7-18, 11-2-6. 11-10- 22-24-20-26,13-12-9,13-5-15,4-2.14-2,14-1, 11-9, 1-5.11-8. 22-177:22-24. 22-28, 22-21- 27,19-20.19-10,22-16,1-7,11-1,22-23-25. 2 ил.
Description
ff-1
Я
4
1
4М6 )
-прикладной ВП,
-J- ТС,
-i- KT,
-возникновение неисправности,
-возврат назад,
-J-ft-ЛПС,
-t-й ЛС.
Фиг. Ј
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904891837A RU1830534C (ru) | 1990-12-13 | 1990-12-13 | Устройство дл контрол и реконфигурации дублированной вычислительной системы |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904891837A RU1830534C (ru) | 1990-12-13 | 1990-12-13 | Устройство дл контрол и реконфигурации дублированной вычислительной системы |
Publications (1)
Publication Number | Publication Date |
---|---|
RU1830534C true RU1830534C (ru) | 1993-07-30 |
Family
ID=21550554
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU904891837A RU1830534C (ru) | 1990-12-13 | 1990-12-13 | Устройство дл контрол и реконфигурации дублированной вычислительной системы |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU1830534C (ru) |
-
1990
- 1990-12-13 RU SU904891837A patent/RU1830534C/ru active
Non-Patent Citations (1)
Title |
---|
Патент US № 3864670. кл. 340-172.5, опублик. 1975. Авторское свидетельство СССР Мг 1783528, кл. G 06 F 11/18. 1990. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0629793A (ja) | 同期ディジタル論理回路 | |
KR940002710A (ko) | 일반적인 입출력 포트의 인터럽트 장치 | |
US5977663A (en) | Dynamic threshold gates with embedded registration | |
KR960042413A (ko) | 데이터 처리 시스템 | |
RU1830534C (ru) | Устройство дл контрол и реконфигурации дублированной вычислительной системы | |
KR850006745A (ko) | 프로세서간 결합방식 | |
SE7701959L (sv) | In- och utmatningsanordning for en dator | |
WO1996000948A3 (en) | A data processing apparatus for modelling an asynchronous logic circuit | |
KR880011656A (ko) | 레지스터 회로 | |
US5912859A (en) | Method for the resetting of a shift register and associated register | |
SU1603367A1 (ru) | Элемент сортировочной сети | |
KR890002768A (ko) | 하나 이상의 입력 비동기 레지스터 | |
EP0228156A3 (en) | Test system for vlsi circuits | |
US3790959A (en) | Capacitive read only memory | |
SU1633529A1 (ru) | Устройство дл мажоритарного выбора асинхронных сигналов | |
SU1695317A1 (ru) | Резервируема вычислительна система | |
SU1513440A1 (ru) | Настраиваемое логическое устройство | |
SU1636847A2 (ru) | Устройство обмена данными | |
JPS57136239A (en) | Device address switching system | |
SU1485393A1 (ru) | Устройство для переключения электрических цепей , | |
KR860008687A (ko) | 지속기간-감지 디지탈 신호 게이트 | |
RU1783517C (ru) | Контролируемый сумматор | |
SU1667041A1 (ru) | Устройство дл ввода информации | |
SU1621143A1 (ru) | Триггер IK-типа | |
RU7521U1 (ru) | Устройство для управления прерыванием программ |