RU1820389C - Устройство дл выдачи информации - Google Patents

Устройство дл выдачи информации

Info

Publication number
RU1820389C
RU1820389C SU4923773A RU1820389C RU 1820389 C RU1820389 C RU 1820389C SU 4923773 A SU4923773 A SU 4923773A RU 1820389 C RU1820389 C RU 1820389C
Authority
RU
Russia
Prior art keywords
input
trigger
output
information
signal
Prior art date
Application number
Other languages
English (en)
Inventor
Сергей Михайлович Байков
Вячеслав Анатольевич Кислинский
Ирина Владимировна Коробко
Original Assignee
Научно-исследовательский институт вычислительных комплексов
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-исследовательский институт вычислительных комплексов filed Critical Научно-исследовательский институт вычислительных комплексов
Priority to SU4923773 priority Critical patent/RU1820389C/ru
Application granted granted Critical
Publication of RU1820389C publication Critical patent/RU1820389C/ru

Links

Landscapes

  • Information Transfer Systems (AREA)

Abstract

Изобретение относитс  к вычислительной технике, в частности к устройствам вывода информации из ЗУ к абонентам. Целью изобретени   вл етс  увеличение быстродействи , Данное техническое решение позвол ет увеличить предельную частоту обмена информацией между ЗУ и абонентами до величины, меньшей 1 /2 Тси, где ТСи - период синхроимпульсов. Устройство содержит два регистра, два элемента ИЛИ. элемент И-НЕ, два триггера. 2 ил.

Description

Изобретение относитс  к вычислительной технике, в частности к устройствам вывода информации из ЗУ к абонентам, и может быть использовано в каналах св зи ЭВМ с абонентами.
Цель изобретени  - увеличение быстродействи  устройства за счёт уменьшени  допустимого периода следовани  запросов до
величины, меньшей 2ТСи..
На фиг. 1 приведена функциональна  схема предложенного устройства; на фиг. 2
- временна  диаграмма его работы.
Устройство содержит первый 1 и второй 2 триггеры, первый 3 и второй 4 регистры, первый 5 и второй б элементы ИЛИ, элемент И-НЕ 7.
Синхровход триггера 1 соединен с выходом элемента ИЛИ 6, первый вход которого соединен с.первыми сигнальными входом (ЗА) и выходом (ВС) устройства, а второй вход - со вторым сигнальным входом устройства (НУ). Вход устройства, предназначенный дл  приема сигнала, соответствую- - щего уровню логической единицы (Е), соединен-с информационным входом триггера 1, выход которого соединен с информационным входом триггера 2. Вход установки в ноль триггера 1 соединен с выходом элемента ИЛИ 5, первый вход которого соединен со вторым синхровходом устройства (СИ1), а второй вход соединен с инверсным выходом триггера 2. Первый синхровход (СИ) устройства соединен с синхровходом триггера 2 и вторым входом элемента Й-НЕ 7. первый вход которого соединен с выходом триггера 2 и вторым сигнальным выходом (ЗП) устройства, а выход соединен с синхровходом регистра 3, информационные входы которого соединены с информационными входами устройства (ИП), а выходы - с информационными входами регистра 4, выходы которого соединены с информационными выходами (В И) устройства , а синхровход - с входом установки в нол ь триггера 1.
ел
с
00
ю о со
00
ю
Устройство работает следующим образом ..В исходном состо нии триггеры устройства установлены в состо ние О. Дл  предварительной загрузки информации в выходные регистры на второй сигнальный вход устройства подаетс  сигнал начальной установки НУ. Этот сигнал через элемент ИЛИ б проходит на синхровход триггера 1 и, благодар  уровню логической единицы на информационном входе этого триггера, своим передним фронтом устанавливает триггер 1 в единицу. Поскольку триггер 1 устанавливаетс  в единицу по фронту сигнала НУ, то длительность этого сигнала может быть произвольной, но достаточной дл  срабатывани  триггера. По переднему фронту ближайшего синхроимпульса СИ, поступающего на первый синхровход устройства, триггер 2 устанавливаетс  в единицу выходным сигналом триггера 1. Выходной сигнал триггера 2 поступает на второй сигнальный выход устройства в качестве сигнала обращени  в пам ть на чтение информации (З П), дл щегос  один такт синхрочастоты. В середине этого такта сигналом с инверсного выхода триггера 2 по переднему фронту синхроимпульса СИ1, поступающего на второй синхровход устройства, и через элемент ИЛИ 5 на вход установки в О триггера 1, триггер 1 обнул етс . В начале следующего такта по переднему фронту синхроимпульса СИ, информаци  из пам ти ИП, поступающа  на информационные входы устройства, принимаетс  в регистр 3, а триггер 2 примет сигнал с выхода триггера 1, т.е. обнулитс , если к этому времени на синхровход триггера 1 не поступит новый импульс. На этом заканчиваетс  первый этап предварительной загрузки, в результате которого нулевое слово выходной информации загружаетс  в регистр 3. Дл  завершени  загрузки выполн етс  второй ее этап, дл  чего на второй сигнальный вход устройства подаетс  второй сигнал начальной установки НУ. На втором этапе загрузки устройство работает так же, как и на первом этапе. Отметим, что в середине такта обращени  к пам ти информаци  из регистра 3 по переднему фронту Синхроимпульса СИ 1 передаетс  в регистр 4. На втором этапе загрузки эта информаци   вл етс  нулевым словом выходной информации . Таким образом, после окончани  второго этапа загрузки в регистре 4 оказываетс  нулевое слово выходной информации , а в регистре 3 - первое, и устройство находитс  в ожидании сигналов запроса от абонента ЗА, поступающих на первый сигнальный вход устройства.
Запрос абонента ЗА с первого сигнального входа устройства поступает на первый
сигнальный выход устройства в качестве сигнала сопровождени  выходной информации , предварительно установленной на информационных выходах устройства,
обеспечива  абоненту возможность приема этой информации, Кроме того, сигнал ЗА поступает через элемент ИЛИ б на синхровход триггера 1. Далее по синхроимпульсу СИ запрос принимаетс  в триггер 2, и выставл етс  запрос ЗП на обращение в пам ть . По синхроимпульсу СИ1 обнул етс  триггер 1 и первое слово выходной информации из регистра 3 передаетс  в регистр 4. По следующему синхроимпульсу СИ второе
слово выходной информации из пам ти принимаетс  в регистр 3. Далее процесс повтор етс . Быстродействие схемы определ етс  временем от установки триггера 1 в единицу до обнулени  этого триггера , обеспечивающего возможность приеме в него очередного запроса. Таким образом, минимально допустимый период следовани  запросов абонентов дл  предлагаемого устройства можно определить выражением
Т 1сих + (ТСй- At™), где tcHx ТСи, Т 2ТСИ - A ten.
Формул а изобретени   Устройство дл  выдачи информации, сЈ- держащее первый и второй триггеры, и второй регистры и первый элемей ИЛИ, причем выход первого элемента ИЛИ соединен с входом установки в О первой триггера, информационный вход которой соединен с входом устройства. предназн н
ченным дл  приема сигнала, соответствуйй- щего уровню логической единиц, синхровход второго триггера соединен С 1 первым синхровходом устройства, а инверсный выход - с первым входом первого э ймента ИЛИ. второй вход которого соединим с вторым синхровходом устройства, информационные входы первого регистра соединены с информационными входами устройства, а выходы -с информационными
входами второго регистра, входы которого соединены с информационными выходами устройства,отличающеес  тем,что,с целью увеличени  быстродействи  устройства , в него введены элемент И-НЕ и второй
элемент ИЛИ.-причем первый вход второго
элемента ИЛИ соединен с первым сигналь
ным входом и первым сигнальным выходом
устройства, второй вход второго элемента
ИЛ И соединен с вторым сигнальным входом
устройства, а выход - с синхровходом первого триггера, выход которого соединен с информационным входом второго триггера, выход которого соединен с вторым сигнальным выходом устройства и первым входом
элемента И-НЕ, выход которого соединен с синхровходом первого регистра, первый синхровход устройства соединен с вторым
входом элемента И-НЕ, выход первого элемента ИЛИ соединен с синхровходом второго регистра.
Фиг. J
ILf 72
Т-П--„-П
tiU. ВС
ГП.
Фиг. 2.
J-1
SU4923773 1991-02-28 1991-02-28 Устройство дл выдачи информации RU1820389C (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU4923773 RU1820389C (ru) 1991-02-28 1991-02-28 Устройство дл выдачи информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU4923773 RU1820389C (ru) 1991-02-28 1991-02-28 Устройство дл выдачи информации

Publications (1)

Publication Number Publication Date
RU1820389C true RU1820389C (ru) 1993-06-07

Family

ID=21567667

Family Applications (1)

Application Number Title Priority Date Filing Date
SU4923773 RU1820389C (ru) 1991-02-28 1991-02-28 Устройство дл выдачи информации

Country Status (1)

Country Link
RU (1) RU1820389C (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР N 1149239, кл. G 06 F 13/00, 1973. Авторское свидетельство СССР № 1310828, кл. G 06 F 13/00, 1985. *

Similar Documents

Publication Publication Date Title
US3072855A (en) Interference removal device with revertive and progressive gating means for setting desired signal pattern
JPS5538603A (en) Semiconductor memory device
RU1820389C (ru) Устройство дл выдачи информации
DE69430344T2 (de) Synchronizierungsvorrichtung asynchroner Schaltungen für Überprüfungsoperationen
KR100442967B1 (ko) 반도체소자의파이프레지스터에따른딜레이보상파이프라인장치
RU1807492C (ru) Устройство вывода информации
US20050034038A1 (en) Scan capture frequency modulator
SU1679480A1 (ru) Устройство дл вывода информации
SU1388868A1 (ru) Устройство дл групповой загрузки данных
SU1464158A1 (ru) Устройство динамического приоритета
SU1580360A1 (ru) Микропрограммное устройство управлени
JPH0537535A (ja) アドレス制御回路
SU1709293A2 (ru) Устройство дл ввода информации
SU1278860A1 (ru) Устройство дл опроса источников дискретных сообщений
SU1686445A1 (ru) Многоканальное устройство приоритета
SU1509890A1 (ru) Устройство дл формировани структурированных файлов
SU1275427A1 (ru) Устройство дл вычислени минимального покрыти
SU1483454A1 (ru) Устройство дл обслуживани запросов
SU1056194A1 (ru) Приоритетное устройство
SU1562920A1 (ru) Устройство управлени блоками пам ти
SU1495793A1 (ru) Устройство динамического приоритета
SU663068A1 (ru) Цифровой умножитель частоты
SU1615721A1 (ru) Устройство дл распределени заданий процессорам
SU1180895A1 (ru) Многоканальное устройство приоритета
SU1509895A1 (ru) Устройство дл распределени заданий процессорам

Legal Events

Date Code Title Description
REG Reference to a code of a succession state

Ref country code: RU

Ref legal event code: RH4F

Effective date: 20100730