RU1807492C - Устройство вывода информации - Google Patents
Устройство вывода информацииInfo
- Publication number
- RU1807492C RU1807492C SU4951407A RU1807492C RU 1807492 C RU1807492 C RU 1807492C SU 4951407 A SU4951407 A SU 4951407A RU 1807492 C RU1807492 C RU 1807492C
- Authority
- RU
- Russia
- Prior art keywords
- input
- trigger
- output
- information
- register
- Prior art date
Links
Landscapes
- Multi Processors (AREA)
Abstract
Использование: устройства вывода информации из ЗУ к абонентам, каналы св зи ЭВМ с абонентами. Сущность: устройство содержит п ть триггеров, два регистра, три элемента ИЛИ, элемент И-НЕ, четыре элемента И. 2 ил.
Description
Изобретение относитс к вычислительной технике, в частности к устройствам вывода информации из ЗУ. к абонентам, и может быть использовано в каналах св зи ЭВМ с абонентами.
Цель изобретени - повышение быстродействи устройства за счет уменьшени допустимого периода следовани запросов до величины Тси.
На фиг. 1 приведена функциональна схема предложенного устройства; на фиг. 2 - временна диаграмма его работы.
Устройство (фиг. 1) содержит с первого по п тый триггеры 1, 2, 3, 4, 5, первый и второй регистры 6, 7, с первого по третий элементы ИЛИ 8, 9, 10, элемент И-Н Е 11 и с первого по четвертый элементы И 12, 13, 14, 15. На фиг. 1 обозначены входы и выходы устройства 16-25.
Устройство работает следующим обра-. зом:
В исходном состо нии все триггеры установлены в нулевое состо ние. Дл предварительной загрузки обоих выходных регистров 6,7 на вход 22 устройства следует подать сигнал НУ, обеспечивающий чтение
из пам ти двух слов выходной информации. Пусть, например, этот сигнал вырабатываетс синхронно с синхроимпульсами СИ и имеет длительность меньшую ТСи на величину , гарантирующую от повторного обращени к пам ти по одному сигналу (фиг. 2). Сигнал НУ поступает на вход установки триггера 3. Выходной сигнал триггера 3 поступает на выход 23 устройства в качестве запроса обращени в пам ть на чтение информации (ЗС). По переднему фронту следующего синхроимпульса СИ информаци из пам ти (ИП), поступающа на вход 24 устройства и далее на информационные входы регистра 6, принимаетс в этот регистр, а триггер 3 обнул етс , если к этому времени на его входы не поступит очередной сигнал НУ или запрос абонента. Второй сигнал НУ формирует второй запрос в пам ть. По заднему фронту синхроимпульса СИ, совпадающего со вторым сигналом НУ; первое слово выходной информации передаетс из регистра 6 в регистр 7. По переднему фронту следующего синхроимпульса СИ в регистр 6 принимаетс второе слово выходной информации , а триггер 2 обнул етс . На этом
ел
с
со
о
х
Ю
ю
предварительна загрузка выходных регистров заканчиваетс и устройство находитс в состо нии ожидани сигналов запроса от абонента ЗА, поступающих на вход 16 устройства.
Сигнал ЗА поступаете входа устройства на первый вход элемента И 12 и, благодар уровню логической единицы на втором входе этого элемента, далее на синхровход триггера 1. Поскольку на информационный вход этого триггера с входа 17 устройства поступает сигнал, соответствующий уровню логической единицы, то триггер 1 устанавливаетс в состо ние 1. По ближайшему синхроимпульсу СИ1, поступающему со входа 18 устройства на второй вход элемента И 14 устанавливаетс в 1 триггер 2 сигналом с пр мого выхода триггера 1, поступающим через элементы ИЛИ 10 и И 14 на вход установки в единицу триггера 2, Сигнал с пр мого выхода триггера 2 поступает на ьыход 21 устройства в качестве сигнала сопровождени первого слова выходной информации, наход щейс в регистре 7. Кроме того, он устанавливает в 1 триггер 5 за счет сигнала логической единицы , поступающего с инверсного выхода этого триггера на его информационный вход. После этого на всех входах элемента ИЛИ 8 устанавливаетс уровень логического нул и триггер 1 обнул етс по входу установки в ноль.
Выходные сигналы триггера 5 блокируют прохождение очередного сигнала ЗА в триггер 1 через элемент И 12 и разрешают прохождение этого сигнала через элемент И 13 в триггер 4. По переднему фронту ближайшего синхроимпульса СИ текущий запрос абонента передаетс из триггера 2 в триггер 3, а триггер 2 обнул етс . Выходной сигнал триггера 3 используетс в качестве очередного запроса в пам ть. По заднему фронту указанного синхроимпульса СИ второе слово выходной информации передаетс из регистра б в регистр 7, а по переднему фронту следующего синхроимпульса СИ в регистр 6 принимаетс третье слово выходной информации.
Второй сигнал ЗА, пройд через элемент И 13. устанавливает в единицу триггер 4, далее через элемент ИЛИ 10 поступает на первый вход элемента И 14. По ближайшему синхроимпульсу СИ 1 триггер2 устанавливаетс в 1. Выходной сигнал триггера 2 используетс в качестве сигнала сопровождени второго слова выходной информации , наход щегос в регистре 7. Кроме того он переводит триггер 5 из состо ни 1 в состо ние О, в результате чего обнул етс триггер 5, блокируетс прохождение
0
5
5
в него сигналов ЗА и разрешаетс прохождение этих сигналов в триггер 1. По переднему фронту ближайшего синхроимпульса СИ обнул етс триггер 2, устанавливаетс в 1 триггер 3 и формируетс запрос в пам ть за четвертым словом выходной информации . По заднему фронту указанного синхроимпульса СИ третье слово выходной информации передаетс из регистра 6 в.регистр 7, а по переднему фронту следующего синхроимпульса СИ в регистр 6 принимаетс четвертое слово выходной информации. Далее устройство работает таким же образом как описано выше.
Фиг. 2 иллюстрирует работу устройства. Сигналы ЗА поступают в окрестности заднего фронта синхроимпульсов СИ1, т.е. в тот момент, когда триггер 2 может установитьс в единицу по текущему синхроимпульсу 0 (первый сигнал ЗА), а может и по следующему (второй сигнал ЗА). Однако это не нарушает работы устройства при периоде следовани запросов абонента, равном ТСи.
Использование изобретени позвол ет повысить максимальную частоту обмена информации между абонентами и пам тью ЭВМ и довести ее до предельной величины
Fmax т- . что доказываетс временной I си
0 диаграммой работы устройства (фиг. 2).
Claims (1)
- ., Формула изобретениУстройство вывода информации, содержащее первый и второй регистры, первый,5 второй и третий триггеры, первый элемент ИЛИ, первый и второй элементы И. причем информационный вход первого триггера подключен к шине логической единицы устройства , выход, первого элемента ИЛИ сое0 динен с входом установки в О первого триггера, первый вход первого элемента ИЛИ соединен с инверсным выходом второго триггера, пр мой выход которого соединен с информационным входом третьего5 триггера, синхровход которого вл етс первым входом синхронизации устройства, информационные входы первого регистра вл ютс информационными входами устройства , выходы первого регистра соедине0 ны с информационными входами второго регистра, выходы которого вл ютс информационными выходами устройства, выход третьего триггера соединен с первым входом первого элемента И, отличаю ще е5 с тем, что. с целью повышени быстродействи устройства, в него введены четвертый и п тый триггеры, второй и третий элементы ИЛИ, элемент И-НЕ, третий и четвертый элементы И. причем синхровход первоготриггера соединен с выходом второго элемента И, первые входы второго и третьего элементов И вл ютс входом запроса устройства , пр мой выход первого триггера соединен с первым входом третьего элемента ИЛИ, второй вход которого соединен с пр мым выходом .четвертого триггера, выход третьего элемента ИЛИ соединен с первым входом четвертого элемента И, второй вход которого вл етс вторым входом синхронизации устройства, выход четвертого элемента И соединен с входом установки в 1 второго триггера, информационный вход которого подключен к шине логического нул устройства, синхровход второго триггера , первый вход элемента И-НЁ и второй вход первого элемента И соединены с син- хровходом третьего триггера, которогасое- динен с вторым входом элемента И-НЕ и вл етс выходом запроса устройства, пр мой выход второго триггера соединен с син- хровходом п того триггера и вл етс выходом готовности устройства, инверсныйвыход п того триггера соединен с пторыми входами первого элемента ИЛИ и второго элемента И и информационным входом п того триггера, пр мой выход которого соединен с первым входом второго элемента ИЛИ и вторым входом третьего элемента И, выход которого соединен с синхровходом четвертого триггера, информационный вход которого подключен к шине логической единицы устройства, инверсный выход четвертого триггера соединен с вторым входом второго элемента ИЛИ, выход которого соединен с входом установки в.0 четвертого триггера , инверсный выход первого триггерасоединен с третьим входом первого элемента ИЛИ, инверсный выход второго триггера соединен с третьим входом второго элемента ИЛИ, вход установки в 1 третьего триггера , вл етс входом начальной установкиустройства, выход первого элемента И соединен с входом записи первого регистра, выход элемента И-НЕ соединен с входом записи второго регистра.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU4951407 RU1807492C (ru) | 1991-06-28 | 1991-06-28 | Устройство вывода информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU4951407 RU1807492C (ru) | 1991-06-28 | 1991-06-28 | Устройство вывода информации |
Publications (1)
Publication Number | Publication Date |
---|---|
RU1807492C true RU1807492C (ru) | 1993-04-07 |
Family
ID=21582398
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU4951407 RU1807492C (ru) | 1991-06-28 | 1991-06-28 | Устройство вывода информации |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU1807492C (ru) |
-
1991
- 1991-06-28 RU SU4951407 patent/RU1807492C/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР №1554637, кл.С 06 F 13/28, 1988. Авторское свидетельство СССР № 1310828, кл. G 06 F 13/00, 1985. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU1807492C (ru) | Устройство вывода информации | |
RU1803917C (ru) | Устройство дл вывода информации | |
US6104210A (en) | Method for avoiding bus contention in a digital circuit | |
SU1374225A1 (ru) | Многоканальное устройство приоритета | |
SU1176360A1 (ru) | Устройство дл передачи и приема информации | |
SU1495793A1 (ru) | Устройство динамического приоритета | |
SU1709312A1 (ru) | Многоканальное устройство дл приоритетного подключени абонентов к общей магистрали | |
SU1411744A1 (ru) | Приоритетное устройство | |
SU1679480A1 (ru) | Устройство дл вывода информации | |
RU2006920C1 (ru) | Устройство приоритетных прерываний | |
SU1416986A1 (ru) | Устройство дл подключени абонентов к общей магистрали | |
SU1672451A1 (ru) | Многоканальное устройство приоритета | |
SU1575190A1 (ru) | Устройство дл управлени динамической пам тью | |
SU1751773A1 (ru) | Устройство дл управлени обменом информацией | |
RU2020560C1 (ru) | Устройство для подключения источника информации к общей магистрали | |
RU1820389C (ru) | Устройство дл выдачи информации | |
SU1315976A1 (ru) | Устройство приоритета | |
SU1741133A1 (ru) | Устройство приоритета | |
SU1411758A1 (ru) | Устройство дл сопр жени к абонентов с М вычислительными машинами | |
RU2018938C1 (ru) | Многоканальное устройство для подключения абонентов к общей магистрали | |
SU1651291A1 (ru) | Устройство дл сопр жени ЭВМ с абонентом | |
RU1798789C (ru) | Устройство дл ввода информации | |
SU1552183A1 (ru) | Многоканальное устройство дл управлени обслуживанием запросов | |
SU1566350A1 (ru) | Устройство приоритета | |
SU1481854A1 (ru) | Динамическое запоминающее устройство |