RU1774379C - Устройство дл регистрации аналогового процесса - Google Patents
Устройство дл регистрации аналогового процессаInfo
- Publication number
- RU1774379C RU1774379C SU894771275A SU4771275A RU1774379C RU 1774379 C RU1774379 C RU 1774379C SU 894771275 A SU894771275 A SU 894771275A SU 4771275 A SU4771275 A SU 4771275A RU 1774379 C RU1774379 C RU 1774379C
- Authority
- RU
- Russia
- Prior art keywords
- input
- output
- inputs
- outputs
- register
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
Изобретение относитс к автоматике и контрольно-измерительной технике и может быть использовано дл регистрации од- нократных аналоговых процессов, в особенности в системах измерени механических и акустических импульсных процессов . Целью изобретени вл етс расширение динамического диапазона устройства . Поставленна цель достигаетс тем, что в устройство введены блок восстановлени масштаба, элемент НЕ, второй RS- триггер, второй и третий элемент И, четвертый элемент ИЛИ, формирователь импульса и управл емый делитель напр жени . 4 ил.
Description
Изобретение относитс к автоматике и контрольно-измерительной технике и может быть использовано дл регистрации од- нократных аналоговых процессов, в особенности в системах измерени механических и акустических импульсных процессов .
Известна схема цифрового осциллографа , адаптивного к амплитуде входного сигнала, котора содержит входное устройство , АЦП, реверсивный счетчик, коммутатор , оперативную пам ть, блок управлени и устройство отображени . В данном цифровом осциллографе обеспечиваетс автоматическое переключение диапазонов таким образом, что напр жение исследуемого сигнала всегда находитс в диапазоне преобразовани АЦП. Однако недостатком данного устройства вл етс наличие дополнительного цикла приведени зарегистрированной информации к одному масштабу, включаемого перед переходом в
режим отображени информации, что снижает общее быстродействие устройства. Кроме того, использование во входном устройстве активных усилителей приводит к возникновению переходных процессов, искажающих форму регистрируемого сигнала в момент переключени , что накладывает ограничение на предельную частоту дискретизации АЦП и быстродействие устройства.
Наиболее близким из известных по технической сущности вл етс устройство дл регистрации аналогового процесса, которое содержит 4 регистра сдвига, регистр уставки , счетчик, RS-триггер, блок задани эта- лонного кода, 2 блока мультиплексоров, блок сравнени кодов, регистр, АЦП, выпр митель , компаратор, шифратор, генера- тортактовых импульсов, элемент И, элемент задержки и 3 элемента ИЛИ с соответствующими св з ми.
Указанное устройство обеспечивает адаптивное выделение и регистрацию цифСО
С
N К|
-N
Сл
3
ровых отсчетов АЦП преобразуемого импульсного процесса в оптимальном диапазоне измерени Однако на практике возникают случаи, когда в услови х априорной неопределенности интенсивности измер емых импульсных процессов, особенно на начальных этапах испытаний объектов, амплитуда входного сигнала может мен тьс в широких пределах и количество автоматически выбираемых диапазонов измерени в пределах диапазона преобразовани АЦП может быть недостаточным , Возможны случаи, когда амплитуда входного сигнала превысит диапазон преобразовани АЦП, что приведет к потере информации об амплитуде сигнала, т.е. зашкалу устройства. Таким образом, общий динамический диапазон устройства ограничен величиной диапазона преобразовани АЦП, что вл етс его недостатком.
Целью изобретени вл етс расширение динамического диапазона устройства.
Поставленна цель достигаетс тем, что в устройство дл регистрации аналогового процесса, содержащее аналого-цифровой преобразователь, стробирующий вход которого соединен с первым выходом генератора тактовых импульсов, второй выход которого соединен с входами управлени сдвигом первого и второго регистров сдвига и первым входом первого элемента И, второй вход которого соединен с пр мым выходом первого RS-триггера, вход установки в единичное состо ние которого соединен с выходом блока сравнени кодов и первым входом первого элемента ИЛИ, выход которого соединен с входом элемента задержки, выход которого подключен к тактирующему входу регистра, тактирующий вход счетчика соединен с выходом первого элемента И и первыми входами управлени сдвигом третьего и четвертого регистров сдвига, выходы которых вл ютс соответственно информационными выходами и выходами кода диапазона устройства, вход аналого- цифрового преобразовател соединен с выходом выпр мител , вход которого соединен с входом компаратора, выход которого соединен с входом второго регистра сдвига, выход которого соединен с соответствующим входом третьего регистра сдвига, блок задани эталонного кода, вход которого вл етс входом установки порога срабатывани устройства, а выходы - соединены с соответствующими информационными входами второй группы первого блока мультиплексоров , первые информационные входы первой группы которого соединены с соответствующими выходами аналого-цифрового преобразовател , с информационными входами первого регистра сдвига и с входами первой группы блока сравнени кодов , входы второй группы которого соединены с соответствующими выходами регистра
входы которого соединены с соответствующими выходами первого блока мультиплексоров , управл ющий вход которого соединен со стробирующим выходом блока задани эталонного кода и вторым входом
первого элемента ИЛИ, вторые входы управлени сдвигом третьего и четвертого регистров сдвига соединены между собой и вл ютс тактирующим входом устройства, информационные входы четвертого регистра сдвига соединены с соответствующими выходами первой группы выходов шифратора , выходы второй группы которого соединены с соответствующими входами управлени второго блока мультиплексоров , выходы которого соединены с соответствующими информационными входами третьего регистра сдвига, входы шифратора соединены с соответствующими выходами старших разр дов регистра, входы установки в нулевое состо ние первого и второго регистров сдвига соединены с первыми входами второго и третьего элементов ИЛИ и вл ютс входом установки в исходное состо ние устройства, выход блока сравнени
кодов соединен с вторым входом второго элемента ИЛИ, выход которого соединен с входами установки в нулевое состо ние третьего и четвертого регистров и счетчика, выход которого подключен к второму входу
третьего элемента ИЛИ, выход которого подключен к входу установки в нулевое состо ние первого RS-триггера введены блок восстановлени масштаба, элемент НЕ, второй RS-триггер, второй и третий элементы
И, четвертый элемент ИЛИ, формирователь импульса и управл емый делитель напр жени , вход которого вл етс информационным входом устройства, а выход соединен с входом выпр мител , вход управлени коэффициентом передачи управл емого делител напр жени соединен с входом элемента НЕ, первым входом второго элемента И, дополнительным информационным входом четвертого регистра сдвига,
выходом второго RS-триггера и входом формировател импульса, выход которого соединен с первым входом четвертого элемента ИЛИ, выход которого соединен с входом установки в нулевое состо ние регистра , второй вход четвертого элемента ИЛИ соединен с входом установки в нулевое состо ние второго RS-триггера и первым входом третьего элемента ИЛ И, вход установки в единичное состо ние второго RS-триггера
соединен с выходом третьего элемента И,
входы которого соединены с соответствующими выходами аналого-цифрового преобразовател , выход элемента НЕ соединен с дополнительным информационным входом первого регистра сдвига, дополнительный выход которого соединен с вторым входом второго элемента И, выход которого соединен с управл ющим входом блока восстановлени масштаба, входы которого соединены с соответствующими выходами первого регистра сдвига, а выходы - с информационными входами второго блока мультиплексоров, дополнительный выход четвертого регистра сдвига вл етс старшим разр дом кода диапазона устройства.
На фиг.1 и 2 приведена функциональна схема устройства дл регистрации аналогового процесса; на фиг.З - блок восстановлени масштаба; на фиг.4 - временные диаграммы работы устройства, где условно показаны аналоговые сигналы, соответствующие цифровым отсчетам, формируемым в устройстве.
Устройство содержит аналого-цифровой преобразователь (АЦП) 1. генератор 2 тактовых импульсов, первый 3 и второй 4 регистры сдвига, первый элемент И 5, первый RS-триггер 6, блок 7 сравнени кодов, первый элемент ИЛИ 8, счетчик 9, третий 10 и четвертый 11 регистры сдвига, выпр митель 12, компаратор 13, блок 14 задани эталонного кода, первый блок 15 мультиплексоров , регистр 16, второй блок 18 мультиплексоров , управл емый делитель 19 напр жени , элемент НЕ 20, второй элемент И 21, второй RS-триггер 22, формирователь 23 импульса, второй элемент ИЛИ 24, элемент 25 задержки, третий 26 и четвертый 27 элементы ИЛИ, третий элемент И 28 и блок 29 восстановлени масштаба.
Устройство работает следующим образом .
В исходном состо нии по входу упр.З обнул етс регистры 3; 4; 10, 11 сдвига, ре-- гистр 16, счетчик 9 и RS-триггеры 6 и 22. При этом коэффициент передачи управл емого делител 19 напр жени устанавливаетс равным 1 (Кп 1).
По внешнему управл ющему импульсу, поступающему на входупр,1 установки порога срабатывани устройства, блок 14 задани эталонного кода вырабатывает сигнал, поступающий на вход первого элемента ИЛИ 8 и первого блока 15 мультиплексоров , По этому сигналу, прошедшему через элемент ИЛ И 8 и элемент задержки 25 на управл ющий вход регистра 16, код уставки с выхода блока 14 задани эталонного кода через блок 15 мультиплексоров поступает на входы регистра 16, записываетс в
него и поступает на входы В блока 7 сравнени кодов. С этого момента в регистре 16 хранитс начальный код порога срабатывани устройства, а блок 15 мультиплексоров
по окончании управл ющего сигнала переключаетс на передачу сигналов с АЦП 1.
Входной знакопеременный сигнал, поступающий на вход устройства и не превышающий диапазон преобразовани АЦП 1,
0 пройд через управл емый делитель 19 напр жени с Кп 1,преобразуетс выпр мителем 12 в унипол рный сигнал и поступает на информационный вход дес тиразр дного АЦП 1 (в общем случае N-разр дного
5 АЦП).
В такт с импульсами генератора 1 унипол рный сигнал преобразуетс АЦП 1 в последовательность цифровых отсчетов, поступающих одновременно на N входов пер0 вого регистра 3 сдвига и блока 15 мультиплексоров, на N входов А блока 7 сравнени кодов и на N входов элемента И 28. На (N+IJ-й вход регистра 3 сдвига поступает сигнал с ввыхода RS-триггера 22 через
5 элемент НЕ 20. Синхронно с тактами гене- ратра 2 цифровые отсчеты АЦП 1 и сигнал логической 1 инверсного состо ни RS- триггера 22 продвигаютс через все чейки первого регистра 3 сдвига, а цифровые
0 отсчеты знака входной функции, сформированной компаратором 13 и соответствующие каждому цифровому отсчету АЦП 1, продвигаютс последовательно через все чейки регистра 4 сдвига. На выходах осмов5 ных регистров 3 и 4 сдвига последовательности цифровых отсчетов АЦП 1 и знака входной функции, а также сигнала инверсного состо нии RS-триггера 22 по вл ютс с задержкой во времени, определ емой вре0 менем прохождени одного отсчета через все чейки регистров 3 и 4 сдвига.
Цифровые отсчеты с выхода регистра 3 сдвига поступают на N входов блока 29 восстановлени масштаба, на (№-1)-й управл 5 ющий вход которого поступает сигнал логического О со схемы И 21, так как на первом входе ее присутствует сигнал логического О с выхода RS-триггера 22.
При наличии на управл ющем входе
0 блока 29 восстановлени масштаба сигнала логического О он пропускает на вьгход N разр дов кода цифровых отсчетов без изменений . Перезапись информации в регистры 10 и 11 сдвига зависит отчисленного значе5 ни кода уставки, записанного в регистре 16. Если численное значение кода уставки превышает значение кода, поступающего на входы А блока 7 сравнени кодов, то он не срабатывает и RS-триггер 6 находитс в исходном состо нии, запрещающем прохождение импульсов от генератора 2 через элемент И 5 на управл ющие входы счетчика 9 и регистров 10 и 11 сдвига. При этом перепись в регистры 10 и 11 не происходит. Как только значение кодов на входах А блока 7 сравнени кодов превысит значение кода уставки на его входах В, блок 7 сравнени срабатывает и по его сигналу RS-триг- гер 6 переключаетс в единичное состо ние, разрешающее прохождение тактовых импульсов от генератора 2 через элемент И 5 на управл ющие входы регистров 10 и 11 и счетчика 9. Одновременно в регистре 16 фиксируетс новое значение уставки , представл ющее собой значение кода АЦП 1 в момент срабатывани блока 7 сравнени с учетом времени задержки в элементе 25 задержки.
Если вновь поступающие коды АЦП 1 меньше или равны новому значению уставки в регистре 16, то информаци в регистрах 10 и 11 записываетс и продвигаетс внутри их чеек до момента переполнени счетчика 9 импульсами генератора 2. Количество импульсов , переполн ющих счетчик 9, соответствует числу отсчетов АЦП 1, которые необходимо записать в регистр 10 сдвига. Импульсом переполнени от счетчика 9, прошедшим через элемент ИЛИ 27, RS- триггер 6 вновь возвращаетс в исходное состо ние, по которому останавливаетс запись в регистры 10 и 11 сдвига. При этом в регистре 11 сдвига по М разр дам оказываетс зафиксированным код диапазона, в котором была осуществлена регистраци всей реализации входного сигнала, а по дополнительному (М+1)-му разр ду фиксируетс нулевой код, свидетельствующий, что входной сигнал зарегистрирован без превышени диапазона преобразовани АЦП 1. В регистре 10 при этом фиксируетс участок входного процесса, соответствующий моменту срабатывани блока 7 сравнени , причем начало этого участка начинаетс раньше момента срабатывани блока 7 сравнени на врем задержки информации в регистре 3 (интервал ТПр, фиг.4) за счет чего обеспечиваетс запись предыстории импульсного сигнала.
Массив информации в регистре 10 оказываетс зарегистрированным в оптимальном диапазоне, соответствующем максимальной амплитуде входного сигнала, .е. в регистре 10 фиксируютс коды с оптимальной разр дной группой, состо щей из семи соседних значений разр дов (в общем случае из S разр дов), выбранных блоком 18 мультиплексоров.
Выбор оптимальной разр дной группы дл случа четырех диапазойов осуществл етс по управл ющим сигналам на выходе шифратора 17 следующим образом, На входы шифратора 17 поступают три старших разр да кода с выхода регистра 16. В общем
случае дл К диапазонов, определ емых по формуле
K N-S+1, где N - количество разр дов АЦП 1;
S - количество разр дов, фиксируемых
в регистре 10,
на входы шифратора 17 поступают (К-1) старших разр дов кода.
Шифратор 17, исход из места нахождени старшей логической единицы кода на
его входе, вырабатывает соответствующий управл ющий четырехразр дный позиционный код (в общем случае К-разр дный код), который поступает на управл ющие входы блока 18 мультиплексоров. Этот код
может принимать значени 1000, 0100, 0010, 0001, причем сигнал логической 1 вл етс разрешающим, а сигнал логического О запрещающим. Одновременно на других выходах шифратора 17 формируетс
двухразр дный двоичный код диапазона, поступающий на входы второго дополнительного регистра 11 сдвига. В общем случае формируетс М-разр дный код диапазона, св занный с числом К диапазонов зависимостью К 2 , На (М+1)-й вход регистра 11 сдвига поступает код превышени диапазона преобразовани АЦП 1 с выхода RS-триггера 22, который вл етс дополнительным старшим разр дом кода
диапазона.
В зависимости от кода на управл ющих входах блока 18 мультиплексоров он подключает на свои выходы разр дную группу, состо щую из семи соседних значащих разр дов , выбранных из дес ти разр дов с выхода блока 29 восстановлени масштаба {в общем случае S соседних значащих разр дов из N разр дов). Количество возможных разр дных групп, состо щих из S соседних
значащих разр дов, равно количеству диапазонов К, а состав разр дной группы задаетс управл ющим кодом с выхода шифратора 17. В зависимости от этого кода на выход старшего значащего разр да блока 18 мультиплексоров на врем регистрации всей реализации входного сигнала подключаетс только один разр д из состава (1...К) разр дов, а на выходы последующих разр дов подключаютс , соответственно , разр ды с номерами на единицу больше предыдущих, т.е. вес которых в два раза меньше веса предыдущих разр дов .
Устройство работает таким образом при
однократном срабатывании блока 7 сравнени , что вл етс частным случаем. Типичным случаем вл етс многократное срабатывание блока 7 сравнени , например, при возрастании переднего фронта импульса, многократных импульсных сигналах и т.д.
При многократном срабатывании блока 7 сравнени , в том числе и в процессе записи в регистры 10 и 11, происходит, соответственно , подтверждение разрешающего состо ни RS-триггера б и одновременно каждый раз сброс счетчика 9, третьего 10 и четвертого 11 регистров сдвига через элемент ИЛИ 26 в исходное состо ние независимо от результата счета в данный момент. Одновременно происход т изменени кода уставки в регистре 16 и в соответствии с этим, при условии изменени местоположени старшей логической 1, изменени кода диапазона и изменени состава разр дной группы на выходе блока 18 мультиплексоров . Последнее срабатывание блока 7 сравнени означает, что входной сигнал достиг своего максимального значени и относительно этого момента времени t2 будет зарегистрирован участок входного процесса в оптимальном диапазоне измерени . Все предыдующие участки, записанные при предыдущих срабатывани х блока 7 сравнени в регистры 10 и 11, при последующих его срабатывани х замен ютс на новые. Так как счетчик 9 каждый раз при срабатывании блока 7 сравнени сбрасываетс в исходное состо ние, то он затем начинает вновь подсчет импульсов, поступающих на управл ющие входы регистров 10 и 11 до переполнени счетчика 9. При этом цифровые отсчеты разр дной группы, зарегистрированные регистром 10 вместе со значением знака функции на интервале Трег, и код диапазона, зарегистрированный регистром 11, всегда однозначно св заны с моментом последнего срабатывани блока 7 сравнени , т.е. с моментом достижени входным сигналом своего максимального значени .
Устройство работает таким образом при условии, что величина входного сигнала не превышает диапазона преобразовани АЦП 1. При превышении входным сигналом предела диапазона АЦП 1 (сигнал Ui и уровень ОмакС на фиг,4} формируетс код логической 1 по всем N разр дам АЦП 1 и срабатывает многовходовой элемент И 28. По сигналу на его выходе в момент времени ti включаетс в единичное состо ние RS- триггер 22 (сигнал U-q на фиг.4) и по перепаду сигнала с RS-триггера 22 вырабатываетс одиночный короткий импульс формирователем 23, который через элемент ИЛИ 24 сбрасывает в нулевое состо ние регистр 16.
Сигнал логической 1 с выхода RS-триггера 22 поступает также на управл ющий вход делител 19 напр жени , который уменьшает коэффициент передачи в К раз. При этом на вход АЦП 1 начинает поступать в К раз уменьшенный сигнал (сигнал IJ2 на фиг.4), который по очередному импульсу с генератора 2 преобразуетс в новое значение циф- рового кода, уже не превосход щее
0 диапазона преобразовани АЦП 1.
Поскольку значение кода на входе А блока 7 сравнени превышает значение кода на входе В, равное нулевому, то блок 7 сравнени срабатывает. По его выходному
5 сигналу происходит сброс счетчика 9 и регистров 10 и 11 сдвига в исходное состо ние и через элемент ИЛИ 8 и элемент задержки запись нового значени кода уставки в регистр 16. Врем задержки в элементе 25
0 задержки должно быть не менее времени преобразовани АЦП 1 дл того, чтобы к моменту прихода тактового сигнала на управл ющий вход регистра 16 на его информационном входе сформировалс новый
5 код АЦП 1 после переключени делител 19 напр жени . С этого момента продолжаетс выборка максимального значени и реги- страци в измененном диапазоне измерени , начина со второго младшего
0 диапазона (уровень Омин на фиг.4).
При этом, поскольку в регистре 3 сдвига записаны цифровые отсчеты в максимальном диапазоне, предшествующие моменту превышени диапазона преобразовани
5 АЦП 1, то необходимо произвести восстановление масштаба цифровых отсчетов на врем , равное времени продвижени этих отсчетов из регистра 3 сдвига (интервал ТВм. на фиг.4),
0 Это осуществл етс следующим образом , Так как до момента времени t1 превышени входным сигналом диапазона АЦП 1 RS-триггер 22 находитс в нулевом состо нии , то через элемент НЕ 20 (сигнал Us на
5 фиг.4) по дополнительному (N+1)-My разр ду регистра 3 во все чейки записываетс код 1, который с (N+1)-ro выхода регистра 3 поступает на второй вход элемента И 21 (сигнал Ue на фиг.4). На первом входе эле0 мента И 21 присутствует сигнал О с выхода RS-триггера 22. При превышении входным сигналом диапазона АЦП 1 и срабатывании RS-триггер 22 в момент времени ti на первом входе элемента И 21 и на его выходе
5 по вл етс сигнал 1 (сигнал U. на фиг.4), а на (М-И)-м входе регистра 2 сигнал О (сигнал Us, фиг.4). Через интервал ТВм, равный времени вывода информации из регистра 3 после момента превышени диапазона АЦП 1, на (N+1J-M выходе длемента И 21 в
момент времени t3 по вл етс сигнал О. Следовательно, в течение этого интервала времени Твм на (N+1)-M входе блока 29 восстановлени масштаба присутствует сигнал 1 и происходит переключение разр дов кода на его выходе так, что цифровые отсчеты сдвигаютс в сторону младших разр дов на 3 разр да (в общем случае на (К-1) разр дов ), а вместо старших р зр дов на выходе присутствует сигнал О. Таким образом, в процессе продвижени цифровых отсчетов из регистра 3 после момента времени ti превышени диапазона АЦП 1 (сигнал Us, фиг.4) и до момента времени ts окочани вывода отсчетов из регистра 3, зарегистрированных в максимальном диапазоне, цифровые отсчеты в блоке 29 восстановлени масштаба привод тс к новому диапазону, чем исключаетс разрыв регистрируемого сигнала (сигнал Us, на фиг.4). По окончании интервала времени Твм приведени отсчетов к одному масштабу на (N+1)-M выходе регистра 3 и на управл ющем входе блока 29 восстановлени масштаба по вл етс сигнал О (сигнал Кб, на фиг.4) и в дальнейшем цифровые отсчеты проход т через него без изменений. Параллельно с этим шифратор 17 осуществл ет окончательную выборку диапазона регистрации р регистр 10 аналогично описанному выше.
По окончании регистрации может быть осуществлен вывод информации из устройства путем подачи на его тактирующий вход Упр.2 импульсов считывани . Частота тактовых импульсов определ етс режимом работы внешнего воспринимающего информацию устройства.
При этом на выход устройства поступает информаци в виде семиразр дного кода зарегистрированного параметра (в общем случае S-разр дного кода) и дополнительного знакового разр да, который используетс дл восстановлени знакопеременного сигнала и как старший разр д кода параметра , а также служебна информаци в виде трехразр дного кода диапазона (в общем случае (М+1)-разр дного кода, причем (М+1)-й разр д вл етс старшим разр дом кода диапазона).
Claims (1)
- Формула изобретениУстройство дл регистрации аналогового процесса, содержащее аналого-цифровой преобразователь, стробирующий вход которого соединен с первым выходом генератора тактовых импульсов, второй выход которого соединен с входами управлени сдвигом первого и второго регистров сдвига и первым входом первого элемента И, второй вход которого соединен с пр мым выходом первого RS-триггера, вход установки вединичное состо ние которого соединен с выходом блока сравнени кодов и первым входом первого элемента ИЛИ, выход которого соединен с входом элемента задержки,выход которого подключен к тактирующему входу регистра, тактирующий вход счетчика соединен с выходом первого элемента и первыми входами управлени сдвигом третьего и четвертого регистров сдвига, вы0 ходы которых вл ютс соответственно информационными выходами и выходами кода диапазона устройства, вход аналого-цифрового преобразовател соединен с выходом выпр мител , вход которого соединен с вхо5 дом компаратора, выход которого соединен с входом второго регистра сдвига, выход которого соединен с соответствующим входом третьего регистра сдвига, блок задани эталонного кода, вход которого вл етс0 входом установки порога срабатывани устройства , а выходы соединены с соответствующими информационными входами второй группы, первого блока мультиплексоров, первые информационные входы первой5 группы которого соединены с соответствующими выходами аналого-цифрового преобразовател , с информационными входами первого регистра сдвига и с входами первой группы блока сравнени кодов, входы вто0 рой группы которого соединены с соответствующими выходами регистра, входы которого соединены с соответствующими выходами первого блока мультиплексоров, управл ющий вход которого соединен соS стробирующим выходом блока задани эталонного кода м вторым входом первого элемента ИЛИ, вторые входы управлени сдвигом третьего и четвертого регистров сдвига соединены между собой и вл ютс0 тактирующим входом устройства, информационные входы четвертого регистра сдвига соединены с соответствующими выходами первой группы выходов шифратора, выходы второй группы которого соединены5 с соответствующими входами управлени второго блока мультиплексоров, выходы которого соединены с соответствующими информационными входами третьего регистра сдвига, входы шифратора соединены с соот0 ветствующими выходами старших разр дов регистра, входы установки в нулевое состо ние первого и второго регистров сдвига соединены с первыми входами второго и третьего элементов ИЛ И и вл ютс входом5 установки в исходное состо ние устройства, выход блока сравнени кодов соединен с вторым входом второго элемента ИЛИ, выход которого соединен с входами установки в нулевое состо ние третьего и четвертого регистров и счетчика,выход которого подключен к второму входу третьего элемента ИЛИ, выход которого подключен к входу установки в нулевое состо ние первого RS-триггера, о т л и ч а ю - щ е е с тем, что, с целью расширени динамического диапазона устройства, в него введены блок восстановлени масштаба, элемент НЕ, второй RS-триггер, второй и третий элементы И, четвертый элемент ИЛИ, формирователь импульса и управл емый делитель напр жени , вход которого вл етс информационным входом устройства , а выход соединен с входом выпр мител , вход управлени коэффициентом передачи управл емого делител напр жени соединен с входом элемента НЕ. первым входом второго элемента И, дополнительным входом четвертого регистра сдвига, выходом второго RS-триггера и входом формировател импульса, выход которого соединен с первым входом четвертого элемента ИЛИ, выход которого соединен050с входом установки в нулевое состо ние регистра , второй вход четвертого элемента ИЛИ соединен с входом установки в нулевое состо ние второго RS-триггера и первым входом третьего элемента ИЛИ, вход установки в единичное состо ние второго RS-триггера соединен с выходом третьего элемента И, входы которого соединены с соответствующими выходами аналого-цифрового преобразовател , выход элемента НЕ соединен с дополнительным информационным входом первго регистра сдвига, дополнительный выход которого соединен с вторым входом второго элемента И, выход которого соединен с управл ющим входом блока восстановлени масштаба, входы которого соединены с соответствующими выходами первого регистра сдвига, а выходы - с информационными входами второго блока мультиплексоров, дополнительный выход четвертого регистра сдвига вл етс старшим разр дом кода -Л пазона устройства.БхоЗ(
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894771275A RU1774379C (ru) | 1989-12-18 | 1989-12-18 | Устройство дл регистрации аналогового процесса |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894771275A RU1774379C (ru) | 1989-12-18 | 1989-12-18 | Устройство дл регистрации аналогового процесса |
Publications (1)
Publication Number | Publication Date |
---|---|
RU1774379C true RU1774379C (ru) | 1992-11-07 |
Family
ID=21485728
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU894771275A RU1774379C (ru) | 1989-12-18 | 1989-12-18 | Устройство дл регистрации аналогового процесса |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU1774379C (ru) |
-
1989
- 1989-12-18 RU SU894771275A patent/RU1774379C/ru active
Non-Patent Citations (1)
Title |
---|
Беркутов A.M. и др. Цифрова осциллографи . - М.: Энергоатомиздат, 1983, с.110. Авторское свидетельство СССР № 1429171, кл. G 11 С 19/00, 1986 (прототип). * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4283713A (en) | Waveform acquisition circuit | |
US4255795A (en) | Programmable binary correlator | |
RU1774379C (ru) | Устройство дл регистрации аналогового процесса | |
US6803868B2 (en) | Method and apparatus of producing a digital depiction of a signal | |
US5298902A (en) | Analog-to-digital converter employing multiple parallel switching capacitor circuits | |
RU176659U1 (ru) | Аналого-цифровой преобразователь | |
SU1057891A2 (ru) | Устройство дл измерени мощности потерь при коммутации тиристора | |
SU1429171A1 (ru) | Устройство дл регистрации аналогового процесса | |
US3996519A (en) | Digital signal processor | |
SU959096A1 (ru) | Устройство дл контрол параметров логических блоков | |
SU1267618A1 (ru) | Адаптивный многоканальный след щий преобразователь аналог-код | |
SU919077A1 (ru) | Способ аналого-цифрового преобразовани и устройство дл его осуществлени | |
RU2205500C1 (ru) | Аналого-цифровой преобразователь | |
SU1166100A1 (ru) | Устройство дл делени | |
SU570025A1 (ru) | Устройство преобразовани частоты импульсов | |
SU1322365A1 (ru) | Устройство дл управлени линейным сегментным индикатором | |
SU1698895A1 (ru) | Устройство дл регистрации информации | |
SU1170613A1 (ru) | Цифровой регистратор длительных сигналов | |
SU782153A1 (ru) | Аналого-цифровой преобразователь | |
SU741197A1 (ru) | Анализатор формы сигнала | |
SU824431A1 (ru) | Аналого-цифровой преобразователь | |
SU851765A1 (ru) | Цифровой регистратор однократныхиМпульСОВ | |
SU1307442A1 (ru) | Устройство дл определени временного положени сигнала | |
SU993468A1 (ru) | Многоканальный аналого-цифровой преобразователь | |
SU1057871A1 (ru) | Измерительный прибор с аналоговым отсчетом |