PT96153A - Processo para a transmissao de sinais de 1 544 ou 6 312 kbit/s atraves de seccoes de via de transmissao de 2 o48 ou de 8 448 kbit/s, respectivamente, na hierarquia multiplex digital sincrona - Google Patents

Processo para a transmissao de sinais de 1 544 ou 6 312 kbit/s atraves de seccoes de via de transmissao de 2 o48 ou de 8 448 kbit/s, respectivamente, na hierarquia multiplex digital sincrona Download PDF

Info

Publication number
PT96153A
PT96153A PT96153A PT9615390A PT96153A PT 96153 A PT96153 A PT 96153A PT 96153 A PT96153 A PT 96153A PT 9615390 A PT9615390 A PT 9615390A PT 96153 A PT96153 A PT 96153A
Authority
PT
Portugal
Prior art keywords
container
kbit
octets
virtual
signal
Prior art date
Application number
PT96153A
Other languages
English (en)
Inventor
Horst Mueller
Original Assignee
Siemens Ag
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens Ag filed Critical Siemens Ag
Publication of PT96153A publication Critical patent/PT96153A/pt

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/07Synchronising arrangements using pulse stuffing for systems with different or fluctuating information rates or bit rates
    • H04J3/076Bit and byte stuffing, e.g. SDH/PDH desynchronisers, bit-leaking
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/16Time-division multiplex systems in which the time allocation to individual channels within a transmission cycle is variable, e.g. to accommodate varying complexity of signals, to vary number of channels transmitted
    • H04J3/1605Fixed allocated frame structures
    • H04J3/1611Synchronous digital hierarchy [SDH] or SONET

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Investigating Or Analysing Biological Materials (AREA)
  • Measuring Or Testing Involving Enzymes Or Micro-Organisms (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Radio Relay Systems (AREA)
  • Radar Systems Or Details Thereof (AREA)
  • Communication Control (AREA)

Description

f
Descrição referente à patente ãe invenção de SIEMENS AKTIENGESEL-LSCHAFT, alemã, industrial e comercial, com sede em Wittelsba-cherplatz 2, D-8000 Munchen, Republica Federal Alemã, (inventor: Eorst Mueller, residente na República Federal Alemã), para "PROCESSO PARA A TRANSMISSÃO DE SINAIS DE 1 544 OU 6 312 KBIT/S DE SECÇÕES DE VIA DE TRANSMISSÃO DE 2 048 OU DE 8 448 KBIT/S, RES PECTXVÃMENTE, NA HIERARQUIA MUL-TIPLEX DIGITAL SlNCRONA".
DESCRIÇÃO
Na Europa e noutros países, utiliza-se uma hierarquia plesioerona de sinais digitais com taxas de bits de 2 048 Kbit/s, 8443 Kbit/s, 34 368 Kbit/s e 139 264 Kbit/s, e, na América do Norte, uma hierarquia com taxas de bits de 1 544 Kbit /s, 6 312 Kbit/s e 44 736 Kbit/s. Nas Recomendações da CCITT G. 707, G708 e G.709 estã definida uma hierarquia multiplex síncrona digital com uma taxa de bits b&sica de 155 520 Kbit/s, previs ta para ser usada â escala mundial. Nesta hierarquia pretende-se que possam ser transmitidos sinais digitais das hierarquias ple-siõcronas de sinais digitaisr
Quando do encontro da TM3 (transmissão e multiplicação) em Bruxelas de 24 a 28.4.1989, do ETSI (European Transmission Standars Institut) foi apresentada uma estrutura multiplex indicada nu fig. 1. Para a transmissão de sinais de 1 544 e 6 312 Kbit/s da hierarquia dos Estados Unidos na parte europeia da hierarquia multiplex síncrona digital propuseram-se, - 1 - no encontro TM3 em Aveiro, de 23 a 23.10.1989, da ETSI, nos Tem-porary Documents N9 106.117, 127 e 136 modificações desta estrutura multiplex. O objectivo da presente invenção consiste em indicar uma solução para uma transmissão destes sinais de 1 544 ou 6 312 Kbit/s através de secções de transmissão de 2048 ou 8 443 Kbits/s, respectivamente, na hierarquia plesiõcrona de sinais digitais existente.
Segundo a presente invenção, este problema resolve-se com as características indicadas na reivindicação 1. Nas reivindicações secundárias podem ver-se formas de realização preferidas da presente invenção.
Este processo apresenta a vantagem de a cabeça de trama da via (j?ath Overhead), a descrever mais adiante, prevista para a vigilância do sinal útil desde a fonte até ao co lector de sinais, poder ser transmitida, através das secções de transmissão de 2 048 ou 8 448 Kbit/s, até ao aparelho final.
Com base em exemplos de realização, descreve--se a seguir com mais pormenor a presente invenção. As figuras dos desenhos anexos representam: A fig. 1, uma estrutura multiplex da hierarquia multiplex síncrona digital SOE; A fig. 2, um dispositivo com uma rede SDH nor te-americana e uma europeia; A fig. 3, um dispositivo de acordo com a dg.2 com um dispositivo conversor entre as redes SDH americana e europeia; A fig. 4, uma primeira estrutura multiplex da hierarquia multiplex síncrona digitei com secções segundo a presente invenção; A fig. 5, uma segunda estrutura multiplex da- hierarquia multiplex digital síncrona, com as mesmas secções segundo a presente invenção; A Fig. 6, uma supertrama de unidade de subsis tema, uma inserção de i*i sinal VC-11 num sinal VC-12 e uma in-. serção de um sinal VC-21 num sinal VC-22*; - 2 - A fig. 7, uma inserção de contentores virtuais VC-X1 num contentor virtual VC-4; A fig. 8, um esuqema de blocos para a transmissão de sinais de 1 544 KMt/s através de secções de 2 048 Kbit/s, segundo a fig. 4; A fig. 9/ a inserção de um sinal de 1 544 Kbit/s num sinal de 2 048 Kbit/s; A fig. 10, um esquema de blocos para a transmissão de sinais de 6 312 Kbit/s através de secções de 8 448 Kbit/s, segundo a fig. 4; A fig. 11, um esuqema de blocos para a transmissão de sinais de 1 544 Kbit/s através de secções de 2 048 Kbits/s segundo a fig. 5; e A fig. 12, um esquema de blocos para a transmissão de sinais de 6 312 Kbf t/s através de secções de 8 448 Kbit/s segundo a fig. 5. A fig. 1 irepresenta a estrutura multiplex de acordo cora a proposta do ETSI. AU significa unidade de gestão (Administrative Unit), C significa contentor, H significa sinal figital, POH significa cabeça de trama de via (Path Overhead), PTR significa apontador ou indicador (Pointer), SOE significa cabeça de secção (Section Qvrrhead), STM significa modulo de tra nsporte síncrono, TU significa unidade de subsistema {Tributary Unit), TU6 significa Grupo de unidades de subsistema (Tributary Unit Group) e VC significa contentor virtual.
Os sinais digitais a transmitir são inseridos em nõs de entrada para a rede síncrona, por meio de enchimento positivo no contentor C-n, sendo n um número indicado na fig. 1. Cada contentor ê completado por junção de uma cabeça de trama de via POH para obter um contentor virtual VC-n, sendo estes transmitidos periodicamente. O primeiro oeteto de um contentor virtual é indicado por um indicador PTR, cuja posição temporal na tra ma de transmissão i fixa. Como tal utiliza-se em regra o contentor virtual de um «ndar superior da hierarquia. Um contentor vir tual VC-n forma, cora o indicador PTR a ele associado, uma unidade de subsistema TU-a. Varias destas construções iguais podem de novo ser associadas para formar um grupo de unidades de subsiste ma TUG-n. Nas Recomendações da CCITT atrás referidas estão desig - 3 - nados grupos de unidades de subsistema TUG-21 para a hierarquia 1,5 Mbit/s e TUG-22 para a hierarquia 2 Mbit/s. A fig. 2 mostra uma primeira possibilidade de transmitir na hierarquia multiplex digital síncrona europeia sinais de 1 544 Kbit/s da hierarquia americana. 0 dispositivo contêm uma rede norte-americana OS-SDE, uma rede europeia E-SDH, aparelhos multiplexadores M0X1 e mx2 e aparelhos desmultiplexa-dores DEMUXl e DEMUX2.
No aparelho multiplexador MJX1 sio inseridos sinais de 1 544 Kbit/s, de acordo com a recomendação G.709 da CCITT, no contentor C-ll, no contentor virtual VC-11, nas unidades de subsistema TU-11 e finalmente num modulo de transporte síncrono STM-1. Este sinal ê conduzido através da rede US-SDH ao aparelho desmultiplexador DEMUXl para separação dos sinais de 1 544 Kbit/s. Estes sinais se© então transmitidos numa hierarqui a de sinais digitais plesíõcronos para o multiplexador MUX2 na Europa, no qual, de acordo com um processo a descrever com mais pormenor, sio agrupados em unidades de subsistema TU-I2 e finalmente de novo num modulo de transporte síncrono STM-1. Este, depois de uma travessia da rede europeia E-SDH, ê levado ao des-multiplexador DEMUX2, no qual se separam de novo do mesmo os sinais de 1 544 Kbit/s.
Desde o mtItiplexador MUX1 atê ao desmultiple xador DEMUX2, o contentor cl], é acompanhado por uma cabeça de trama de via VC-11-P0H. No multiplexador MUX2, introduz-se então uma nova cabeça de trama de via VC-12-PGH, que acompanha os sinais de 1 544 Kbit/s atê ao desmultiplexador DEMUX2. A fig. 3 mostra uma segunda possibilidade de transmitir sinais de 1 544 Kbit/s da rede norte-americana US-SDH para a rede europeia E-SDH* 0 desmultiplexador DEMUXl e o multi-plexador MUX2 do dispositivo segundo a fig. 2, são neste caso substituídos por ura dispositivo conversor UE, que é colocado na America do Norte ou na Europa.
No dispositivo conversor UE, os módulos de transporte STM-1 síncronos provenientes da rede norte americana US-SDH com o nível de distribuição TU-11, de acordo com a sua * prescrição de composição e de decomposição, são decompostos em - 4 - unidades de gestão Αϋ-32, em grupos de unidades de subsistema TUG-21, em unidades de subsistema TO-11 e em contentores virtuais VC-11 e, em seguida reunidos, através de unidades de subsistemas TO-12, grupos de unidades de sistemas TOG-22, grupos de u-nidades de subsistemas TUG-31 e unidades de gestão AU-4, em novos módulos de transporte síncronos que podem ser processados na rede europeia E-SDE num nível de distribuição VE-TU-12.
Hum sinal STM-1, que é composto através de si nais TO-11, podem alojar-se oitenta e quatro sinais de 1 544 Kbit/s. Num sinal STM-1 que ê composto através de sinais TO-12 podem, pelo contrário, alojar-se, no máximo, sessenta e quatro sinais TU-12, cada um dos quais ocupado com um sinal de 1 544 Kbit/s, Assim, ê necessário prever para n sinais STM-1 da rêde americana US-SDH ao ;oáo 84/64. n sinais STM-1 da rede europeia E-SDE.
Em contraste com o dispositivo segundo a fig* 2 é aqui possível uma vigilância contínua, com apenas uma cabeça de trama de via VC-11-P0H desde o multiplexador MUXl até ao des-multiplexador DEMUX2· A fig. 4 mostra uma estrutura de multiplexador de acordo com o Temporary Document H9 136 mencionado na introdução, que está aqui ampiAado para as secções Al^ e A2^. Em relação à hierarquia multiplex segundo a fig, 1, faltam as unidades de subsistema americanas TU-ll e TO-21, e os grupos de uni dades de subsistema TUG-21. A ligação em estrela no grupo de uni dades de subsistema TUG-32 indica que estas unidades que faltam podem em princípio ser aí ligadas. Em contraste com a hierarquia multiplex segundo a fig. 1, os contentores virtuais VC-11 e VC--12 vão para as unidades de subsistema TU-12 e TU-22.
Segundo a presente invenção, pode inserir-se na secção Α1χ, entre o local de geração do contentor virtual VC--11 e o local de geração da unidade de subsistema TU-12, uma sec ção de transmissão de 2 048 Kbit/s, através da qual se transmite um contentor da secção de transmissão S-ll, Correspondentemente, introduz-se na secção A2^, entre o local de aparecimento do contentor virtual VC-21 e o local de aisareciraento da unidade de sub sistema TU-22, uma secção de transmissão de 3 448 KHz, através da qual se transmite um contentor da secção S-21. Ambos os casos - 5 - estão ilustrados com base nas fig. 8 e 10. A fig* 5 mostra uma outra estrutura multiplex na qual secções Al2 e A23 estão ligadas com unidades de subsiste ma TU-11 e TU-21* Ambas estão representadas e pormenor nas fig* 11 e 12*
Corão mostra a fig. 6, correspondente â Recomendação G.7Q9 da CCXTT, na coluna a, as unidades de subsistema TU-12 ou TU-22 estão divididas em supertraiaas, cada uma de 500 /·» Uma tal supertrama contem quatro tramas com um período de duração de 125 jíb cada urna. 0 primeiro octecto VI, V2, V3 e V4 das tramas ê fixado na Recomendação G.709 da CCITT. Sem estes octe-tos, a supertrama contém, segundo a coluna b, tramas com contentores auxiliares virtuais VC-12* ou VC-22*, que começam, cada um deles, com um octsto V5, como cabeça de trama de via.
Se partirmos da hipótese de que um sinal de 1 544 Kbit/s foi, de uma maneira conhecida, convertido primeiro num contentor C-ll e depois num contentor virtual VC-11, o sinal VC-11 (casa em branco) pode, como se representa na coluna d, ser preenchido, por adição de octetos de enchimento FS (casa a trace jado), para dar um sinal VC-12* segundo a coluna c, estando indi cada a primeira trama. O si.nal original VC-11 compreende 104 octetos por supertrama, prevendo-se por cada trama 26 octetos. Para o sinal VC-12 pre£erirara-?$e pelo contrario por cada supertrama 140 octetos e por trama 35 octetos*
Os octetos de enchimento são distribuídos o mais uniformemente possível, para economizar capacidade da memória tampão* Para as segunda, terceira e quarta tramas, utiliza--se o mesmo esquema*
Se, além disso, partimos da hipótese de que um sinal de 6 312 Kbit/s foiP de uma maneira conhecida, convertido primeiramente num contentor C-21 e depois num contentor vir tual VC-21, pode preancher-se o sinal VC-21 (casa em branco), co mo mostra a coluna d, por adição de octetos de enchimento (casa a tracejado) FS paira obter um sinal VC-22* segundo a coluna ç, como estã indicado para a primeira trama. O sinal original VC-21 compreende, por cada supertrama, 428 octetos e por cada trama • 107 octetos. Para o sinal VC-22 previram-se por cada supertrama - 6 - 572 octetos e por cada trama 143 octetos. Os octetos de enchimen to PS também aqui devem distribuir-se o mais uniformemente possível. Para as segunda, terceira e quarta trama, utiliza-se o mesmo esquema.
Ha fig. 7 está representada a maneira como um sinal VC-11, depois de uma associação num contentor auxiliar vir tual VC-12* e da inserção numa unidade de subsistema TU-12 segun do a fig. 5, foi inserido num sinal VC-4.
Os octetos dos indicadores Vl^ e V2^ indicam a posição da cabeça de trama de via V5^ e portanto o início do sinal VC-11 ou VC-12*, respectivamente. V3^ ê usi octeto do indicador (acçao) PTR(A) que, no caso de um enchimento negati\'o, e um octeto de informação do sinal VC-11 ou VC-12*, respectivamente, e V4^ representa uma reserva RES. A coluna Sp não e usada por um contentor virtual VC-11. Os sinais 20-12 ocupam, cada um, quatro colunas do sinal VC-4; sendo transmitidos, por cada coluna, 9 octetos. Fica espaço para outros sessenta e três sinais TU-12-sinal. A fig. 8 mostra um esquema de blocos da secção Al^ e da unidade de subsistema 20-12 da fig. 4 para a transmissão de sinais de 1 544 Kbit/s através de secções de transmissão de 2 048 Kbit/s e 1.^· Contêm unidades funcionais de eon tentores C-ll^ e C-l*2, de contentores virtuais VC-11^ e VC-llg* de contentores de secção de transmissão S-ll^, S-ll^, de unidades de subsistemas 20-11^, 20-11^# e e con~ tentores auxiliares virtuais VC-12| e VC-12*, de unidades de sub sistema T0-12^ e 20-12^ e geradores de cadência das faixas de tempo LE3jl*
Om sinal de 1 544 Kbit/s inserido na entrada Ei ê preenchido com uma cadência de faixas de tempo de 2 048 KHz LT^ no contentor C-ll^. A cadencie, das faixas de tempo de 2 048 KHz LT^1 ê derivada de uma cadencia de 2 048 KEz 2^, derivada de uma unidade do sentido contrário, sendo introduzidas faixas de tempo para a cabeça OH^ a inserir mais tarde e para os octetos dos indicadores Vl^ a ¥4^, também & introduzir. No bloco funcional VC-1J^ ê acrescentada a cabeça da trama de via V5^ para o contentor C-ll e na unidade funcional TU-il,, são acrescenta-1 11 - 7 - dos os octetos dos indicadores ¥1·^ a V4^. Mas estes não devem ser activados neste sentido da transmissão, visto que a sincroni zação com a cadência âe 2 048 KEz TU, Jã Se efectuou no bloco funcional do contentor C-ll^. Ho bloco funcional do contentor da secção de transmissão S-ll^ ê ainda introduzida a cabeça OH^.
Como mostra a fig. 9, a trama SP.1, SE2, SR3 ou SR4 do sinal S-ll , S-ãira^-SIGj com um sinai 11 VC~111i e uma ca beça OK^ (dividida ea quatro OH^ e OH^} e os octetos de indicadores Vl^ a V4^, tem portanto um comprimento de 32 octetos e corresponde portanto ao comprimento e ã frequência de uma trama PCM3Q. Para que este sinal S-li^ possa também ser transmitido através de dispositivos especiais que aguardam alternadamente uma palavra de identificação da trama REW e uma palavra de mensa gem MK do sinal FCM3C, estas palavras são introduzidas alternada mente, por tramas, como primeiro octeto da cabeça. A cabeça Oíi^ contêm além disso um indicativo de supertrama, pois cada quatro tramas Rl a R4 formam uma supertrama, começando o sinal VC-11^ na primeira trama Ri com a cabeça de trama de via V5^^.
Depois da transmissão âo contentor de secção â. transmissão S-«u através da secção de transmissão de 2 048 Kbit/s Lj^, retiram-se de novo no bloco funcional do contentor da secção de transmissão S-lb^ a cabeça OE^ e no bloco funcional da unidade de subsistema TO-ll^ os octetos de indicadores Vl^i a ^4^^. O sinal VC-ll^ assim obtido ê preenchido, para a formação de um contentor auxiliar VC-12^ com octetos de enchimen to PS^, de acordo com o esquema segundo a fig. 6. Este sinal VC-12J ê então tratado de uma maneira conhecida como um sinal VC-12 e inserido na unidade de subsistema TU-12^ que $ fornecido através da saída Al.
De uma unidade de subsistema TU-122 que chega ã entrada L·^ ê retirado um contentor auxiliar virtual VC-12*.
Por extraeção de octetos de enchimento resulta, com o auxílio de uma cadência de faixas de tempo de 2 048 KKz, LT^^, e a inserção de octetos de indicadores Vl^ a uma unidade de subsistema TU-112^· Por adição de uma cabeça que pode con
ter uma palavra de identificação de trama RKíJ e uma palavra de mensagem MW, forma-se, com o auxílio de uma cadência de 3 04S - 3 - / KHz t Τ1 um contentor de secção de transmissão S-ll^. A cadência das faixas de tempo LT^2 ® derivada da cadência T^2, prevendo o gerador de cadência das £&-xas de tempo LE^2 uma faina de tempo para a cabeça 0H12 e para os octetos de indicadores Vl,0 a V4,n. 12 12 _ 0 contentor de secção de transmissão S-ll21 e transmitido através da secção de transmissão de 2 048 Kblt/s. Na unidade funcional do contentor de secção de transmissão S“1Í2 retira-se de novo a cabeça ΟΗ^2 e deriva-se a cadência T^. Pela remoção dos octetos dos indicadores Vl^ a V4^, forma-se uma u-nidade de subsistema TU-1102 Q> pela retirada da cabeça de trama de via VS^2, um contentor virtual VC-112» Depois da extracção da cabeça de trama de via V51? resulta um contentor C-ll„, que pode depois da retirada dos octetos de enchimento, ser fornecido na salda A2 como um sinal de 1 544 Kbit.
Os octetos dos indicadores Vl12 a V41<3 estão activos neste sentido da transmissão e caracterlzam o início do sinal VC-112i dando indicações da cabeça de trama de via V512· O precess i torna assim possível a transmissão da cabeça de trama de via V5 através de secções de transmissão de 2 048 Kbit/s e L^2 e portanto a vigilância do sinal VC-11. e do sinal VC-112 desde a fonte atê ao colector de dados« A fig. 10 mostra um esquema de blocos da secção A2^ e da unidade de subsistema TU-22 da fig. 4 para a transmissão de sinais de 6 312 Kbit/s através de secções de transmissão de 3 448 Kbit/s L2^ e L·^. Abstraindo das taxas de bits e das frequências dos impulses de cadencia hã uma diferença relati vamente ao esquema de blocos segunde a fig. 8, que consiste em que todos os números e índicos contem um 2 na primeira posição. 0 modo de funcionamento ê o mesmo. A fig. 11 mostra um esquema de blocos da secção Al2 e das unidades de subsistemas TU-11^ e TU-112 e a fig.12 mostra, finalmente, um esçraeroa de blocos da secção A22 e das uni dades de subsistema TU-21^ e TU212 na fig. 5. Estes esquemas de blocos diferem dos das fig. 8 e 1!) por não serem necessários quaisquer contentores auxiliares virtuais, porque não se adiciona qualquer octeto de enchimento FS. - 9 -

Claims (1)

  1. REIVINDICAÇÕES - Ia- Processo para a transmissão de um sinal de 1 544 ou 6 312 Kbit/s na hierarquia multiplex digital síncrona (SDH), caracterizado por, no sentido da multiplexaçio, se preencher um sinal de 1 544 ou 6 312 Kbit/s a emitir, com uma primeira cadência de faixas de tempo de 2 048 ou, respeetlvamente, 8 448 KHz (LT.^ ou LT2i), num primeiro contentor C-ll, ou C-21i, por a partir do primeiro contentor C-ll^ ou C-21^ e a partir de uma primeira cabeça de trama de via V5^ ou, respeetlvamente, V521' se foraar ptimeiro contentor virtual VC-11^ ou, respec tlvamente, VC-21^, por a partir do primeiro contentor virta* VC-11^ ou, respeetlvamente VC-21^ e de primeiros octetos de apon tador Vl^-V4^ ou, respeetlvamente se obter uma pri meira unidade de subsistema Τϋ-ll^ ou, respectivamente, TU-21^ e a partir de uma primeira cabeça (OH^ cu, respectivamente, OHL^) se formar um primeiro contentor de secção de transmissão (S-ll^ ou, respectivamente, S-2I-,), por o contentor de secção da via (S-Uu on S-21^) ser transmitido através de nma secção de via de 2 048 ou, respectivamente 8 448 Kbit/s (L^i ou l«2^), por se recuperar, mediante a remoção da primeira cabeça (CH^ ou CH21) do contentor de secção de transmissão S-ll^2 ou, respecti-vamente S-2112, a unidade de subsistema TU-11^2 ou TU-2112, por eliminação dos primeiros octetos de apontador ou Vl^- ou M?22), V421 do primeiro contentor virtual VC-11^2 ou VC-2112, se inserir ou o primeiro contentor virtual VC-ll·^ ou VC-21^ numa primei ra unidade de subsistema TU-11, ou TB-2^ o», a partir do primei-, ro contentor virtual recuperado VC-1^ ou vc-2^ e a partir dos octetos de enchimento (F3^ ou FS^) se formar um primeiro contentor auxiliar virtual (VC-12J ou VC-22J, por se inserir o primeiro contentor auxiliar virtual (VC-12J ou VC-22J) numa primeira aidade de subsistema TU-12^ ou TU-22^, por, no sentido da des-Boiltiplexação, se formar a partir de uma segunda unidade de subsistema TU-112 ou TU-212, respectivamente, com uma segunda cadên cia de faixas de tempo de 2 048 ou 8 448 Kbit/s (LT 12 - 10 - por adição de segundos octetos de enchimento (VI12-V4^2 ou Vl22 -V422) um segundo contentor de secção de via (S-ll2i ou S-2121) ou por se retirar de uma segunda unidade de subsistema (TO-122 ou TU~220) um segundo contentor auxiliar virtual (VC-12* ou VC--22*) se formar a partir do segundo contentor auxiliar virtual (VC-12| ou VC-22*), por remoção dos segundo octetos de enchimento (FS12 ou FS22), um segundo contentor virtual VC-1121 ou VC--212^ e se formar a partir do segundo contentor virtual VC-ll^ ou VC-212^, por adição dos segundos octetos de enchimento Vl^2 -V412 ou v122~V^22 ' com auxÍH° da cadência de faixas de tempo de 2 048 ou 8 448 KHz (LT^2 ou LT22), um segundo contentor de secção de via (S-ll^ ou S-212^) e por se acrescentar ao segundo contentor de secção de via (S-Un ou S-2121, com o auxilio de uma segunda cadencia de 2 848 ou 8 448 KHz (T12 ou T22), uma segunda cabeça QH^2 ou OH22), por se transmitir o segundo contentor de secção de transmissão S-ll^ ou S-212^} através de uma secção transmissão de 2 048 ou 8 448 Ebit/s (L^2 ou I«22), por se formar a partir do segundo contentor de secção de transmissão (S-ll22 ou S-2122), ;por remoção da segunda cabeça (OH12 ou OH22), uma segunda unidade de subsistema Τϋ-ϋϋ22 ou TU~2122, por a par-tir da unidade de subsistema TU-1122 ou TB-2122, por remoção dos segundos octetos de apontador Vl^2-V4i2 ou ν122’’ν<*22# se rar o segundo contentor virtual VC-1122 ou VC-2122, por a partir do segundo contentor virtual recuperado VC-1122 ou VC-2122, por remoção da segunda cabeça de trama de via V512 ou V522, se formar um segundo contentor C-ll2 ou C~212 e por a partir do segundo contentor C-ll2 ou C-212, por remoção dos octetos de enchimento, se obter um sinal a receber, de 1 544 ou, respectivamente, 6 312 Kblt/s. - 2a - Processo de acordo com a reivindicação 1, ca-racterizado por a primeira cadência de faixas de tempo de 2 048 ou, respectivamente, 8 448 KHz (LT^ ou LT^) ser obtida a partir de uma primeira cadência de 2 048 ou 8 448 KHz (T^ ou T2^} gue foi derivada do segundo contentor de secção de transmissão recuperado (S-ll22 ou S-2122)* 11 - Processo âe acordo com a reivindicação 1, ca» racterizado por a segunda cadência de faixas de tempo de 2 048 ou 8 448 KHz {lt12 ou Lt22) ser obtida a partir da segunda cadên cia de 2 048 ou 8 448 KHz (Ί?12 ou T22). J Processo de acordo com a reivindicação 1, ca-racterizado por se inserir na cadência de faixas de tempo (LT^, LT^2# I»T21, LT22) uma faixa de tempos para a cabeça (OH^, OH^2, OH2r OH22), para os ocfcefcos de apontador (Vl^-V4.^, V112“V412' VL2^“V42^r Vl22-V422) e para a cabeça de trama de via (VS^, V5^, V521' V522}* » 5 a - Processo de acordo com a reivindicação 1, ca» racterizado por ze inserir na cabeça <OHu, 0¾. 0¾. ob22) co mo primeiro octeto de cada uma das quatro tramas (SR1-SR4) do contentor de secção de transmissão (S-ll^ ou S-21^} alternadamente uma palavra de identificação da trema (RKW) e uma palavra de notificação (HW)* J Processo de acordo com a reivindicação 1, ca-racterizado por, no contentor auxiliar virtual (VC-12* ou VC-22* VE-12* ou VC-22|), se escolher, a começar no terceiro octeto, de quatro em quatro octetos um octeto como octeto de enchimento <FS11' FS12' FS21' FS22>- A requerente reivindica a prioridade do pedi» do alemão apresentado em 12 de Dezembro de 1989, sob o NO P 3941 050.1. Lisboa, 11 de Dezembro de 1990 - 12
PT96153A 1989-12-12 1990-12-11 Processo para a transmissao de sinais de 1 544 ou 6 312 kbit/s atraves de seccoes de via de transmissao de 2 o48 ou de 8 448 kbit/s, respectivamente, na hierarquia multiplex digital sincrona PT96153A (pt)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE3941050 1989-12-12

Publications (1)

Publication Number Publication Date
PT96153A true PT96153A (pt) 1992-08-31

Family

ID=6395322

Family Applications (1)

Application Number Title Priority Date Filing Date
PT96153A PT96153A (pt) 1989-12-12 1990-12-11 Processo para a transmissao de sinais de 1 544 ou 6 312 kbit/s atraves de seccoes de via de transmissao de 2 o48 ou de 8 448 kbit/s, respectivamente, na hierarquia multiplex digital sincrona

Country Status (11)

Country Link
EP (1) EP0432556B1 (pt)
JP (1) JPH0767101B2 (pt)
AT (1) ATE121887T1 (pt)
AU (1) AU630773B2 (pt)
BR (1) BR9006294A (pt)
DE (1) DE59008969D1 (pt)
ES (1) ES2070978T3 (pt)
FI (1) FI906090A (pt)
IE (1) IE904466A1 (pt)
NO (1) NO905351L (pt)
PT (1) PT96153A (pt)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9114841D0 (en) * 1991-07-10 1991-08-28 Gpt Ltd Sdh data transmission timing
US5579323A (en) * 1994-07-22 1996-11-26 Alcatel Network Systems, Inc. Virtual tributary/tributary unit transport method and apparatus
US5633892A (en) * 1994-07-22 1997-05-27 Alcatel Network Systems, Inc. Hybrid line coding method and apparatus using 4B/3T encoding for payload bits and 1B/1T encoding for framing information
US5490142A (en) * 1994-09-30 1996-02-06 Alcatel Network Systems, Inc. VT group optical extension interface and VT group optical extension format method

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL8203110A (nl) * 1982-08-05 1984-03-01 Philips Nv Vierde-orde digitaal multiplex systeem voor transmissie van een aantal digitale signalen met een nominale bitsnelheid van 44 736 kbit/s.
US4975908A (en) * 1987-12-15 1990-12-04 Siemens Aktiengesellschaft Basic pulse frame and method for a digital signal multiplex hierarchy

Also Published As

Publication number Publication date
ATE121887T1 (de) 1995-05-15
EP0432556A2 (de) 1991-06-19
FI906090A0 (fi) 1990-12-11
FI906090A (fi) 1991-06-13
AU6796590A (en) 1991-06-20
AU630773B2 (en) 1992-11-05
EP0432556A3 (en) 1992-06-03
JPH0767101B2 (ja) 1995-07-19
EP0432556B1 (de) 1995-04-26
JPH03191629A (ja) 1991-08-21
NO905351L (no) 1991-06-13
DE59008969D1 (de) 1995-06-01
ES2070978T3 (es) 1995-06-16
IE904466A1 (en) 1991-06-19
NO905351D0 (no) 1990-12-11
BR9006294A (pt) 1991-09-24

Similar Documents

Publication Publication Date Title
US6765928B1 (en) Method and apparatus for transceiving multiple services data simultaneously over SONET/SDH
NO302269B1 (no) Fremgangsmåte til overföring av et digitalt bredbåndsignal i en undersystemenhetskjede over et nett av et synkron-digital-multiplekshierarki
PT97850A (pt) Processo e aparelho de processamento indicador para rejustificacao de hierarquia digital sincrona
US5544172A (en) Method for the digital transmission of data
DE69223557T2 (de) Vorrichtung und Verfahren zur Erneuerung von AU-4 und TU-3 Zeigern der digitalen synchronen Hierarchien
US6891862B1 (en) Multiplex hierarchy for high capacity transport systems
US7177328B2 (en) Cross-connect switch for synchronous network
US5490142A (en) VT group optical extension interface and VT group optical extension format method
JPH0693669B2 (ja) 非同期139264―kビット/秒―信号を155520―kビツト/秒―信号に挿入させるための方法
JP2004530370A (ja) データ伝送方法および装置
PT96153A (pt) Processo para a transmissao de sinais de 1 544 ou 6 312 kbit/s atraves de seccoes de via de transmissao de 2 o48 ou de 8 448 kbit/s, respectivamente, na hierarquia multiplex digital sincrona
EP1537694B1 (en) Synchronous transmission network node
CA2024215C (en) Cross-connect method for stm-1 signals of the synchronous digital multiplex hierarchy
US5768282A (en) Node provided with facility for checking establishment of synchronization
KR100201332B1 (ko) 동기식 다중화장치에서 vc1 자국 루프백회로
EP1079560A2 (en) Synchronous digital communications system
DK176240B1 (da) Fremgangsmåde til og multipleksingstruktur for indföjning af et antal virtuelle containere af höjere orden i en STM-ramme af höjere orden i et SDH-system
KR100205014B1 (ko) 동기식 다중화 구조에서 브이씨-11와 티유지-2의 통합기능 실현장치
KR100201329B1 (ko) 동기식 다중화장치에서 위치맞춤에 따른 vc유료부하추출 클럭발생회로
KR100252501B1 (ko) 동기식 다중화장치에서
JP5145697B2 (ja) トランスペアレント伝送装置
KR100201330B1 (ko) 동기식 다중화장치에서 tu포인터 버퍼 리셋에 따른v5클럭 보상회로
KR19980054664A (ko) 전송장치내 직렬 데이타 전송에러 검출장치
CA2289897A1 (en) Multiplex hierarchy for high capacity transport systems
Sholander et al. The impact of mapping wander on the performance of SDH TU-11 and TU-l2 uniform pointer processors

Legal Events

Date Code Title Description
BB1A Laying open of patent application

Effective date: 19920410

FC3A Refusal

Effective date: 19980420