PL246569B1 - Wielokanałowy układ odmierzania czasu opóźnienia włączenia - Google Patents
Wielokanałowy układ odmierzania czasu opóźnienia włączenia Download PDFInfo
- Publication number
- PL246569B1 PL246569B1 PL441778A PL44177822A PL246569B1 PL 246569 B1 PL246569 B1 PL 246569B1 PL 441778 A PL441778 A PL 441778A PL 44177822 A PL44177822 A PL 44177822A PL 246569 B1 PL246569 B1 PL 246569B1
- Authority
- PL
- Poland
- Prior art keywords
- input
- output
- memory
- signal
- module
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B19/00—Programme-control systems
- G05B19/02—Programme-control systems electric
- G05B19/04—Programme control other than numerical control, i.e. in sequence controllers or logic controllers
- G05B19/042—Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
Landscapes
- Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Automation & Control Theory (AREA)
- Programmable Controllers (AREA)
Abstract
Wielokanałowy układ odmierzania czasu opóźnienia włączenia TON jako blok funkcyjny timerów dla sterowników przemysłowych PLC zgodnych z normą IEC 61131-3 zbudowany z dzielnika częstotliwości, timera bazowego, pamięci kanałów i stanów wejściowych oraz modułów wyjściowych charakteryzuje się tym, że sygnał zegarowy (CLK) dołączony jest do częstotliwości (1), którego wyjście (CEO) jest dołączone do wejścia (CE) timera bazowego (2), którego wyjście (TBET) jest dołączone do wejścia (TBET) pamięci czasów początkowych (9) oraz do wejścia (TBET) modułu odejmującego (3), przy czym sygnał (TMET) pamięci czasów początkowych (9) jest dołączony do wejścia (TMET) modułu odejmującego (3), którego sygnał wyjściowy (ET') jest dołączony do wejścia (ET') modułu wyjściowego ET (4) oraz do wejścia (ET') modułu komparatora (6), a sygnał (PT) i sygnał (PTE) jest dołączony do pamięci czasów zadanych (10), którego wyjście sygnału (PT') jest doprowadzone do wejścia (PT') modułu komparatora (6) oraz do wejścia (PT') modułu wyjściowego ET (4), sygnał z wyjścia (KOMP) modułu komparatora (6) jest doprowadzony do wejścia (KOMP) modułu wyjściowego (ET) (4) oraz do wejścia (KOMP) modułu wyjściowego Q (7), który dołączony jest do wyjścia (Q) układu, natomiast wyjście (ET) modułu wyjściowego ET (4) jest dołączone do (ET) układu, sygnał zegarowy (CLK) dołączony jest do timera bazowego (2), pamięci czasów początkowych (9), pamięci stanów wejściowych (8) oraz pamięci czasów zadanych (10), a adres (ADDR) jest prowadzony wielodrogowo i jest dołączony do wejść (ADDR) pamięci stanów wejściowych bloku pamięci synchronicznej (8), pamięci czasów początkowych (9) oraz pamięci czasów zadanych (10), natomiast sygnał wejściowy (IN) oraz sygnał (INE) są doprowadzone do bloku pamięci synchronicznej (8), którego wyjście (INO) pamięci stanów wejściowych jest dołączone do wejścia inwertera (5) oraz do wejścia (INO) modułu wyjściowego Q (7), przy czym wyjście inwertera (5) jest doprowadzone do wejścia (TME) pamięci czasów początkowych (9) oraz do wejścia (TME) modułu wyjściowego ET (4).
Description
Opis wynalazku
Przedmiotem wynalazku jest wielokanałowy układ odmierzania czasu opóźnienia włączenia TON (ang. Timer ON), mający zastosowanie jako blok funkcyjnego timera opóźniania włączenia TON dla sterowników przemysłowych PLC zgodnych z normą IEC 61131-3.
Timery opóźnienia włączenia TON rozpoczynają odmierzanie czasu od momentu wykrycia stanu wysokiego na wejściu do uzyskania zadanej wartości czasu, po czym ustawiają wyjście w stan aktywny, Timery stosowane w układach automatyki przemysłowej realizują odmierzanie czasu w sensie generowania binarnej sekwencji opóźnienia o zadanym czasie trwania. Timery są łączone w wielokanałowe bloki funkcyjne. Różnią się pod względem sposobu aktualizacji wartości czasu:
I. Timery odświeżane są cyklicznie przez system operacyjny sterownika - odświeżanie następuje co określony odstęp czasu. W każdym cyklu odświeżany jest stan wszystkich timerów, niezależnie od tego, czy są wykorzystywane, czy nie. Ten sposób odświeżania wymaga wsparcia sprzętowego. Struktury danych dla timerów zajmują zwykle określone miejsce w pamięci i jest ich ściśle określona liczba. Odświeżanie timerów zajmuje czas proporcjonalny do liczby kanałów, co może prowadzić do wyraźnego spowolnienia szybkości sterownika. W czasomierzach odświeżanych cyklicznie struktura timerowa powinna zawierać dwie wartości liczbowe: czas upływający od rozpoczęcia pomiaru oraz wartość zadaną.
II. Timery odświeżane podczas wykonywania instrukcji timera - każdorazowo przy realizacji segmentu programu zawierającego instrukcję timerową następuje odświeżenie wartości aktualnej. Wyzwolenia timera pracującego na tej zasadzie polega na przepisaniu stanu systemowego licznika milisekund do rejestru pamiętającego początek zliczania. Odświeżanie polega na odjęciu obecnej wartości systemowego licznika od wartości zapisanej w tym rejestrze i wpisaniu różnicy do rejestru ET (ang. Elapsed Time). Odświeżanie jest realizowane jako procedura programowa.
III. Odświeżanie timerów co cykl sterownika - czynności związane z odświeżaniem timerów są uwzględnione w cyklu pracy sterownika, w części odpowiedzialnej za obsługę systemu. Pozwala to na uproszczenie czynności wykonywanych programowo podczas realizacji instrukcji timerowej - wymagane jest jedynie przepisanie stanu licznika bazowego do rejestru pamiętającego początek zliczania dla danego kanału. Wszystkie pozostałe czynności obsługiwane są systemowo na koniec cyklu. Po każdym cyklu wymagane jest odświeżenie wszystkich timerów, bez względu na to, czy są wykorzystywane w programie.
IV. Odświeżanie timera w chwili odczytu - opiera się na obserwacji, że stan czasomierza nie ma żadnego znaczenia dopóki ten stan nie jest sprawdzany. Wyniknął stąd pomysł, by dokonywać odświeżania timera w momencie odczytu jego stanu (binarnego - Q lub liczbowego - ET). Zaletą takiego rozwiązania jest dostępność najbardziej aktualnej wartości Q oraz ET przy każdym odczycie, nawet jeśli odczytu dokonuje się kilkakrotnie w czasie trwania cyklu. Odświeżanie jest realizowane jako procedura programowa.
Zagadnieniem technicznym wymagającym rozwiązania jest opracowanie nowego wielokanałowego układu odmierzania czasu opóźnienia włączenia poszczególnych elementów sterownika PLC zgodnego z normą IEC 61131-3.
Cel ten osiągnięto przez zastosowanie układu, w którym czas odmierzany w timerze bazowym jest zapamiętywany w pamięci czasów początkowych poszczególnych kanałów oraz wyznaczane są różnice pomiędzy tymi czasami na drodze sprzętowej, bez wywoływania procedur programowych dla odświeżenia stanu timera. Zapamiętywanie czasów początkowych odbywa się także na drodze sprzętowej bez konieczności stosowania wykrywacza zbocza dla sygnału wejściowego timera a także innych wykrywaczy zboczy.
Wielokanałowy układ odmierzania czasu opóźnienia włączenia TON jako blok funkcyjny timerów dla sterowników przemysłowych PLC zgodnych z normą IEC 61131-3 zbudowany z dzielnika częstotliwości, timera bazowego, pamięci kanałów i stanów wejściowych oraz modułów wyjściowych charakteryzuje się tym, że sygnał zegarowy (CLK) dołączony jest do częstotliwości, którego wyjście (CEO) jest dołączone do wejścia (CE) timera bazowego, którego wyjście (TBET) jest dołączone do wejścia (TBET) pamięci czasów początkowych oraz do wejścia (TBET) modułu odejmującego, przy czym sygnał (TMET) pamięci czasów początkowych jest dołączony do wejścia (TMET) modułu odejmującego, którego sygnał wyjściowy (ET') jest dołączony do wejścia (ET') modułu wyjściowego ET oraz do wejścia (ET) modułu komparatora, a sygnał (PT) i sygnał (PTE) jest dołączony do pamięci czasów zadanych, którego wyjście sygnału (PT') jest doprowadzone do wejścia (PT') modułu komparatora oraz do wejścia (PT') modułu wyjściowego ET, sygnał z wyjścia (KOMP) modułu komparatora jest doprowadzony do wejścia (K.OMP) modułu wyjściowego (ET) oraz do wejścia (KOMP) modułu wyjściowego Q, który dołączony jest do wyjścia (Q) układu, natomiast wyjście (ET) modułu wyjściowego ET jest dołączone do wyjścia (ET) układu, sygnał zegarowy (CLK) dołączony jest do timera bazowego, pamięci czasów początkowych, pamięci stanów wejściowych oraz pamięci czasów zadanych, a adres (ADDR) jest prowadzony wielodrogowo i jest dołączony do wejść (ADDR) pamięci stanów wejściowych bloku pamięci synchronicznej, pamięci czasów początkowych oraz pamięci czasów zadanych, natomiast sygnał wejściowy (IN) oraz sygnał (INE) są doprowadzone do bloku pamięci synchronicznej, którego wyjście (INO) pamięci stanów wejściowych jest dołączone do wejścia inwertera oraz do wejścia (INO) modułu wyjściowego Q, przy czym wyjście inwertera jest doprowadzone do wejścia (TME) pamięci czasów początkowych oraz do wejścia (TME) modułu wyjściowego ET.
Przedmiot wynalazku przedstawiono w przykładzie wykonania na rysunku, który przedstawia schemat blokowy wielokanałowego układu odmierzania czasu opóźnienia włączenia.
Sygnał zegarowy (CLK) doprowadzony jest do wszystkich bloków sekwencyjnych, dzięki temu cały układ jest synchroniczny i pracuje w jednej domenie zegarowej.
Czas odmierza timer bazowy (2) taktowany z częstotliwością Iclk, przy czym zbocza zegarowe są okresowo odblokowywane za pomocą sygnału (CEO) z dzielnika częstotliwości (1). Sygnał (CEO) ma wypełnienie l/tcLK i okres wyznaczający rozdzielczość układu.
Sygnał wejściowy (IN) jest doprowadzony do bloku pamięci stanów wejściowych (8) i zatrzaśnięty w momencie wystąpienia aktywnego zbocza sygnału zegarowego, gdy sygnał (INE) jest aktywny. Stan sygnału wejściowego (IN) jest pamiętany w pamięci pod adresem (ADDR). Pamięć stanów wejściowych (8) ma organizację k x 1 -bit, gdzie: k - oznacza liczbę kanałów układu.
Zatrzaśnięty pod adresem (ADDR) stan wejściowy (IN) pojawia się na wyjściu (INO) pamięci stanów wejściowych (8), przy czym zostaje zanegowany za pomocą inwertera (5), zaś wyjście inwertera jest dołączone do wejścia (TME) pamięci czasów początkowych (9) poszczególnych kanałów. Zbocze opadające sygnału (INO) powoduje zatrzaśnięcie pod adresem (ADDR) stanu (TBET) timera bazowego (2). Sygnał (TBET) jest dołączony do wejścia danych pamięci czasów początkowych (9). Tym samym w pamięci czasów początkowych (9), pod adresem (ADDR) zostaje zatrzaśnięta wartość początkowa timera TON dla kanału wskazanego przez adres (ADDR). Pamięć czasów początkowych (9) ma organizację k x n-bit, gdzie: k - oznacza liczbę kanałów układu, n - oznacza liczbę bitów timera bazowego (2).
Wartość czasów (PT) dla poszczególnych kanałów timera jest zatrzaskiwana pod określonym adresem (ADDR) w pamięci czasów zadanych (10) w momencie, kiedy aktywne jest zbocze sygnału zegarowego (CLK) i odblokowany jest wpis za pomocą sygnału (PTE). Pamięć czasów zadanych (10) ma organizację k x m-bit, gdzie: k - oznacza liczbę kanałów układu, m - oznacza liczbę bitów dla czasów zadanych. Liczba bitów czasów zadanych m jest mniejsza lub równa liczbie bitów timera bazowego (2) n.
Wartość odmierzonego czasu, jest wyznaczana jako różnica pomiędzy wartością czasu timera bazowego (TBET), a czasem zapisanym w pamięci kanałów (TMET) pod adresem (ADDR). Od wartości (TBET) odejmowana jest wartość (TMET) w module odejmującym (3), w efekcie wyznaczana jest wartość (ET') mierzonego czasu dla aktywnego kanału timera, przy czym wartość (ET') jest obcinana do liczby bitów równych liczbie bitów czasów zadanych m. Wartość czasu (ET') jest porównywana w module komparatora (6) z wartością zadaną (PT') i jeżeli (ET') jest większe lub równe (PT'), to może być ustawione wyjście Q do momentu, gdy stan wejścia (INO) jest w stanie aktywnym. Moduł wyjściowy Q (7), do którego dołączone jest wyjście (Q) timera wg patentu odpowiada za ten warunek.
Zgodnie z normą: International Electrotechnical Commission. EN 61131-3:2013, Programmable Controller-Part 3: Programming Languages; Technical report; European Committee for Electrotechnical Standardization: Brussels, Belgium 2013, stan wyjścia (ET) kanału timera może być wartością z zakresu od zera do wartości (PT) i zależy od stanu wejścia oraz stanu timera. Moduł wyjściowy ET (4) wytwarza stan wyjścia (ET) w oparciu o zanegowany sygnał (INO) dołączony do wejścia (TME), wartości (ET') i (PT) oraz sygnał (KOMP) w następujący sposób:
1. Jeżeli (ET') jest większe lub równe (PT') i:
a. stan wejściowy (TME) jest aktywny, to na wyjściu (ET) wystawiana jest wartość (PT').
b. stan wejściowy (TME) jest nieaktywny, to na wyjściu (ET) ustawiane jest zero.
2. Jeżeli (ET') jest mniejsze od (PT’) i większe od zera, to:
a. jeżeli na wejściu (TME) jest stan aktywny, to na wyjściu (ET) ustawiany jest stan (ET'),
b. jeżeli na wejściu (TME) jest stan nieaktywny, to na wyjściu (ET) ustawiane jest zero.
Zaletą rozwiązania według wynalazku jest odmierzanie czasu, które jest realizowane całkowicie sprzętowo, łącznie z wytworzeniem stanu timera ET i wyjścia Q dla danego kanału, wskazanego podanym adresem. Sterownik przemysłowy PLC nie uczestniczy w procesie odmierzania czasu, ani w wyznaczaniu stanów wyjść. Ponadto, układ według wynalazku nie wymaga zastosowania wykrywaczy zboczy, typowo używanych w innych rozwiązaniach, a angażujących dodatkowe zasoby sprzętowe lub programowe.
Claims (1)
- Zastrzeżenie patentowe1. Wielokanałowy układ odmierzania czasu opóźnienia włączenia TON jako blok funkcyjny timerów dla sterowników przemysłowych PLC zgodnych z normą IEC 61131-3 zbudowany z dzielnika częstotliwości, timera bazowego, pamięci kanałów i stanów wejściowych oraz modułów wyjściowych, znamienny tym, że sygnał zegarowy (CLK) dołączony jest do częstotliwości (1), którego wyjście (CEO) jest dołączone do wejścia (CE) timera bazowego (2), którego wyjście (TBET) jest dołączone do wejścia (TBET) pamięci czasów początkowych (9) oraz do wejścia (TBET) modułu odejmującego (3), przy czym sygnał (TMET) pamięci czasów początkowych (9) jest dołączony do wejścia (TMET) modułu odejmującego (3), którego sygnał wyjściowy (ET') jest dołączony do wejścia (ET') modułu wyjściowego ET (4) oraz do wejścia (ET') modułu komparatora (6), a sygnał (PT) i sygnał (PTE) jest dołączony do pamięci czasów zadanych (10) którego wyjście sygnału (PT’) jest doprowadzone do wejścia (PT') modułu komparatora (6) oraz do wejścia (PT') modułu wyjściowego ET (4), sygnał z wyjścia (KOMP) modułu komparatora (6) jest doprowadzony do wejścia (KOMP) modułu wyjściowego (ET) (4) oraz do wejścia (KOMP) modułu wyjściowego Q (7), który dołączony jest do wyjścia (Q) układu, natomiast wyjście (ET) modułu wyjściowego ET (4) jest dołączone do wyjścia (ET) układu, sygnał zegarowy (CLK) dołączony jest do timera bazowego (2), pamięci czasów początkowych (9), pamięci stanów wejściowych (8) oraz pamięci czasów zadanych (10), a adres (ADDR) jest prowadzony wielodrogowo i jest dołączony do wejść (ADDR) pamięci stanów wejściowych bloku pamięci synchronicznej (8), pamięci czasów początkowych (9) oraz pamięci czasów zadanych (10), natomiast sygnał wejściowy (IN) oraz sygnał (INE) są doprowadzone do bloku pamięci synchronicznej (8), którego wyjście (INO) pamięci stanów wejściowych jest dołączone do wejścia inwertera (5) oraz do wejścia (INO) modułu wyjściowego Q (7), przy czym wyjście inwertera (5) jest doprowadzone do wejścia (TME) pamięci czasów początkowych (9) oraz do wejścia (TME) modułu wyjściowego ET (4).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL441778A PL246569B1 (pl) | 2022-07-19 | 2022-07-19 | Wielokanałowy układ odmierzania czasu opóźnienia włączenia |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL441778A PL246569B1 (pl) | 2022-07-19 | 2022-07-19 | Wielokanałowy układ odmierzania czasu opóźnienia włączenia |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| PL441778A1 PL441778A1 (pl) | 2024-01-22 |
| PL246569B1 true PL246569B1 (pl) | 2025-02-10 |
Family
ID=89621485
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PL441778A PL246569B1 (pl) | 2022-07-19 | 2022-07-19 | Wielokanałowy układ odmierzania czasu opóźnienia włączenia |
Country Status (1)
| Country | Link |
|---|---|
| PL (1) | PL246569B1 (pl) |
-
2022
- 2022-07-19 PL PL441778A patent/PL246569B1/pl unknown
Also Published As
| Publication number | Publication date |
|---|---|
| PL441778A1 (pl) | 2024-01-22 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR0169288B1 (ko) | 컴퓨터 시스템 및 그 메모리를 리프레싱하기 위한 방법 | |
| US4099668A (en) | Monitoring circuit | |
| ITTO940048A1 (it) | Analizzatore di ridondanza per tester di memorie automatico. | |
| JPH11178217A (ja) | 多重系制御装置の同期方式および同期方法 | |
| US3059221A (en) | Information storage and transfer system | |
| PL246569B1 (pl) | Wielokanałowy układ odmierzania czasu opóźnienia włączenia | |
| JPS58192148A (ja) | 演算処理装置 | |
| PL247168B1 (pl) | Wielokanałowy układ odmierzania czasu opóźnienia wyłączenia | |
| PL247129B1 (pl) | Wielokanałowy układ odmierzania czasu trwania impulsu | |
| PL247501B1 (pl) | Wielokanałowy układ odmierzania czasu | |
| KR970004098B1 (ko) | 비교기를 갖는 타이머 회로 | |
| KR20100066106A (ko) | 반도체 메모리 장치 및 그에 구비되는 지연 고정 루프의 제어 방법 | |
| EP3885922A1 (en) | Control system and control device | |
| JP6015768B2 (ja) | プログラマブルコントローラ | |
| EP0840329B1 (en) | Method and apparatus for testing counter and serial access memory containing it | |
| JP4721815B2 (ja) | タイミング信号生成回路および画像処理装置 | |
| KR0139660B1 (ko) | 논리회로의 글리치 제거장치 | |
| CN116382420B (zh) | 一种解决全数字传感器裕量小的系统及方法 | |
| KR0170870B1 (ko) | 제어시스템의 전원상태 검출장치 | |
| SU1173415A1 (ru) | Устройство дл статистического контрол логических блоков | |
| KR920003518B1 (ko) | 클럭 위상비교를 이용한 에러검출 회로 | |
| KR100487484B1 (ko) | 반도체메모리장치의리프래시제어회로 | |
| SU1020829A1 (ru) | Устройство дл контрол логических узлов | |
| KR100574479B1 (ko) | 램버스 디램의 테스트장치 | |
| KR930004428B1 (ko) | Ale신호 발생회로 |