NL8602294A - Elektronische schakeling met complementair signaalvoerende gegevenslijnen. - Google Patents
Elektronische schakeling met complementair signaalvoerende gegevenslijnen. Download PDFInfo
- Publication number
- NL8602294A NL8602294A NL8602294A NL8602294A NL8602294A NL 8602294 A NL8602294 A NL 8602294A NL 8602294 A NL8602294 A NL 8602294A NL 8602294 A NL8602294 A NL 8602294A NL 8602294 A NL8602294 A NL 8602294A
- Authority
- NL
- Netherlands
- Prior art keywords
- data lines
- circuit
- group
- output
- transistor
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/08—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
- H03K19/082—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using bipolar transistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/06—Continuously compensating for, or preventing, undesired influence of physical parameters
- H03M1/0617—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence
- H03M1/0675—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy
- H03M1/0678—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy using additional components or elements, e.g. dummy components
- H03M1/068—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy using additional components or elements, e.g. dummy components the original and additional components or elements being complementary to each other, e.g. CMOS
- H03M1/0682—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy using additional components or elements, e.g. dummy components the original and additional components or elements being complementary to each other, e.g. CMOS using a differential network structure, i.e. symmetrical with respect to ground
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
- H03M1/38—Analogue value compared with reference values sequentially only, e.g. successive approximation type
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
- H03M1/36—Analogue value compared with reference values simultaneously only, i.e. parallel type
- H03M1/361—Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Logic Circuits (AREA)
- Analogue/Digital Conversion (AREA)
Description
* • » ί t \
If ΡΗΝ 11.876 1 N.V. Philips' Gloeilampenfabrieken te Eindhoven.
Elektronische schakeling met complementair signaalvoerende gegevenslijnen.
De uitvinding heeft betrekking op een elektrische schakeling, waarin selectiemiddelen onder besturing van een ingangssignaal een transistor van een groep van 2n multi emitter transistoren, die elk n emitters hebben, selecteren en in geleiding 5 brengen, van welke emitters een selectie op n gegevenslijnen is aangesloten, welke gegevenslijnen verder elk enerzijds op een stroombron en anderszijds op een uitgangsschakeling zijn aangesloten voor het op de uitgang van uitgangsschakeling opwekken van een bij een bepaald ingangssignaal behorende binair uitgangssignaal.
10 Een dergelijke schakeling is bekend uit het britse GB.PS. 1.547.918, waarin een volledig parallel werkende analoog digitaal omzetter is beschreven. In deze a-d-omzetter worden de data op de gegevenslijnen vergeleken met een referentiespanning door een uitgangsschakeling om vast te stellen of de gegevenslijnen een logisch 15 hoog of logisch laag signaal voert. Een dergelijke schakeling heeft veelal een logisch kleine slag (spanningsverschil tussen het logisch hoog- en laag signaal) en heeft daardoor ook een lage storingsmarge.
Vergroten van de logische slag is doorgaans niet mogelijk omdat er slechts een geringe spanningsruimte beschikbaar is in de vaak voor dit 20 soort schakelingen toegepaste bipolaire, zeer snel werkende logica.
Het is het doel van de uitvinding om in een elektrische schakeling te voorzien, waarin de storingsgevoeligheid is verlaagd en waarin het gebruik van een referentiespanning voor het detekteren van de logische niveaus op de gegevenslijnen overbodig is.
25 Een elektrische schakeling volgens de uitvinding heeft tot kenmerk, dat in n-paren gegevenslijnen is voorzien, waarbij de n-paren gegevenslijnen zodanig met de multi emitter transistoren zijn verbonden, dat elk paar gegevenslijnen steeds complementair logische signalen voert.
30 De uitvinding zal worden toegelicht aan de hand van in een tekening weergegeven voorbeelden in welke tekening:
Figuur 1 een elektrische schakeling volgens de stand van 8602294 I ' ' f s PHN 11.876 2 de techniek weergeeft en
Figuur 2 een elektrische schakeling volgens de uitvinding toont.
In figuur 1 is in beknopte vorm een analoog digitaal 5 omzetschakeling volgens de stand van de techniek weergegeven.
Figuur 1 toont een select logica schakeling 3 waarmee aan de hand van een ingangssignaal dat op ingang 5 wordt toegevoerd geen óf een van de zeven transistoren T1 tot en met T7 wordt geselecteerd. Daarvoor zijn de bases van de transistoren T1 tot en met T7 met 10 uitgangen U1 tot en met U7 verbonden. De collectoren van de transistoren T1 tot en met T7 zijn gemeenschappelijk verbonden met de voedingsspanning VCC. De emitters van de transistoren T1 tot en met T7 zijn selectief verbonden met de gegevenslijnen D1 tot en met D3, die verder enerzijds met stroombronnen 11 tot en met 13 en anderszijds met 15 uitgangsschakelingen L1 tot en met L3 zijn verbonden. De stroombronnen 11 tot en met 13 zijn verder verbonden met een tweede voedingsbron VDD, die een lager potentiaal voert dan VCC. De uitgangsschakelingen L1 tot en met L3 zijn elk van een verdere ingang voorzien waaraan een referentiespanning wordt toegevoerd die door de 20 referentiespanningsgenerator VR wordt opgewekt.
Indien de aan de ingang 5 toegevoerde ingangsspanning een eerste drempel overschrijdt zal transistor T1 in geleiding worden gebracht. Evenzo zal bij overschrijden van een tweede, derde... zevende drempelspanning door de ingangsspanning de tweede transistor T2, derde 25 transistor T3... zevende transistor T7 in geleiding worden gebracht. De een van de zeven geleidende transistoren T1 tot en met T7 aktiveren een of meer lijnen D1, D2, D3. Deze aktivering is zodanig dat de transistor T1 tot en met T7 de binaire codes 001 tot en met 111 op de gegevenslijnen D1 tot en met D3 brengen, welke binaire codes door de 30 uitgangsschakelingen L1 tot en met L3 worden overgenomen. De uitgangsschakelingen L1, L2, L3 zijn bij voorkeur latchschakelingen, die de gegevens op de gegevenslijnen D1 tot en met D3 na overname en vasthouden en doorgeven op hun uitgangen 01, 02 en 03. De spanningsslag op de gegevenslijnen D1 tot en met D3 tussen de logisch hoog en logisch 35 laag signalen is bij de toegepaste bipolaire transistor techniek vrij gering, waarbij de aangelegde referentiespanning die door de bron VR moet worden opgewekt halverwege tussen het laag en hoog logisch niveau 8602294 PHN 11.876 3 ? * dient te liggen. Het gevolg hiervan is dat de bekende schakeling een hoge storingsgevoeligheid heeft.
In figuur 2 is een schakeling volgens de uitvinding weergegeven, waarbij de net figuur 1 overeenkoastige elementen met 5 overeenkomstige verwijzingscijfers zijn aangeduid. Aan de groep gegevenslijnen D1, D2 en D3 is een tweede groep gegevenslijnen ÏÏT, 152 en S3- toegevoegd waarbij de eerste groep gegevenslijnen en de tweede groep gegevenslijnen steeds complementaire logische signalen voeren. De emitters van de 10 transistoren T1 tot en met T7 zijn op dezelfde wijze met de gegevenslijnen D1 tot en met D3 verbonden als in figuur 1. De emitters van de transistoren T1 tot en met T7 die in figuur 1 niet met gegevenslijnen zijn verbonden, zijn nu met 4%-·tweede groep gegevenslijnen ÜT tot en met ÜJ verbonden. Zo"is van 15 transistor T1 een eerste emitter verbonden met de gegevenslijn D1 en zijn een tweede respectievelijk derde emitter verbonden met de tweede gegevenslijn D? respectievelijk de derde gegevenslijn Dl uit de tweede groep. Elke gegevenslijn uit de eerste en tweede groep is via een stroombron 1^, I^r I21.....I32 met het tweede 20 voedingsbronpunt VDD verbonden. Anderszijds zijn de gegevenslijnen 01, ÜT en D2, DZ en D3, ÜZ verbonden met de respectievelijke uitgangsschakelingen L21, L22 en L23. Nu ontvangt bijvoorbeeld de uitgangsschakeling L21 de logische signalen op de uitgangslijn D1 en de uitgangslijn ÜT. Daar deze signalen 25 complementair zijn ontvangt de uitgangsschakeling het spanningsverschil tussen het logisch hoog en logisch laatf niveau, op zijn ingang, dat tweemaal zo groot is als het spanningsverschil op de ingangen van de uitgangsschakeling L1 uit figuur 1. Het gevolg is dat de uitgangsschakeling L21 een tweemaal zo grote spanningsslag op zijn 30 ingang ziet en derhalve minder storingsgevoelig zal zijn. Eenzelfde situatie treedt op voor de uitgangsschakelingen L22 en L23. De uitgangsschakelingen L21 tot en met L23 zijn bij voorkeur latchschakelingen die de logische signalen van de gegevenslijnen na ontvangst opslaan en doorgeven op hun uitgangen 01, 02 en 03.
8602294
Claims (3)
1. Elektrische schakeling, waarin selectiemiddelen onder besturing van een ingangssignaal een transistor van een groep van 2n multi emitter transistoren, die elk n emitters hebben, selecteren en in geleiding brengen, van welke emitters een selectie op n gegevenslijnen 5 is aangesloten, welke gegevenslijnen verder elk enerzijds op een stroombron en anderszijds op een uitgangsschakeling zijn aangesloten voor het op de uitgang van uitgangsschakeling opwekken van een bij een bepaald ingangssignaal behorende binair uitgangssignaal, met het kenmerk, dat in n-paren gegevenslijnen is voorzien, waarbij de n-paren 10 gegevenslijnen zodanig met de multi emitter transistoren zijn verbonden, dat elk paar gegevenslijnen steeds complementair logische signalen voert.
2. Elektrische schakeling volgens conclusie 1, met het kenmerk, dat de ie emitter van elke transistor op hetzij de ie 15 gegevenslijn van een eerste groep van n gegevenslijnen hetzij op de ie gegevenslijn van een tweede greop van gegevenslijnen is aangesloten, waarbij de ie gegevenslijnen een van de n paren gegevenslijnen met 1<i<n vormen.
3. Analoog digitaal omzetschakeling met een elektrische 20 schakeling volgens conclusie 1 of 2. 8602294
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
NL8602294A NL8602294A (nl) | 1986-09-11 | 1986-09-11 | Elektronische schakeling met complementair signaalvoerende gegevenslijnen. |
KR1019870009903A KR950002089B1 (ko) | 1986-09-11 | 1987-09-08 | 전자회로 장치 및 그것을 갖는 아나로그 대 디지탈 변환기 |
US07/094,224 US4812816A (en) | 1986-09-11 | 1987-09-08 | Electronic circuit with complementary data line |
EP87201714A EP0259932B1 (en) | 1986-09-11 | 1987-09-10 | Electronic circuit having complementary signal-carrying data lines |
JP62225425A JP2641215B2 (ja) | 1986-09-11 | 1987-09-10 | 相補信号をキャリーするデータラインを有する電子回路 |
DE87201714T DE3786506T2 (de) | 1986-09-11 | 1987-09-10 | Elektronische Schaltung mit Komplementärsignale tragenden Datenleitungen. |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
NL8602294A NL8602294A (nl) | 1986-09-11 | 1986-09-11 | Elektronische schakeling met complementair signaalvoerende gegevenslijnen. |
NL8602294 | 1986-09-11 |
Publications (1)
Publication Number | Publication Date |
---|---|
NL8602294A true NL8602294A (nl) | 1988-04-05 |
Family
ID=19848530
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
NL8602294A NL8602294A (nl) | 1986-09-11 | 1986-09-11 | Elektronische schakeling met complementair signaalvoerende gegevenslijnen. |
Country Status (6)
Country | Link |
---|---|
US (1) | US4812816A (nl) |
EP (1) | EP0259932B1 (nl) |
JP (1) | JP2641215B2 (nl) |
KR (1) | KR950002089B1 (nl) |
DE (1) | DE3786506T2 (nl) |
NL (1) | NL8602294A (nl) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4737766A (en) * | 1986-09-12 | 1988-04-12 | North American Philips Corporation, Signetics Division | Code converter with complementary output voltages |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CA1105143A (en) * | 1976-02-12 | 1981-07-14 | Robert A. Nordstrom | Parallel analog-to-digital converter |
US4218675A (en) * | 1977-06-17 | 1980-08-19 | Motorola Inc. | Serial-parallel analog-to-digital converter using voltage level shifting of a maximum reference voltage |
DE2836420A1 (de) * | 1978-08-19 | 1980-03-06 | Tekade Felten & Guilleaume | Verfahren zur erkennung und zur verhinderung der weitergabe von nachtraeglich veraenderten speicherinhalten |
JPS6039927A (ja) * | 1983-08-13 | 1985-03-02 | Nippon Telegr & Teleph Corp <Ntt> | ジヨセフソンデコ−ド回路 |
-
1986
- 1986-09-11 NL NL8602294A patent/NL8602294A/nl not_active Application Discontinuation
-
1987
- 1987-09-08 US US07/094,224 patent/US4812816A/en not_active Expired - Lifetime
- 1987-09-08 KR KR1019870009903A patent/KR950002089B1/ko not_active IP Right Cessation
- 1987-09-10 DE DE87201714T patent/DE3786506T2/de not_active Expired - Fee Related
- 1987-09-10 EP EP87201714A patent/EP0259932B1/en not_active Expired - Lifetime
- 1987-09-10 JP JP62225425A patent/JP2641215B2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
KR950002089B1 (ko) | 1995-03-10 |
JP2641215B2 (ja) | 1997-08-13 |
DE3786506D1 (de) | 1993-08-19 |
DE3786506T2 (de) | 1994-02-10 |
US4812816A (en) | 1989-03-14 |
EP0259932B1 (en) | 1993-07-14 |
EP0259932A1 (en) | 1988-03-16 |
JPS6374216A (ja) | 1988-04-04 |
KR880004646A (ko) | 1988-06-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4121120A (en) | Clock driven voltage comparator employing master-slave configuration | |
US4041326A (en) | High speed complementary output exclusive OR/NOR circuit | |
JPS62107549A (ja) | 双方向デ−タ信号同時伝送装置 | |
GB2234642A (en) | Protection for a switched bridge circuit | |
US3317750A (en) | Tapped emitter flip-flop | |
US3539824A (en) | Current-mode data selector | |
US4101734A (en) | Binary to multistate bus driver, receiver and method | |
KR100618485B1 (ko) | 전류 스위치에서의 열적 히스테리시스를 상쇄시키기 위한회로 | |
US3612847A (en) | Electrical apparatus and method for adding binary numbers | |
US3154691A (en) | Transistor exclusive or logic circuit | |
NL8602294A (nl) | Elektronische schakeling met complementair signaalvoerende gegevenslijnen. | |
GB2211966A (en) | Digital integrated circuit | |
US2880331A (en) | Time controlled signal discriminator circuit | |
US3430071A (en) | Logic circuit | |
US3311881A (en) | Selection circuit responsive to plural inputs in a priority sequence | |
US4727265A (en) | Semiconductor circuit having a current switch circuit which imparts a latch function to an input buffer for generating high amplitude signals | |
US3040192A (en) | Logic, exclusive-or, and shift register circuits utilizing directly connected cascade transistors in "tree" configuration | |
US3050641A (en) | Logic circuit having speed enhancement coupling | |
US3416003A (en) | Non-saturating emitter-coupled multi-level rtl-circuit logic circuit | |
US3060330A (en) | Three-level inverter circuit | |
US3156830A (en) | Three-level asynchronous switching circuit | |
JP2760017B2 (ja) | 論理回路 | |
US3471713A (en) | High-speed logic module having parallel inputs,direct emitter feed to a coupling stage and a grounded base output | |
US3381140A (en) | Power amplifier utilizing cross-coupled current switches | |
US3412265A (en) | High speed digital transfer circuits for bistable elements including negative resistance devices |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A1B | A search report has been drawn up | ||
BV | The patent application has lapsed |