NL7610971A - Werkwijze voor het vlakmaken van een silicium- substraat door etsen. - Google Patents

Werkwijze voor het vlakmaken van een silicium- substraat door etsen.

Info

Publication number
NL7610971A
NL7610971A NL7610971A NL7610971A NL7610971A NL 7610971 A NL7610971 A NL 7610971A NL 7610971 A NL7610971 A NL 7610971A NL 7610971 A NL7610971 A NL 7610971A NL 7610971 A NL7610971 A NL 7610971A
Authority
NL
Netherlands
Prior art keywords
flatting
etching
procedure
silicon substrate
silicon
Prior art date
Application number
NL7610971A
Other languages
English (en)
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Publication of NL7610971A publication Critical patent/NL7610971A/nl

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/30604Chemical etching
    • H01L21/30608Anisotropic liquid etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/74Making of localized buried regions, e.g. buried collector layers, internal connections substrate contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/761PN junctions

Landscapes

  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • General Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Chemical & Material Sciences (AREA)
  • Weting (AREA)
  • Element Separation (AREA)
NL7610971A 1975-10-06 1976-10-04 Werkwijze voor het vlakmaken van een silicium- substraat door etsen. NL7610971A (nl)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP50119768A JPS5244173A (en) 1975-10-06 1975-10-06 Method of flat etching of silicon substrate

Publications (1)

Publication Number Publication Date
NL7610971A true NL7610971A (nl) 1977-04-12

Family

ID=14769701

Family Applications (1)

Application Number Title Priority Date Filing Date
NL7610971A NL7610971A (nl) 1975-10-06 1976-10-04 Werkwijze voor het vlakmaken van een silicium- substraat door etsen.

Country Status (4)

Country Link
US (1) US4056413A (nl)
JP (1) JPS5244173A (nl)
DE (1) DE2644939A1 (nl)
NL (1) NL7610971A (nl)

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA1090006A (en) * 1976-12-27 1980-11-18 Wolfgang M. Feist Semiconductor structures and methods for manufacturing such structures
US4187125A (en) * 1976-12-27 1980-02-05 Raytheon Company Method for manufacturing semiconductor structures by anisotropic and isotropic etching
US4278987A (en) * 1977-10-17 1981-07-14 Hitachi, Ltd. Junction isolated IC with thick EPI portion having sides at least 20 degrees from (110) orientations
US4200968A (en) * 1978-08-09 1980-05-06 Harris Corporation VMOS transistor and method of fabrication
US4178197A (en) * 1979-03-05 1979-12-11 International Business Machines Corporation Formation of epitaxial tunnels utilizing oriented growth techniques
US4251300A (en) * 1979-05-14 1981-02-17 Fairchild Camera And Instrument Corporation Method for forming shaped buried layers in semiconductor devices utilizing etching, epitaxial deposition and oxide formation
JPS55160443A (en) * 1979-05-22 1980-12-13 Semiconductor Res Found Manufacture of semiconductor integrated circuit device
US4255212A (en) * 1979-07-02 1981-03-10 The Regents Of The University Of California Method of fabricating photovoltaic cells
US4255229A (en) * 1979-08-14 1981-03-10 Harris Corporation Method of reworking PROMS
US4272302A (en) * 1979-09-05 1981-06-09 The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration Method of making V-MOS field effect transistors utilizing a two-step anisotropic etching and ion implantation
JPS5672622A (en) * 1979-11-12 1981-06-16 Ueda Noki Kk Damage prevention device for dug crop at conveyer in digger
JPS5824018B2 (ja) * 1979-12-21 1983-05-18 富士通株式会社 バイポ−ラicの製造方法
US4408386A (en) * 1980-12-12 1983-10-11 Oki Electric Industry Co., Ltd. Method of manufacturing semiconductor integrated circuit devices
JPS6342620Y2 (nl) * 1981-02-12 1988-11-08
JPS6342763Y2 (nl) * 1981-02-12 1988-11-09
JPS57204133A (en) * 1981-06-10 1982-12-14 Hitachi Ltd Manufacture of semiconductor integrated circuit
JPS5953241A (ja) * 1982-09-21 1984-03-27 Iseki & Co Ltd 農作物収穫機の伴走車
JPS5978555A (ja) * 1982-10-27 1984-05-07 Toshiba Corp 半導体装置
US4571818A (en) * 1983-09-29 1986-02-25 At&T Bell Laboratories Isolation process for high-voltage semiconductor devices
US4636269A (en) * 1983-11-18 1987-01-13 Motorola Inc. Epitaxially isolated semiconductor device process utilizing etch and refill technique
US4660278A (en) * 1985-06-26 1987-04-28 Texas Instruments Incorporated Process of making IC isolation structure
US4812199A (en) * 1987-12-21 1989-03-14 Ford Motor Company Rectilinearly deflectable element fabricated from a single wafer
US5059544A (en) * 1988-07-14 1991-10-22 International Business Machines Corp. Method of forming bipolar transistor having self-aligned emitter-base using selective and non-selective epitaxy
JPH03263351A (ja) * 1990-02-27 1991-11-22 Oki Electric Ind Co Ltd 半導体基板の製造方法
US5589083A (en) * 1993-12-11 1996-12-31 Electronics And Telecommunications Research Institute Method of manufacturing microstructure by the anisotropic etching and bonding of substrates
WO2004027840A2 (en) * 2002-09-18 2004-04-01 Memc Electronic Materials, Inc. Process for etching silicon wafers
US20060276008A1 (en) * 2005-06-02 2006-12-07 Vesa-Pekka Lempinen Thinning
US9142643B2 (en) * 2012-11-15 2015-09-22 Taiwan Semiconductor Manufacturing Company, Ltd. Method for forming epitaxial feature
WO2014209393A1 (en) * 2013-06-28 2014-12-31 Intel Corporation NANOSTRUCTURES AND NANOFEATURES WITH Si (111) PLANES ON Si (100) WAFERS FOR III-N EPITAXY

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1079430A (en) * 1965-05-06 1967-08-16 Maxbo Ab A method and apparatus for heat sealing or cutting thermoplastic material
US3426254A (en) * 1965-06-21 1969-02-04 Sprague Electric Co Transistors and method of manufacturing the same
US3486892A (en) * 1966-01-13 1969-12-30 Raytheon Co Preferential etching technique
US3728166A (en) * 1967-01-11 1973-04-17 Ibm Semiconductor device fabrication method and product thereby
US3664894A (en) * 1970-02-24 1972-05-23 Rca Corp Method of manufacturing semiconductor devices having high planar junction breakdown voltage
US3755012A (en) * 1971-03-19 1973-08-28 Motorola Inc Controlled anisotropic etching process for fabricating dielectrically isolated field effect transistor
US3990925A (en) * 1975-03-31 1976-11-09 Bell Telephone Laboratories, Incorporated Removal of projections on epitaxial layers

Also Published As

Publication number Publication date
US4056413A (en) 1977-11-01
JPS5539905B2 (nl) 1980-10-14
JPS5244173A (en) 1977-04-06
DE2644939A1 (de) 1977-05-05

Similar Documents

Publication Publication Date Title
NL7610971A (nl) Werkwijze voor het vlakmaken van een silicium- substraat door etsen.
NL165002C (nl) Werkwijze voor het vervaardigen van een halfgeleiderin- richting, waarbij oneffenheden van het oppervlak van een substraat worden verwijderd.
NL176818C (nl) Werkwijze voor het vervaardigen van een halfgeleiderinrichting.
NL190770C (nl) Inrichting voor het produceren van een siliciumoxidelaag op halfgeleiderplaatjes.
NL161788B (nl) Werkwijze voor het bereiden van organische siliciumver- bindingen.
NL166223C (nl) Werkwijze voor het elektrochemisch etsen van een aluminiumsubstraat voor een drukplaat.
NL187508C (nl) Werkwijze voor het vervaardigen van halfgeleiderinrichtingen.
NL7710659A (nl) Werkwijze voor het vormen van een epitaxiale laag op het oppervlak van een substraat.
NL7810373A (nl) Werkwijze voor het vervaardigen van een halfgeleider- inrichting.
NL178088B (nl) Werkwijze voor het vormen van een hoogglanzende bekleding op een substraat.
NL7511898A (nl) Substraatdrager voor vacuumbekledingsinstallaties.
NL7601830A (nl) Werkwijze voor de vervaardiging van een siliciumhalfgeleider.
NL7610283A (nl) Werkwijze voor het vervaardigen van een veldeffekttransistor.
NL7608923A (nl) Werkwijze voor het vervaardigen van een halfgeleiderinrichting.
NL7602264A (nl) Werkwijze voor het aanbrengen van een metaalbe- kleding op een metaalsubstraat.
NL7609420A (nl) Werkwijze voor de vervaardiging van een half-geleiderinrichting.
NL7613496A (nl) Werkwijze voor het aanbrengen van polyvinyli- deenfluoridebekledingen.
NL7600163A (nl) Werkwijze voor het carbonyleren van arylalkylha- logeniden.
NL7604434A (nl) Werkwijze voor het bereiden van silicium-tin- -verbindingen alsmede werkwijze voor het berei- den van organopolysiloxanelastomeren.
NL7612006A (nl) Werkwijze voor het laten groeien van een monokris- tal van een halfgeleiderverbinding.
NL162124B (nl) Werkwijze voor het door etsen selectief verwijderen van een anorganisch oxyde van een substraat.
NL7505134A (nl) Werkwijze voor het vervaardigen van een half- geleiderinrichting.
NL7611057A (nl) Werkwijze voor de vervaardiging van een halfgeleiderinrichting.
NL190725C (nl) Werkwijze voor het bekleden van een substraat.
NL7610970A (nl) Werkwijze voor het vlakmaken van een silicium- substraat door etsen.