NL7610283A - Werkwijze voor het vervaardigen van een veldeffekttransistor. - Google Patents

Werkwijze voor het vervaardigen van een veldeffekttransistor.

Info

Publication number
NL7610283A
NL7610283A NL7610283A NL7610283A NL7610283A NL 7610283 A NL7610283 A NL 7610283A NL 7610283 A NL7610283 A NL 7610283A NL 7610283 A NL7610283 A NL 7610283A NL 7610283 A NL7610283 A NL 7610283A
Authority
NL
Netherlands
Prior art keywords
procedure
manufacturing
field effect
effect transistor
transistor
Prior art date
Application number
NL7610283A
Other languages
English (en)
Other versions
NL173113B (nl
NL173113C (nl
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Publication of NL7610283A publication Critical patent/NL7610283A/nl
Publication of NL173113B publication Critical patent/NL173113B/nl
Application granted granted Critical
Publication of NL173113C publication Critical patent/NL173113C/nl

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S148/00Metal treatment
    • Y10S148/141Self-alignment coat gate

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Electrodes Of Semiconductors (AREA)
NLAANVRAGE7610283,A 1975-09-17 1976-09-15 Werkwijze voor het vervaardigen van een veldeffecttransistor met een geisoleerde stuurelektrode van polykristallijn silicium. NL173113C (nl)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP50111622A JPS5235983A (en) 1975-09-17 1975-09-17 Manufacturing method of field effective transistor

Publications (3)

Publication Number Publication Date
NL7610283A true NL7610283A (nl) 1977-03-21
NL173113B NL173113B (nl) 1983-07-01
NL173113C NL173113C (nl) 1983-12-01

Family

ID=14565976

Family Applications (1)

Application Number Title Priority Date Filing Date
NLAANVRAGE7610283,A NL173113C (nl) 1975-09-17 1976-09-15 Werkwijze voor het vervaardigen van een veldeffecttransistor met een geisoleerde stuurelektrode van polykristallijn silicium.

Country Status (4)

Country Link
US (1) US4210993A (nl)
JP (1) JPS5235983A (nl)
DE (1) DE2641752C3 (nl)
NL (1) NL173113C (nl)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4506437A (en) * 1978-05-26 1985-03-26 Rockwell International Corporation Process for and structure of high density VLSI circuits, having self-aligned gates and contacts for FET devices and conducting lines
US4477962A (en) * 1978-05-26 1984-10-23 Rockwell International Corporation Process for and structure of high density VLSI circuits, having self-aligned gates and contacts for FET devices and conducting lines
US4455737A (en) * 1978-05-26 1984-06-26 Rockwell International Corporation Process for and structure of high density VLSI circuits, having self-aligned gates and contacts for FET devices and conducting lines
DE3063191D1 (en) * 1979-11-29 1983-06-16 Tokyo Shibaura Electric Co Method for manufacturing a semiconductor integrated circuit
JPS5679450A (en) * 1979-11-30 1981-06-30 Mitsubishi Electric Corp Electrode and wiring of semiconductor device
DE2949198A1 (de) * 1979-12-06 1981-06-11 Siemens AG, 1000 Berlin und 8000 München Verfahren zum herstellen von integrierten mos-schaltungen in silizium-gate-technologie mit selbstjustierten, ueberlappenden source/drain-kontakten
JPS56137657A (en) * 1980-03-29 1981-10-27 Chiyou Lsi Gijutsu Kenkyu Kumiai Manufacture of semiconductor device
JPS56160034A (en) * 1980-05-14 1981-12-09 Fujitsu Ltd Impurity diffusion
EP0051534B1 (en) * 1980-10-29 1986-05-14 FAIRCHILD CAMERA & INSTRUMENT CORPORATION A method of fabricating a self-aligned integrated circuit structure using differential oxide growth
US4622735A (en) * 1980-12-12 1986-11-18 Tokyo Shibaura Denki Kabushiki Kaisha Method for manufacturing a semiconductor device utilizing self-aligned silicide regions
DE3175081D1 (en) * 1980-12-12 1986-09-11 Toshiba Kk Method of manufacturing a semiconductor device of the mis type
JPS5799775A (en) * 1980-12-12 1982-06-21 Toshiba Corp Manufacture of semiconductor device
JPS57124479A (en) * 1981-01-27 1982-08-03 Clarion Co Ltd Manufacture of metal oxide semiconductor type semiconductor device
US4441247A (en) * 1981-06-29 1984-04-10 Intel Corporation Method of making MOS device by forming self-aligned polysilicon and tungsten composite gate
CA1197926A (en) * 1981-12-16 1985-12-10 William D. Ryden Zero drain overlap and self-aligned contacts and contact methods for mod devices
JPS5941870A (ja) * 1982-08-25 1984-03-08 Toshiba Corp 半導体装置の製造方法
JPS6110278A (ja) * 1984-06-26 1986-01-17 Nec Corp Mos型半導体装置及びその製造方法
US4686000A (en) * 1985-04-02 1987-08-11 Heath Barbara A Self-aligned contact process
JP2537936B2 (ja) * 1986-04-23 1996-09-25 エイ・ティ・アンド・ティ・コーポレーション 半導体デバイスの製作プロセス
US4697328A (en) * 1986-04-28 1987-10-06 Rockwell International Corporation Method of making hardened NMOS sub-micron field effect transistors
US4694565A (en) * 1986-04-28 1987-09-22 Rockwell International Corporation Method of making hardened CMOS sub-micron field effect transistors
US6787844B2 (en) * 1995-09-29 2004-09-07 Nippon Steel Corporation Semiconductor device including transistor with composite gate structure and transistor with single gate structure, and method for manufacturing the same
AU2003201110A1 (en) * 2002-02-01 2003-09-02 Koninklijke Philips Electronics N.V. Method for forming high quality oxide layers of different thickness in one processing step
WO2004107450A1 (ja) * 2003-05-30 2004-12-09 Fujitsu Limited 半導体装置と半導体装置の製造方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1058159B (de) * 1955-08-16 1959-05-27 Siemens Ag Verfahren zur Festlegung kleiner Abstandsgroessen von Schichten unterschiedlichen Leitungstyps in Halbleiterkoerpern beim Einlegieren
US3745647A (en) * 1970-10-07 1973-07-17 Rca Corp Fabrication of semiconductor devices
US3673471A (en) * 1970-10-08 1972-06-27 Fairchild Camera Instr Co Doped semiconductor electrodes for mos type devices
US3798752A (en) * 1971-03-11 1974-03-26 Nippon Electric Co Method of producing a silicon gate insulated-gate field effect transistor
JPS5222481A (en) * 1975-08-14 1977-02-19 Oki Electric Ind Co Ltd Method of manufacturing semiconductor device

Also Published As

Publication number Publication date
NL173113B (nl) 1983-07-01
DE2641752C3 (de) 1984-01-26
JPS5235983A (en) 1977-03-18
NL173113C (nl) 1983-12-01
DE2641752A1 (de) 1977-03-24
DE2641752B2 (de) 1978-11-23
US4210993A (en) 1980-07-08

Similar Documents

Publication Publication Date Title
NL7612850A (nl) Werkwijze voor het vervaardigen van een transis- tor.
NL7610283A (nl) Werkwijze voor het vervaardigen van een veldeffekttransistor.
NL186984C (nl) Werkwijze voor het vervaardigen van een transistorinrichting.
NL189220C (nl) Werkwijze voor het vervaardigen van een bipolaire transistor.
NL183244C (nl) Werkwijze voor het vervaardigen van een elastisch vlies.
NL7506594A (nl) Werkwijze voor het vervaardigen van een halfge- leiderinrichting en halfgeleiderinrichting ver- vaardigd met behulp van de werkwijze.
NL7611199A (nl) Inrichting voor het rangschikken van voorwerpen.
NL7604091A (nl) Inrichting voor het expanderen van een geluids- veld.
NL7611422A (nl) Schakeling voor het herstellen van een geheugen.
NL7613440A (nl) Werkwijze en inrichting voor het vervaardigen van een halfgeleiderinrichting.
NL186478C (nl) Werkwijze voor het vervaardigen van een halfgeleiderinrichting.
NL7603901A (nl) Inrichting voor het veranderen van de draaistand van een snijorgaan.
NL185882C (nl) Werkwijze voor het vervaardigen van een veldeffekttransistor.
NL176416C (nl) Werkwijze voor het vervaardigen van een thermo-electrische halfgeleiderinrichting.
NL7608923A (nl) Werkwijze voor het vervaardigen van een halfgeleiderinrichting.
NL7601576A (nl) Werkwijze voor het maken van een halfgeleider- -inrichting.
NL183393C (nl) Inrichting voor het vervaardigen van steriele verpakkingen.
NL7609420A (nl) Werkwijze voor de vervaardiging van een half-geleiderinrichting.
NL7600163A (nl) Werkwijze voor het carbonyleren van arylalkylha- logeniden.
NL7607558A (nl) Inrichting voor het vervaardigen van soft-ice.
NL7606206A (nl) Werkwijze voor het vervaardigen van een trilin- richting, alsmede een trilinrichting.
NL188124C (nl) Werkwijze voor het vervaardigen van een halfgeleiderinrichting van het ladinggekoppelde type.
NL7505134A (nl) Werkwijze voor het vervaardigen van een half- geleiderinrichting.
NL7611057A (nl) Werkwijze voor de vervaardiging van een halfgeleiderinrichting.
NL7602774A (nl) Inrichting voor het vervaardigen van houders.

Legal Events

Date Code Title Description
V4 Discontinued because of reaching the maximum lifetime of a patent

Free format text: 960915