MXPA02002643A - Sistema, dispositivo, metodo y programa de computo para procesar imagenes. - Google Patents

Sistema, dispositivo, metodo y programa de computo para procesar imagenes.

Info

Publication number
MXPA02002643A
MXPA02002643A MXPA02002643A MXPA02002643A MXPA02002643A MX PA02002643 A MXPA02002643 A MX PA02002643A MX PA02002643 A MXPA02002643 A MX PA02002643A MX PA02002643 A MXPA02002643 A MX PA02002643A MX PA02002643 A MXPA02002643 A MX PA02002643A
Authority
MX
Mexico
Prior art keywords
image
data
image data
synchronous signal
generators
Prior art date
Application number
MXPA02002643A
Other languages
English (en)
Inventor
Fujita Junichi
Original Assignee
Sony Computer Entertainment Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Computer Entertainment Inc filed Critical Sony Computer Entertainment Inc
Publication of MXPA02002643A publication Critical patent/MXPA02002643A/es

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T15/003D [Three Dimensional] image rendering
    • G06T15/50Lighting effects
    • G06T15/503Blending, e.g. for anti-aliasing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • G06T1/20Processor architectures; Processor configuration, e.g. pipelining
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • G06T1/60Memory management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T7/00Image analysis
    • G06T7/30Determination of transform parameters for the alignment of images, i.e. image registration
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N13/00Stereoscopic video systems; Multi-view video systems; Details thereof
    • H04N13/20Image signal generators
    • H04N13/275Image signal generators from 3D object models, e.g. computer-generated stereoscopic image signals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T2200/00Indexing scheme for image data processing or generation, in general
    • G06T2200/28Indexing scheme for image data processing or generation, in general involving image processing hardware
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T2210/00Indexing scheme for image generation or computer graphics
    • G06T2210/62Semi-transparency
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/395Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Computer Graphics (AREA)
  • Computer Vision & Pattern Recognition (AREA)
  • Image Processing (AREA)
  • Image Generation (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Processing Or Creating Images (AREA)
  • Studio Circuits (AREA)

Abstract

Un sistema de procesamiento de imagenes incluye varios generadores de imagenes y un combinador que genera datos de imagen combinados mediante la combinacion de datos de imagen producidos por los generadores de imagen. El combinador incluye FIFOs para almacenar temporalmente los datos de imagen recibidos de los generadores de imagen, respectivamente. El combinador incluye ademas un generador de senales sincronicas para generar una primera senal sincronica que provoca que los generadores de imagen envien los datos de imagen y que genera ademas una segunda senal sincronica que provoca que los FIFOs envien los datos de imagen almacenados. El combinador incluye ademas una unidad de combinacion que recibe los datos de imagen de los FIFOs en sincronia con la segunda senal sincronica y combina los datos de imagen recibidos con el objeto de producir datos de imagen combinados.

Description

SISTEMA, DISPOSITIVO, MÉTODO Y PROGRAMA DE CÓMPUTO PARA PROCESAR IMÁGENES ANTECEDENTES DE LA INVENCIÓN CAMPO TÉCNICO La presente invención se refiere a un sistema de procesamiento de imágenes y a un método de procesamiento de imágenes para producir una imagen tridimensional con base en varios datos de imagen cada uno incluyendo información de profundidad e información de color. DESCRIPCIÓN DE LA TÉCNICA RELACIONADA En un procesador de imágenes tridimensionales (se conoce a continuación solamente como "procesador de imágenes") que produce una imagen tridimensional, se utilizan una memoria intermedia de cuadros y una memoria intermedia z, que están ampliamente disponibles en los sistemas de computadoras existentes. Específicamente, este tipo de procesador de imágenes tiene un calculador de interpolación que recibe datos de gráficos generados por procesamiento geométrico a partir de una unidad de procesamiento de imágenes y que efectúa un cálculo de interpolación con base en los datos de gráficos recibidos par.a generar datos de imagen, y una memoria que incluye una memoria intermedia de cuadros y una memoria intermedia z . En la memoria intermedia de cuadros, se extraen datos de imágenes que incluyen información de color incluyendo valores R (rojo) , valores G (verde) , y valores B (azul) de una imagen tridimensional a procesar. En la memoria intermedia z, se almacenan coordenadas z que representan, cada una, una distancia de profundidad de un pixel a partir de un punto de vista especifico, por ejemplo, la superficie de un despliegue que está viendo el operador. El calculador de interpolación recibe datos de gráficos como por ejemplo comando de dibujo de un polígono que sirve como una gráfica de configuración básica de una imagen tridimensional, coordenadas apicales de un polígono en el sistema de coordenadas tridimensional, e información de color de cada pixel. El calculador de interpolación efectúa un cálculo de interpolación de las distancias de profundidad y como información de color para producir datos de imagen que indican una distancia de profundidad y una información de color en una base de pixel por pixel. Las distancias de profundidad obtenidas por el cálculo de interpolación se almacenan en una dirección predeterminada de la memoria intermedia z y la información de color obtenida es almacenada en una dirección predeterminada de la memoria intermedia de cuadros, respectivamente. En el caso en el cual imágenes tridimensionales se empalman entre ellas, son ajustadas por un algoritmo de memoria intermedia z. El algoritmo de memoria intermedia z se refiere a un procesamiento de superficie escondida que es efectuado empleando en la memoria intermedia z, específicamente, un procesamiento para borrar una imagen en una porción empalmada que existe en una posición escondida por las demás imágenes. El algoritmo de memoria intermedia z compara coordenadas z adyacentes de las varias imágenes que se desean obtener entre ellas en una base de pixel por pixel, y determina una relación hacia atrás y hacia delante de las imágenes con relación a la superficie de despliegue. Después, si una distancia de profundidad es menor, específicamente una imagen se coloca en una posición más cercana al punto de vista, se obtiene la imagen, por otra parte, si una imagen se coloca en la dirección más lejana a partir del punto de vista no se dibuja la imagen. De esta forma, se borra la porción de empalme de la imagen colocada en la posición escondida. Un ejemplo que utiliza varios procesadores de imágenes de este tipo es introducido como "arquitecturas de composición de imágenes" en la literatura "Computer Graphics Principies and Practice". El sistema de procesamiento de imágenes introducido en la literatura antes mencionada tiene cuatro procesadores de imágenes y tres combinadores A, B y C. De los cuatros procesadores de imágenes dos están conectados al combinador A y los demás dos están conectados al combinador B. Los combinadores A y B están conectados al combinador restante C, los procesadores de imágenes generan datos de imágenes que incluyen información de color y distancias de profundidad y envían los datos de imagen generados a los combinadores correspondientes A y B, respectivamente. Cada uno de los combinadores A y B combinan los datos de imagen enviados a partir de los procesadores de imágenes correspondientes con base en las distancias de profundidad para producir datos de imágenes combinados y envía los datos de imágenes combinados al combinador C. El combinador C combina los datos de imagen enviados a partir de los combinadores A y B para producir datos de imágenes combinados finales, y provoca que una unidad de despliegue (no ilustrada) despliegue una imagen combinada con base en los datos combinados de imágenes. En el sistema de procesamiento de imágenes que efectúa el procesamiento antes mencionado, las salidas de los procesadores de imágenes están totalmente sincronizadas entre ellas y las salidas de los combinadores A y B deben también estar totalmente sincronizadas entre ellas. Por ejemplo, cuando cada uno de_ los procesadores de imágenes y combinadores se forma en un dispositivo semiconductor, se requiere de un control complicado para sincronizar totalmente las salidas debido a factores tales como longitudes de cableado entre los dispositivos de semiconductor respectivos. Si no se establece ninguna sincronización, la combinación no se efectúa de manera correcta de tal manera que no se puede obtener una imagen combinada correcta. La sincronización se vuelve más importante conforme los combinadores están conectados en etapas múltiples de un número incrementado, la presente invención se ha efectuado tomando en cuenta el problema anterior y tiene por objeto ofrecer una técnica para establecer la sincronización de un procesamiento de imágenes en el sistema de procesamiento de imágenes antes mencionado sin fallas. COMPENDIO DE LA INVENCIÓN La presente invención ofrece un sistema de procesamiento de imágenes, un dispositivo de procesamiento de imágenes, un método de procesamiento de imágenes y un programa de cómputo. Según un aspecto de la presente invención, se proporciona un sistema de procesamiento de imágenes que comprende: varios generadores de imágenes, cada uno para generar datos de imágenes a procesar; una unidad de almacenamiento de datos para capturar los datos de imagen generados por cada uno de los varios generadores de imágenes para almacenar temporalmente los datos de imagen capturados; un generador de señales sincrónicas para generar una primera señal sincrónica que provoca que cada uno de los varios generadores de imagen envíe los datos de imagen y para generar además una segunda señal sincrónica que provoca que la unidad de almacenamiento de datos envíe de manera sincrónica los datos de imagen temporalmente almacenados; y la unidad de combinación para combinar los datos de imagen enviados a partir de la unidad de almacenamiento de datos en sincronía con la segunda señal sincrónica para producir datos de imagen combinados. Se puede arreglar que el generador de señales sincrónicas genere la primera señal sincrónica antes que la segunda señal sincrónica en un período predeterminado de tiempo, y el período predeterminado de tiempo es establecido de tal manera que sea mayor que un período de tiempo durante el cual la totalidad de los varios generadores de imágenes envíen los datos de imagen en respuesta a la recepción de la primera señal sincrónica y la unidad de almacenamiento de datos capture la totalidad de los datos de imagen enviados. Se puede arreglar que la unidad de almacenamiento de datos tenga regiones dividida para almacenamiento de datos cada una correspondiendo a uno de los varios generadores de imagen y cada una de las regiones de almacenamiento de datos almacena temporalmente los datos de imagen enviados a partir del generador de imagen correspondiente. Se puede arreglar que la unidad de almacenamiento de datos sea configurada para enviar primero los datos de imágenes que son ingresados primero en la unidad de almacenamiento de datos . Se puede arreglar que los varios generadores de imágenes, la unidad de almacenamiento de datos, el generador de señal sincrónica y la unidad de combinación comprendan parcial o totalmente un circuito lógico y una memoria de semiconductor, y el circuito lógico y la memoria de semiconductor están montados en un chip de semiconductor. Según otro aspecto de la presente invención, se proporciona un sistema de procesamiento de imágenes que comprende: varios generadores de imágenes cada uno para generar datos de imagen a procesar; y varios combinadores cada uno para capturar dos o más datos de imágenes a partir de una etapa previa y combinando los datos de imagen capturados para generar datos de imagen combinados, cada uno de los varios combinadores está conectado en la etapa previa a por lo menos dos de los varios generadores de imágenes, por lo menos dos de los varios combinadores, o bien por lo menos uno de varios generadores de imágenes y por lo menos uno de los varios combinadores en donde cada uno de los varios combinadores comprende: una unidad de almacenamiento de datos para capturar los datos de imagen generados por lo menos por los dos generadores de imágenes/ por lo menos por los dos combinadores, o bien por lo menos por un generador de imagen y por lo menos por un combinador, para almacenar temporalmente los datos de imagen capturados; un generador de señal sincrónica para generar una primera señal sincrónica que provoca que por lo menos los dos generadores de imágenes, por lo menos los dos combinadores, o bien por lo menos un generador de imagen y por lo menos un combinador envíen los datos de imagen generados y generen adicionalmente una segunda señal sincrónica que provoca que la unidad de almacenamiento de datos envíe de manera sincrónica los datos de imagen temporalmente almacenados; y una unidad de combinación para combinar los datos de imagen enviados a partir de la unidad de almacenamiento de datos en sincronización con la segunda señal sincrónica para producir datos de imagen combinados . Se puede agregar que cada uno de los varios combinadores excepto el combinador conectado a una etapa final suministre los datos de imagen combinados al combinador correspondiente conectado a una etapa subsecuente en sincronía con la primera señal sincrónica enviada a partir del combinador correspondiente conectado a la etapa subsecuente, y genere a través del generador de señal sincrónica, la primera señal sincrónica antes mencionada para la etapa previa en sincronía con la primera señal sincrónica enviada a partir del combinador correspondiente conectado a la etapa subsecuente. Se puede arreglar que el generador de señal sincrónica genere la primera señal de sincronía antes que la segunda señal de sincronía por un período predeterminado de tiempo, y el período predeterminado de tiempo es establecido para que sea mayor que un período de tiempo durante el cual la totalidad de los por lo menos dos generadores de imágenes, la totalidad de los por ?o menos dos combinadores, o bien la totalidad de por lo menos un generador de imagen y un combinador envíen los datos de imagen generados en respuesta a la recepción de la primera señal sincrónica y la unidad de almacenamiento de datos capture la totalidad de los datos de imagen producidos. de conformidad con otro aspecto de la presente invención, se proporciona un dispositivo de procesamiento de imágenes que comprende: una unidad de almacenamiento de datos para almacenar temporalmente datos de imágenes generados por cada uno de varios generadores, por generador de imagen; un generador de señal sincrónica para generar una primera señal sincrónica que provoca que cada uno de los generadores de imágenes envíe los datos de imagen y para generar además una segunda señal sincrónica que provoca que la unidad de almacenamiento de datos envíe de manera sincrónica los datos de imagen temporalmente almacenados; y una unidad de combinación para combinar los datos de imagen enviados a partir de la unidad de almacenamiento de datos en sincronía con la segunda señal sincrónica para producir datos de imagen combinados, en donde la unidad de almacenamiento de datos, el generador de señal sincrónica y la unidad de combinación están montadas en un chip de semiconductor. De conformidad "con otro aspecto de la presente invención, se proporciona un método de procesamiento de imágenes a ser ejecutados en un sistema de procesamiento de imágenes que incluye varios generadores de imágenes y un combinador conectado a los varios generadores de imágenes, el método comprende los pasos de: provocar que cada uno de los varios generadores de imágenes genere datos de imagen a procesar; y provocar que el combinador capture los datos de imagen a partir de cada uno de los generadores de imágenes en un primer tiempo de sincronización y combine los datos de imagen capturados en un segundo tiempo de sincronización. Según otro aspecto de la presente invención, se proporciona un programa de cómputo para hacer que una computadora sea operada como un sistema de procesamiento de imágenes, dicho sistema comprende: una pluralidad de generadores de imágenes cada uno para generar datos de imágenes a procesar, una unidad de almacenamiento de datos para capturar los datos de imagen por cada uno de los varios generadores de imágenes con el objeto de almacenar temporalmente los datos de imagen capturados; un generador de señal sincrónica para generar una primera señal sincrónica que provoca que cada uno de los varios generadores de imagen envíe 'los datos de imagen y para generar además una segunda señal sincrónica que provoca que la unidad de almacenamiento de datos envíe de manera sincrónica los datos de imagen temporalmente almacenados; y una unidad de combinación para combinar los datos de imagen enviados a partir de la unidad de almacenamiento de datos en sincronía con la segunda señal sincrónica para producir datos de imagen combinados . Según otro aspecto de la presente invención se proporciona un Sistema de procesamiento de imágenes para capturar datos de imágenes a procesar a partir de varios generadores de imágenes a través de una red y para producir datos de imágenes combinados con base en los datos de imágenes capturados, el sistema comprende: una unidad de almacenamiento de datos para capturar los datos de imagen generador por cada uno de los varios generadores de imágenes con el objeto de almacenar temporalmente los datos de imagen capturados; un generador de señal sincrónica para generar una primera señal sincrónica que provoca que cada uno de los varios generadores de imágenes envíe los datos de imágenes y para generar además una segunda señal sincrónica que provoca que la unidad de almacenamiento de datos envíe de manera sincrónica los datos de imagen temporalmente almacenados; y una unidad de combinación para combinar los datos de imagen enviados a partir de la unidad de almacenamiento de datos en sincronía con la segunda señal sincrónica para producir datos de imagen combinados . De conformidad con otro aspecto de la presente invención se proporciona un sistema de procesamiento de imágenes que comprende: una pluralidad de generadores de imágenes cada uno para generar datos de imágenes a procesar, una pluralidad de combinadores para capturar datos de imágenes generados por los varios generadores de imágenes para combinar los datos de imágenes capturados; y un controlador para seleccionar generadores de imágenes y por lo menos un combinador que son necesarios para procesar entre los varios generadores de imágenes y los varios combinadores, los varios generadores de imágenes, los varios combinadores y el controlador están conectados entre ellos a través de una red en donde el por lo menos un combinador comprende: una unidad de almacenamiento de datos para capturar datos de imagen generados por los generadores de imagen seleccionados para almacenar temporalmente los datos de imagen capturados, un generador de señal sincrónica para generar una primera señal sincrónica que provoca que los generadores de imagen seleccionados envíen los datos de imagen y para generar además una segunda señal sincrónica que provoca que la unidad de almacenamiento de datos envíe de manera sincrónica los datos de imagen temporalmente almacenados; y una unidad de combinación para combinar los datos de imagen enviados a partir de la unidad de almacenamiento de datos en sincronía con la segunda señal de sincronía para producir datos de imagen combinados. Se puede arreglar que por lo menos uno de los generadores de imagen seleccionados por el controlador sea otro sistema de procesamiento de imágenes construido a través de una red. BREVE DESCRIPCIÓN DE LOS DIBUJOS Estos objetos así como otros objetos y ventajas de la presente invención serán más aparentes al leer la siguiente descripción detallada en combinación con los dibujos adjuntos en donde: la figura 1 es una vista de la configuración del sistema que ilustra una modalidad de un sistema de procesamiento de imágenes de conformidad con la presente invención; la figura 2 es una vista de la configuración de un generador de imágenes; la figura 3 es un diagrama de bloques que ilustra un ejemplo de una configuración de un combinador de conformidad con la presente invención; la figura 4 es un diagrama que explica el tiempo de generación de una señal sincrónica externa suministrada a un dispositivo de una etapa previa, y el tiempo de generación de una señal sincrónica interna, en donde (A) muestra una vista de configuración que ilustra un generador de imágenes y combinadores, (B) muestra una señal sincrónica interna del combinador de una etapa posterior, (C) muestra una señal sincrónica externa enviada a partir del combinador de la etapa posterior, (D) muestra una señal sincrónica interna del combinador de la etapa previa, y (E) muestra una señal sincrónica externa enviada a partir del combinador de la etapa previa; la figura 5 es un diagrama de bloques que ilustra un ejemplo de combinación de una parte principal de un bloque de combinación de conformidad con la presente invención; la figura 6 es una vista que ilustra los pasos de un método de procesamiento de imágenes que utiliza el sistema de procesamiento de imágenes de conformidad con la presente invención; la figura 7 es una vista de una configuración de sistema que ilustra otra modalidad del sistema de procesamiento de imágenes de conformidad con la presente invención; la figura 8 es una vista de configuración de sistema que ilustra otra modalidad del sistema de procesamiento de imágenes de conformidad con la presente invención; la figura 9 es una vista de configuración de sistema que ilustra otra modalidad del sistema de procesamiento de imágenes de conformidad con la presente invención; la figura 10 es una vista de configuración de sistema que ilustra otra modalidad del sistema de procesamiento de imágenes de conformidad con la presente invención; la figura 11 es una vista de configuración para implementar el sistema de procesamiento de imágenes en una red; la figura 12 es una vista de un ejemplo de datos transmitidos/recibidos entre componentes de configuración; la figura 13 es una vista que ilustra los pasos para determinar los componentes de configuración que forman el sistema de procesamiento de imágenes; la figura 14 es otra vista de configuración para implementar el sistema de procesamiento de imágenes en una red; y la figura 15 es una vista de un ejemplo de datos trasmitidos/recibidos entre componentes de configuración.
DESCRIPCIÓN DETALLADA DE LA MODALIDAD PREFERIDA A continuación se explicará una modalidad de la presente invención en donde el sistema de procesamiento de imágenes de la presente invención se aplica a un sistema que efectúa un procesamiento de imágenes de un modelo tridimensional que consiste de componentes de imágenes complicados como por ejemplo caracteres de un juego. Estructura entera La figura 1 es un diagrama estructural global del sistema de procesamiento de imágenes de conformidad con la modalidad de la presente invención. Un sistema de procesamiento de imágenes que comprende 16 generadores de imágenes 101 a 116 y cinco combinadores 117 a 121. Cada uno de los generadores de imágenes 101 a 116 y combinadores 117 a 121 tiene un circuito lógico y una memoria de semiconductor, respectivamente, y el circuito lógico y la memoria de semiconductor están montados en un chip de semiconductor. El número de generadores de imágenes y el número de combinadores pueden ser determinados apropiadamente de conformidad con le tipo de imagen mencionado a procesar, el número de imágenes tridimensionales, y un modo de procesamiento. Cada uno de los generadores de imágenes 101 a 116 genera datos de gráficos que incluyen coordenadas tridimensionales (x, y, z) de cada ápice de cada polígono para formar un modelo tridimensional estereoscópico, coordenadas homogéneas (s, t) de textura de cada polígono y un término homogéneo q mediante el uso de procesamiento geométrico. El generador de imágenes efectúa también un procesamiento de reproducción de características con base en los datos de gráficos generados. Además, al recibir señales sincrónicas externas de los combinadores 117 a 120 conectados en una etapa subsecuente, los generadores de imagen 101 a 116 envían información de color (valores R, valores G, valores B, valores A) , que es el resultado del proceso de reproducción, a partir de las memorias intermedias de cuadros a los combinadores 117 a 120 de la etapa subsecuente respectivamente. Así mismo, los generadores de imágenes 101 a 116 envían por coordenadas z cada una indicando una distancia de profundidad desde un píxel desde un punto de vista específico, por ejemplo la superficie desde un despliegue que ve un operador, a partir de memorias intermedias z hasta los combinadores 117 a 120 de la etapa subsecuente, respectivamente. En este momento, los generadores de imágenes 101 a 116 envían también señales de habilitación de escritura WE que permiten que los combinadores 117 a 120 captures información de color (Valores R, valores G, valores B, valores A) y coordenadas z de manera concurrente. La memoria intermedia de cuadros y la memoria intermedia z son las mismas que las memorias indicadas en la técnica anterior, y el valor R, el valor G y el valor B son valores de luminancia de rojo, verde y azul, respectivamente, y el valor A es un valor numérico que indica el grado de semitransparencia (a) . Cada uno de los combinadores 117 a 121 recibe datos enviados a partir de los generadores de imágenes correspondientes o los demás combinadores a través de un mecanismo de captura de datos, específicamente cada uno de los combinadores recibe datos de imagen incluyendo coordenadas (x, y) que indican una posición bidimensional de cada pixel, información de color (valor R, valor G, valor B, valor A) y coordenada z (z) .
Después los datos de imagen son especificados utilizando coordenadas z (z) de conformidad con el algoritmo de memoria intermedia z e información de color (valores R, valores G, valores B, valores A) se mezclan con "valor de imagen que tienen una coordenada z más larga (z) desde el punto de vista. A través de este procesamiento, datos de imagen combinados para expresar una imagen tridimensional compleja que incluyen una imagen semitransparente, son producidos en la combinación 121. Cada uno de los generadores de imágenes 101 a 116 están conectados a cualquiera de los combinadores 117 a 120 de la etapa subsecuente y los combinadores están conectados a los combinadores 121. Por consiguiente, es posible efectuar una conexión de etapas múltiples entre los combinadores. En esta modalidad, los generadores de imágenes 101 a 116 están divididos en cuatro grupos, y se proporciona un combinador para cada grupo. Específicamente, los generadores de imágenes 101 a 104 están conectados al combinador 117, y los generadores de imágenes 105 a 108 están conectados al combinador 118. Los generadores de imágenes 109 a 112 están conectados al combinador 119, y los generadores de imágenes 113 a 116 están conectados al combinador 120. En los generadores de imágenes respectivos 113 a 116 y combinadores 117 a 121, la sincronización de temporización de operación de procesamiento puede obtenerse a través de señales sincrónicas a describir más adelante. Con relación a los generadores de imágenes 101 a 116 y combinadores 117 a 121, se explicará a continuación la configuración específica y" fusión de los mismos. Generador de imágenes En la figura 2 se ilustra una vista de la configuración entera del generador de imágenes. Puesto que todos los generadores de imágenes 101 a 116 tienen los mismos componentes de configuración, los generadores de imágenes respectivos están representados de manera uniforme por el número de referencia 200 en la figura 2 para comodidad. Un generador de imágenes 200 está configurado de tal manera que un procesador de gráficos 201, una memoria de gráficos 201, un circuito de interfaz entrada/salida 203, y un circuito de representación 204 están conectados a un bus 205. El procesador de gráficos 201 lee datos originales necesarios para gráficos a partir de la memoria de gráficos 201 que almacena datos originales para gráficos de conformidad con el progreso de una aplicación o similar. Después, el procesador de gráficos 201 efectúa un procesamiento geométrico como por ejemplo conversión de coordenadas, procesamiento de recorte, procesamiento de alumbrado, y similares a los datos originales leídos para gráficos con el objeto de generar datos de gráficos. Después de esto el procesador de gráficos 201 suministra estos datos al circuito de representación 204 a través del bus 205. El circuito de interfaz entrada/salida 203 tiene una función de capturar una señal de control para controlar el movimiento de un modelo tridimensional, como por ejemplo un carácter o similar a partir de una unidad de operación externa (no se muestra en la figura) o una función de capturar datos de datos de gráficos generados por una unidad de procesamiento de imágenes externa. La señal de control es enviada al procesador de gráficos 201 para ser utilizada para controlar el circuito de representación 204. Los datos de gráfico consisten de valores de punto flotante (formato IEEE) que incluyen, por ejemplo, coordenada x y coordenada y que tienen 16 bits, coordenada z que tiene 24 bits, valor R valor G, valor B, cada uno teniendo 12 bits (=8+4), coordenadas de textura s, t, q, cada una teniendo 32 bits. El circuito de representación 204 tiene un procesador de representación 204, un circuito de interfaz de memoria (I/F) de memoria 2646, un controlador de CRT 2047, y una DRAM (Memoria Dinámica de Acceso Aleatorio) 2049. El circuito de representación 204 de esta modalidad está formado de tal manera que el circuito lógico, como por ejemplo el procesador de representación 2041 y similar, y la DRAM 2049 para almacenar datos de imagen, datos de textura y similares estén montados en un chip de semiconductor. El procesador de representación 2041 efectúa una interpolación lineal a los datos de gráfico enviados a través del bus 205. La interpolación lineal hace posible obtener información de color (valor R, valor G, valor B, valor A) y la coordenada z de cada pixel en la superficie de un polígono a partir de datos de gráfico, dichos datos de gráfico representan solamente información de color (valor R, valor G, valor B, valor A) y coordenada z en cuanto a cada ápice del polígono. Además, el procesador de representación 2041 calcula coordenadas de textura empleando coordenadas homogéneas (s, t) y un término homogéneo q, que están incluidos en datos de gráfico, y efectúa una representación de textura utilizando datos de textura que corresponden a las coordenadas de textura derivadas. Esto hace posible obtener una imagen de despliegue más precisa. De esta forma, se producen datos de pixel que son expresados por (x, y, z, R, G, B, A) que incluyen coordenadas (x, y) que indican una posición bidimensional de cada pixel, e información de color y coordenadas z de los mismos. El circuito I/F de memoria 2046 tiene acceso (escrito/lectura) a la DRAM 2049 en respuesta a una petición del otro circuito proporcionado en el circuito de representación 204. Un canal de escritura y un canal de lectura son configurados separadamente al tener acceso a ellos. Específicamente, al escribir, una dirección de escritura ADRW y datos de escritura DTW se escriben a través del canal de escritura, y al leer, datos de lectura DTR son leídos a través del canal de lectura. El circuito I/F de memoria 2046 logra acceso a la DRAM 2049 en unidad de 16 pixeis como máximo con base en una dirección de intercalación predeterminada en esta modalidad. El controlador de CRT 2047 efectúa una solicitud para leer datos de imagen a partir de la DRAM 2049 a través del circuito I/F de memoria 2046 en sincronía con una señal sincrónica externa suministrada a partir del combinador conectado a la etapa subsecuente, es decir, información de color (valores R, valores G, valores B, valores A) de pixeis de la misma memoria intermedia de cuadros 2049b y coordenadas z de los pixeis a partir de una memoria intermedia de z 2049c. Después, el controlador de CTR 2047 envía datos de imagen, incluyendo la información de color leída, (valores R, valores G, valores B, valores A) y coordenadas z de los pixeis y que incluye además coordenadas (x, y) de los pixeis y una señal de habilitación de escritura WE como una señal de escritura al combinador de la etapa subsecuente. El número de pixeis de los cuales se lee información de color y coordenadas z a partir de la DRAM 2049 por un acceso y enviados al combinador con una señal de habilitación de escritura WE es 16, máximo en esta modalidad y cambia según un requerimiento de una aplicación ejecutada. Aun cuando el número de pixeis para cada acceso y salida puede tomar cualquier valor posible incluyendo 1 se considera en la descripción siguiente que él número de pixeis para cada acceso y salida es 16 para simplificar la descripción, además, las coordenadas (x, y) de pixeis para cada acceso son determinadas a través de un controlador principal (no ilustrado) y notificadas al controlador de CTR 2047 de cada uno de los generadores de imágenes 1O1 a 116 en respuesta a una señal sincrónica externa enviada a partir del combinador 121. Así las coordenadas (x, y) de pixeis para cada acceso son las mismas entre los generadores de imágenes 101 a 116. La DRAM 2049 almacena además datos de textura en la memoria intermedia de cuadros 2049b.
Combinadores La vista en configuración entera del combinador se muestra en la figura 3. Puesto que todos los combinadores 117 a 121 tienen los mismos componentes de configuración, los combinadores respectivos son representados de manera uniforme por el número de referencia 300 en la figura 3 para mayor comodidad. Un combinador 300 comprende FIFOs (primeros en entrar primeros) en salir 301 a 304, un circuito generador de señal sincrónica 305 y un bloque de combinación 306. Los FIFOs 301 a 304 son una correspondencia de uno a uno con cuatro generadores de imágenes proporcionados en la etapa previa, y cada uno almacena temporalmente, datos de imágenes, es decir, información de color (valores de R, valores de G, valores B, valores de A) , coordenadas (x, y) y coordenadas z de 16 pixeis, enviados a partir del generador de imagen correspondiente. En cada FIFOs 301 a 304, dichos datos de imágenes son escritos en sincronía con la señal de habilitación de escritura WE del generador de imagen correspondiente. Los datos de imagen escrito en FIFOs 301 a 304 son enviados al bloque de combinación 306 en sincronía con una señal de sincronía interna V sync generada por el circuito de generación de señal de sincronía 305. Puesto que los datos de imagen son enviados a partir de los FIFOs 301 a 304 en sincronía con las señales sincrónicas internas V sync, la temporización de entrada de los datos de imagen al combinador 300 puede ser establecida libremente hasta cierto punto. Por consiguiente, no se requiere necesariamente de una operación de sincronía completa entre los generadores de imágenes. En el combinador 300 las salidas de los FIFOs respectivos 301 a 304 están sustancialmente totalmente sincronizadas por las señales sincrónicas internas Vsync. Así, las salidas de los FIFOs respectivos 301 a 304 pueden ser clasificadas en el bloque de combinación 306 y se efectúa una combinación a en el orden de la posición más alejada desde el punto de vista. Esto facilita la combinación de cuatro datos de imágenes enviados a partir de los FIFOs 301 a 304, lo que se describirá con detalles más adelante. Aun cuando se ha explicado arriba el ejemplo empleando cuatro FIFOs, esto se debe a que el número de generador de imágenes a conectar a un generador es 4. El número de FIFOs puede ser establecido para que corresponda al número de generadores de imágenes a conectar sin limitarse a cuatro. Además, memorias físicamente separadas pueden ser empleadas como FIFOs 301 a 304, o bien al contrario una memoria puede estar lógicamente dividida en varias regiones para formar los FIFOs 301 a 304. A partir del circuito de generación de señal sincrónica 305, se suministra una señal sincrónica SYNCIN ingresada a partir de un dispositivo de etapa posterior del combinador 300, por ejemplo un dispositivo de despliegue, a los generadores de imágenes o bien a los combinadores de la etapa previa al mismo tiempo. Una explicación se ofrecerá a continuación de la temporización de generación de la señal sincrónica externa SYNCIN suministrada a partir del combinador al aparato de etapa previa y de la temporización de generación de la señal sincrónica interna Vsync del combinador con referencia a la figura 4. El circuito de generación de señal sincrónica 305 genera la señal sincrónica externa SYNCIN y la señal sincrónica interna Vsync. Aquí, como se muestra en (A) en la figura 4, se explica un ejemplo en el cual el combinador 121, el combinador 117 y el generador de imágenes 101 están conectados entre ellos en forma de tres etapas . Se considera que una señal sincrónica interna del combinador 121 está representada por Vsync2 y una señal sincrónica externa del mismo se encuentra representada por SYNCIN2. Así mismo, se considera que una señal sincrónica interna del combinador 117 se encuentra representada por Vsyncl y una señal sincrónica externa del mismo está representa por SYNCIN1. Como se ilustra en (B) a (E) en la figura 4, la temporización de generación de señales sincrónicas externas SYNCIN2 y SYNCIN1 es acelerada por un período predeterminado de tiempo en comparación con la temporización de generación de señales sincrónicas internas Vsync2 y Vsyncl de los combinadores. Para lograr la conexión de etapas múltiples, la señal sincrónica interna del combinador sigue una señal sincrónica externa suministrada a partir del combinador de la etapa subsecuente. El período de aceleración tiene el propósito de permitir que pase un período de tiempo antes que arranque la operación sincrónica real después que el generador de imágenes reciba la señal sincrónica externa SYNCIN. Los FIFOs 301 a 304 están arreglados con relación a la entrada de los combinadores. Por consiguiente, no surge ningún problema aun si ocurre una ligera variación de tiempo. El período de aceleración es establecido de tal manera que termina la estructura de datos de imagen en los FIFOs 301 a 304 antes de la lectura de los datos de imagen a partir de los FIFOs 301 a 304. Este período de aceleración puede ser fácilmente implementado por un circuito de secuencias como por ejemplo un contador puesto que las señales sincrónicas son repetidas en un ciclo fijo. Así mismo, el circuito de secuencia como por ejemplo un contador puede ser reinicializado por una señal sincrónica a partir de una etapa posterior haciendo posible que una señal sincrónica interna siga una señal sincrónica externa suministrada a partir del combinador de la etapa posterior. El bloque de combinación 306 clasifica cuatro datos de imágenes suministrados a partir de FIFOs 301 a 304 en sincronía con la señal sincrónica interna Vsync mediante el uso de coordenadas z (z) incluidas en los cuatros datos de imagen, efectúa la combinación de información de colores (valores de R, valores de G, valores de B, valores de A) , especialmente combinación a mediante el uso de valores A en el orden de la posición más lejana desde el punto de vista y envía lo que resulta al combinador 121 de la etapa subsecuente en una temporización predeterminada. La figura 5 es un diagrama de bloques que ilustra la configuración principal del bloque de combinación 306. El bloque de combinación 306 tiene un clasificador z 3061 y un combinador 3062. El clasificador z 3061 recibe información de color (valores R, valores G, valores B, valores A) , coordenadas (x, y) y coordenadas z de 16 pixeis a partir de uno de los FIFOs 301 a 304. Después el clasificador z 3061 selecciona cuatro pixeis que tienen las mismas coordenadas (x, y) y compara las coordenadas z de los pixeis seleccionados en términos de magnitud de valores. El orden de selección de las coordenadas (x, y) entre 16 pixeles es predeterminado en esta modalidad. Como se muestra en la figura 5, se considera que la información de color y las coordenadas z de pixeis a partir de los FIFOs 301 a 304 están representadas por (Rl, Gl, Bl, Al) a (R4, G4, B4, A4) y zl a z4, respectivamente, después de la comparación de zl a z4, el clasificador z 3061 clasifica los cuatro pixeis en orden de disminución de las coordenadas z (z) específicamente el orden de una posición de un pixel más alejado desde el punto de vista. En el ejemplo de la figura 5, se considera que se establece una relación de Zl>z4>z3>z2. La mezcladora 3062 tiene cuatro procesadores de mezclado 3062-1 a 3062-4. El número de procesadores de mezclado puede ser determinado primeramente por el número de información a combinar. El procesador de mezclado 3062-1 efectúa cálculo como por ejemplo en las ecuaciones (1 a 3) para efectuar un procesamiento de mezclado a. En este caso, los cálculos son efectuados empleando información de color (Rl, Gl, Bl, Al) del pixel ubicado en la posición más alejada del punto de vista que resulta de la clasificación e información de color (Rb, Gb, Bb, Ab) , que es almacenado en un registro (no ilustrado) y que se refiere a una fondo de una imagen generada por el dispositivo de despliegue. Como se puede observar, el pixel que tiene la información de color (Rb, Gb, Bb, Ab) con relación al fondo se encuentra más alejada desde el punto de vista. Después el procesador de mezclado 3062-1 suministra la información de color resultante (valor R', valor G', valor B', valor A') al procesador de mezclado 3062-1. R'= Rl x Al +(1-A1) x Rb (1) G'= Gl x Al + (I-Al) x Gb ... (2) B'= Bl x Al + (I-Al) x Bb ... (3) El valor A' es derivado de la suma de Ab y Al . El procesador de mezclado 3062-2 efectúa cálculos por ejemplo como en las ecuaciones (4) a (6) para efectuar un procesamiento de mezclado alfa, en este caso, los cálculos se efectúan emplean información de color (R4, G4, B4, A4) el pixel localizado en la posición, que es la segunda más lejana desde el punto de vista que resulta de la clasificación, y el resultado del cálculo (R', G', B', A') del procesador de mezclado 3062-1. Después, el procesador de mezclado 3062-2 suministra información de color resultante {valor R", valor G", valor B", valor A") al procesador de mezclado 3062-3. R" = R4 x A4 + (1-A4) x R'...(4) G" = G4 x A4 + (1-A4) x G' ... (5) B" = B4 x Al + (1 - A4) x B' ... (6) El valor A" es derivado de la suma de A' y A4. El procesador de mezclado 3062-3 efectúa cálculos come por ejemplo en las ecuaciones (7) a (9) para efectuar un procesamiento de mezclado a. En este caso, los cálculos son efectuados utilizando información de color (R3, G3, B3, A3) del pixel localizado en la posición que es la tercera más lejana desde el punto de vista que resulta de la clasificación y el resultado del cálculo ÍR", G", B", A" ) del procesador de mezclado 3062-2. Después el procesador de mezclado 3062-3 suministra la información de color resultante (valor R"' , valor G"' , valor B"' , valor A"' ) al procesador de mezclado 3062-4. R'" - R3 x A3 +(1-A3) x R" ...(7) G"' = G3 x A3 + (1-A3) x G" ...(8) B"' = B3 x A3 + (1-A3) x B" ...(9) El valor A" ' es derivado por la suma de A" y A3. El procesador de mezclado 3062-4 efectúa cálculos como por ejemplo como en las ecuaciones (10) a (12) para efectuar un procesamiento de mezclado a. En este caso, los cálculos se efectúan utilizando información de color (R2, G2, B2, A2) del pixel localizado en la posición que es la más cercana del punto de vista que resulta de la clasificación, y el resultado del cálculo (R"' , G"' , B"', A"') del procesador de mezclado 3062-3. Después, el procesador de mezclado 3062-4 deriva una información de color final (valor Ro, valor Go, valor Bo, valor Ao) . Ro = R2 + A2 + (1-A2) x R"' ... (10) Go = G2 x A2 + (1-A2) x G" ' ...(11) Bo = B2 A2 + (l-A2)xB"' ...(12) El valor Ao es derivado por la suma de A"' y A2. El clasificador z 3061 selecciona después los cuatro pixeis siguientes que tienen las mismas coordenadas (x, y) y compara las coordenadas z de los pixeis seleccionados en términos de magnitud de valores. Después el clasificador z 3061 clasifica los 4 pixeis en orden de disminución de las coordenadas z (z) como en el caso anterior y suministra la información de color a la mezcladora 3062 en el orden de la posición del pixel más lejano desde el punto de vista. Subsecuentemente, la mezcladora 3062 efectúa el procesamiento anterior de conformidad con lo representado por las ecuaciones (1) a (12) y deriva la información de color final (valor Ro, valor Go, valor Bo, valor Ao) , de esta forma, se deriva una información de color final (valores Ro, valores Go, valores Bo, valores Ao) de 16 pixels. La información de color final (valores Ro, valores Go, valores Bo, valores Ao) de 16 pixeis es después enviada a un combinador de una etapa subsecuente. En el caso del combinador 121 de la etapa final, una imagen es desplegada en el despliegue con base en la información de color final obtenida (valores Ro, valores Go, valores 3o, valores Ao) . Modo de operación A continuación se ofrecerá una explicación del modo de operación del sistema de procesamiento de imágenes con énfasis particular en los procedimientos del método de procesamiento de imágenes mediante el uso de la figura 6. Cuando se suministran datos de gráficos al circuito de reproducción 204 del generador de imágenes a través del bus 205, estos datos de gráficos son suministrados al procesador de representación 2041 del circuito de reproducción 204 (paso S101) . El procesador de representación 2041 efectúa una interpolación lineal, representación de textura y similares con base en los datos de gráficos. El procesador de representación 2041 calcula primero una variación generada cuando un polígono se desplaza por una longitud unitaria con base en coordenadas de dos ápices del polígono y una distancia entre los dos ápices. Secuencialmente, el procesador de representación 2041 calcula los datos de interpolación para cada pixel del polígono a partir de la variación calculada. Los datos de interpolación incluyen coordenadas (x, y, z, s, t, q) , valor R, valor G, valor B, y valor A. Después, el procesador de representación 2041 calcula coordenadas de textura (u, v) con base en los valores de coordenadas (s, t, q) incluidos en los datos de interpolación. El procesador de representación 2041 lee cada información de color (valor R, valor G, valor B) de datos de textura a partir de la DRAM 2049 con base en las coordenadas de textura (u, v) . Después de esto, la información de color (valor R, valor G, valor B) de los datos de textura leídos, y la información de color (valor R, valor G, valor B) incluida en los datos de interpolación se multiplican para generar datos de pixel. Los datos de pixel generados son enviados al circuito I/F de memoria 2046 a partir del procesador de representación 2041. El circuito I/F de memoria 2046 compara la coordenada z de los datos de pixel ingresados a partir del procesador de representación 2041 con la coordenada z almacenada en la memoria intermedia z 2049c, y determina si o no una imagen extraída por los datos de pixel está posicionada más cerca del punto de vista que una imagen escrita en la memoria intermedia de cuadros 2049b. La memoria intermedia 2049c es actualizada con relación a la coordenada z de datos de pixel. En este caso, la información de color (valor R, valor G, valor B, valor A) de datos de pixel es extraída en la memoria intermedia de cuadros 2049b (paso S102) . Además, las posiciones adyacentes de datos de pixel en el área de despliegue se colocan para obtener 'diferentes módulos DRAM bajo el control del circuito I/F de memoria 2046. En cada uno de los combinadores 117 a 120, el circuito de generación de señales sincrónicas 305 recibe una señal sincrónica externa SYNCIN a partir del combinador 121 de la etapa subsecuente, y suministra una señal sincrónica externa SYNCIN a cada uno de los generadores de imágenes correspondiente en sincronía con la señal sincrónica externa recibida SYNCIN (pasos Slll, S121) . En cada uno de los generadores de imágenes 101 a 116 que han recibido las señales sincrónicas externas SYNCIN a partir de los combinadores 117 a 120, una petición para leer información de color (valores R, valores G, valores B, valores A) extraída en la memoria intermedia de cuadros 2049b y para leer coordenadas z almacenadas en la memoria intermedia z 2049b se envía al circuito I/F de memoria 2046 a partir del controlador de CRT 2047 en sincronía con la señal sincrónica externa SYNCIN. Después datos de imágenes incluyendo la información de color leída (valores R, valores G, valores B, valores A) y coordenadas z, y una señal de habilitación de escritura WE como una señal de escritura se envían a un combinador correspondiente de los combinadores 117 a 120 a partir del controlador de CRT 2047 (paso S103) . Los datos de imagen y las señales de habilitación de escritura WE son enviados al combinador 117 a partir de les generadores de imágenes 101 a 104, al combinador 118 a partir de los generadores de imágenes 105 a 108, al combinador 119 a partir de los generadores de imágenes 109 a 112, y ai combinador 120 a partir de los generadores de imágenes 113 a 116. En cada uno de los combinadores 117 a 120, datos de imagen son descritos en FIFOs 301 a 304, respectivamente en sincronía con las señales de habilitación de escritura WE provenientes de los generadores de imágenes correspondientes (paso S112) . Después, los datos de imagen escritos en FIFOs 301 a 304 son leídos en sincronía con la señal sincrónica interna Vsync generada con un retardo de un período predeterminado de tiempo a partir de la señal sincrónica externa SYNCIN. Después, los datos de imágenes leídos son enviados al bloque de combinación 306 (pasos S113, S114) . El bloque de combinación 306 de cada uno de los combinadores 117 a 120 recibe los datos de imágenes enviados a partir de FIFOs 301 a 304 en sincronía con la señal sincrónica interna Vsync, efectúa una comparación entre las coordenadas incluidas en los datos de imágenes en términos de magnitud de los valores y clasifica los datos de imágenes con base en el resultado de la comparación. Como resultado de la clasificación, el bloque de combinación efectúa un mezclado alfa de información de color (valores R, valores G, valores B, valores A) en el orden de posición más lejana a partir del punto de vista (paso S115) . Datos de imágenes que incluyen nueva información de color (valores R, valores G, valores B, valores A) obtenida mediante el mezclado a son enviados al combinador 121 en sincronía con una señal sincrónica enviada a partir del combinador 121 (pasos S116, 122) . En el combinador 121, datos de imágenes son recibidos a partir de los combinadores 117 a 120, y el mismo procesamiento que en el caso de los combinadores 117 a 120 se lleva a cabo (paso S123) . El color de la imagen final y similares se determinan con base en los datos de imágenes que resultan del procesamiento efectuado por el compilador 121. Mediante la repetición del procesamiento anterior, se producen imágenes en movimiento . De la manera anterior, se produce la imagen que ha sido sometido a procesamiento transparente por mezclado a. El bloque de combinación 306 tiene el clasificador z 3061 y la mezcladora 3062. Esto hace posible efectuar un procesamiento de trasparencia que se efectúa solamente a través de la mezcladora 3062 mediante el uso de mezclado alfa además del procesamiento convencional de superficie escondida que es efectuado por el clasificador z 3061 de conformidad con el algoritmo de memoria intermedia z. Dicho procesamiento es efectuado para todos los pixeis, haciendo fácil la generación de una imagen combinada en donde se combinan imágenes generadas por los varios generadores de imágenes . Esto hace posible procesar correctamente gráficos complicados en donde se mezclan gráficos semitransparentes. Por consiguiente, el objeto semitransparente complicado puede ser visualizado con alta definición, y esto puede utilizarse en el campo como por ejemplo un juego que utiliza los gráficos tridimensionales de computadora VR (realidad virtual) , diseño, y similares. Otras modalidades La presente invención no se limita a la modalidad mencionada arriba. En el sistema de procesamiento de imágenes ilustrado en la figura 1, cuatro generadores de imágenes están conectados a cada uno de cuatro combinadores 117 a 120, y los cuatro combinadores 117 a 120 están conectados al combinador 121. Además de esta modalidad, las modalidades ilustradas por ejemplo en la figura 7 pueden ser posibles. La figura 7 ilustra una modalidad en la cual varios generadores de imágenes (cuatro en este caso) están conectados a una mezcladora 135 en paralelo con el objeto de obtener una salida final. La figura 8 ilustra una modalidad en la cual tres generadores de imágenes están conectados a mezcladoras 135 en paralelo para obtener una salida final aun cuando cuatro generadores de imágenes pueden ser conectados al combinador 135. La figura 9 ilustra una modalidad de lo que se conoce como sistema simétrico en el cual cuatro generadores de imágenes 131 a 134 y 136 a 139 están conectados a combinadores 135 y 140 a los cuales cuatro generadores de imágenes pueden conectarse respectivamente. Además, las salidas de los combinadores 135 y 140 son ingresadas "a un combinador 141.
La figura 10 ilustra una modalidad de la siguiente manera. Específicamente, cuando se conectan combinadores en forma de etapas múltiples, en vez de la simetría completa como se ilustra en la figura 9, cuatro generadores de imágenes 131 a 134 están conectados a un combinador 135 al • cual se pueden conectar cuatro generadores de imágenes y la salida del combinador 135 y los tres generadores de imágenes 136 a 138 están conectados a un combinador 141 al cual cuatro generadores de imágenes pueden conectarse. Modalidad en el caso de utilizar una red El sistema de procesamiento de imágenes de cada una de las modalidades mencionadas arriba consiste de los generadores de imágenes y de los combinadores proporcionados cerca el uno del otro, y dicho sistema de procesamiento de imágenes esta implementado mediante la conexión de los dispositivos respectivos utilizando las líneas de transmisión cortas. Dicho sistema de procesamiento de imágenes se encuentra alojado en un bastidor. Además del caso en el cual los generadores de imágenes y los combinadores se proporcionan cerca uno del otro, se puede considerar el caso en el cual los generadores de imágenes y los combinadores están proporcionados en posiciones totalmente diferentes. Aun en un caso de este tipo, están conectados entre ellos a través de la red para transmitir/recibir datos mutuamente, haciendo por consiguiente posible implementar el sistema de procesamiento de imágenes de la presente invención. A continuación se explica una modalidad que utiliza la red. La figura 11 es una vista que ilustra un ejemplo de configuración para implementar el sistema de procesamiento de imágenes a través de la red. Para implementar el sistema de procesamiento de imágenes, varios generadores de imagen 155 y combinadores 156 están conectados a una central o conmutador 154 a través de la red, respectivamente. El generador de imágenes 155 tiene la misma configuración y función que la configuración y función del generador de imágenes 200 ilustrado en la figura 2. El combinador 156 tiene la misma configuración y función que la configuración y función del combinador 300 ilustrado en la figura 3. Datos de imágenes generados por los varios generadores de imágenes 155 son enviados a los combinadores correspondientes 156 a través del conmutador 154 y son combinados ahí de tal manera que se produzcan imágenes combinadas . Además de lo anterior, el sistema de procesamiento de imágenes de esta modalidad comprende un dispositivo de ingreso de señales de video 150, un dispositivo maestro de bus 151, un controlador 152, y un almacenamiento de datos gráfico 153. El dispositivo de ingreso de señales de video 150 recibe entradas de datos de imágenes desde el exterior, el dispositivo maestro de bus 151 inicializa la red y maneja los componentes de configuración respectivos en la red, el controlador 152 determina un modo de conexión entre los componentes de configuración, y el almacenamiento de datos de gráficos 153 almacena datos de gráficos. Estos componentes de configuración están también conectados al conmutador 154 a través de la red. El dispositivo maestro de bus 151 obtiene información en cuanto a direcciones y desempeño, y los contenidos de procesamiento con relación a todos los componentes de configuración conectados al conmutador 154 al momento del procesamiento de arranque. El dispositivo maestro de bus 151 produce también un mapa de direcciones que incluye la información obtenida. El mapa de dirección producido es enviado a todos los componentes de configuración. El controlador 152 efectúa la selección y determinación de los componentes de configuración a utilizar para efectuar un procesamiento de imágenes, específicamente los componentes de configuración que forman el sistema de procesamiento de imágenes a través de la red. Puesto que el mapa de direcciones incluye información en cuanto al desempeño de los componentes de información, es posible seleccionar el componente de configuración de conformidad con la carga de procesamiento y los contenidos con relación al procesamiento a ejecutar. La información indicativa de la configuración del sistema de procesamiento de imágenes es enviada a todos los componentes de configuración que forman el sistema de procesamiento de imágenes de tal manera que se almacene todos los componentes de configuración incluyen el conmutador 154. Esto hace posible para cada componente de configuración saber que componente de configuración puede efectuar transmisión y recepción de datos. El controlador 152 puede establecer un enlace con otra red. El almacenamiento de datos gráfico 153 es un almacenamiento con una gran capacidad, por ejemplo un disco duro y almacena datos de gráficos a ser procesados por los generadores de imágenes 155. Los datos de gráficos son ingresados por ejemplo a partir del exterior a partir del dispositivo de ingreso de señales de video 150. El conmutador 154 controla los canales de transmisión de datos para asegurar una transmisión y recepción correcta de los datos entre los respectivos componentes de configuración. Los datos transmitidos y recibidos entre los componentes de configuración respectivos a través del conmutador 154 incluyen datos que indican los componentes de configuración como por ejemplo direcciones del l do de recepción, y tiene de preferencia la forma de datos en paquetes. El conmutador 154 envía datos a un componente de configuración identificado por la .dirección. La dirección indica de manera única el componente de configuración (dispositivo maestro de bus 151, etc) en la red. En el caso en el cual la red es la Internet, se puede emplear una dirección de IP (protocolo de Internet) . Un ejemplo de datos de este tipo se muestra en la figura 12. Cada dato incluye una dirección en componente de configuración en el lado de recepción. El dato "CP" representa un programa a ser ejecutado por el controlador 152. El dato "MO" representa datos a procesar por el combinador 156. Si se proporcionan varios combinadores, cada combinador puede recibir un número de tal manera que se pueda identificar un combinador blanco. Por consiguiente "MO" representa datos a procesar por un combinador al cual se ha asignado un número "0". De manera similar "Ml" representa datos a ser procesados por un combinador al cual se ha asignado un numero "1", y "M2" representa datos a ser procesados por un combinador al cual se ha asignado un número "2". Datos "AO" representan datos a ser procesados por el generador de imágenes 155. De manera similar a los combinadores, si se" proporcionan varios generadores de imágenes, cada generador de imagen puede recibir un húmero de tal manera que se identifique un generador de imágenes blanco. Los datos "VO" representan datos a ser procesados por el dispositivo de entrada de señal de video 150. Los datos "SD" representan datos a ser almacenados en el almacenamiento de datos de gráficos 153. Los datos anteriores son enviados solos o en combinación a componentes de configuración en lado receptor. Una explicación se proporcionará en cuanto a los pasos para Determinar los componentes de configuración que forman el sistema de procesamiento de imágenes con referencia a la figura 13.
Primero el dispositivo maestro de bus 151 envía datos para confirmar información tales como los contenidos de procesamiento, desempeño de procesamiento y direcciones, a todos los componentes de configuración conectados al conmutador 154. Los componentes respectivos de configuración envían datos, que incluyen información de los contenidos de procesamiento, desempeño de procesamiento y dirección, al dispositivo maestro de bus 151 en respuesta a los datos enviados a partir del dispositivo maestro de bus 151 (paso S201) . Cuando el dispositivo maestro de bus 151 recibe datos enviados a partir de los componentes de configuración respectivos, el dispositivo maestro de bus 151 produce un mapa de direcciones en cuanto a los contenidos de procesamiento, desempeño de procesamiento y dirección (paso S202) . El mapa de direcciones producido es ofrecido a todos los_ componentes de configuración (paso S203) . El controlador 152 determina candidatos de los componentes de configuración que ejecutan el procesamiento de imágenes con base en el mapa de direcciones (pasos S211, S212) . El controlador 152 transmite datos de confirmación a los componentes de configuración candidatos con el objeto de confirmar si los componentes de configuración candidatos pueden ejecutar el procesamiento solicitado (S213) . Cada uno de los componentes de configuración candidatos que han recibido los datos de confirmación del controlador 152 envían datos que indican que la ejecución es posible o imposible, al controlador 152. El controlador 152 analiza los contenidos de los datos que indican que la ejecución es posible o imposible, y determina finalmente los componentes de configuración para solicitar el procesamiento de entre los componentes de configuración a partir de los cuales datos que indican que la ejecución es posible han sido recibidos, con base en el resultado analítico (paso s214) . Después mediante la combinación de los componentes de configuración determinados, lo finaliza el contenido de configuración del sistema de procesamiento de imágenes a través de la red. Datos que indican el contenido de configuración finalizado del sistema de procesamiento de imágenes se conocen como "datos de contenidos de configuración". Estos datos de contenidos de configuración son ofrecidos a todos los componentes de configuración que forman el sistema de procesamiento de imágenes (paso S215) . Los componentes de configuración a emplear en el procesamiento de imágenes son determinados a través de los pasos antes mencionados, y la configuración del sistema de procesamiento de imágenes es determinada con base en los datos de contenidos de configuración finalizados. Por ejemplo, en el caso en el cual 16 generadores de imágenes 155 y 5 combinadores 156 se emplean, se puede configurar el mismo sistema de procesamiento de imágenes que en la figura 1. En el caso en el cual se emplean siete generadores de imágenes 155 y dos combinadores 156, se puede configurar el mismo sistema de procesamiento de imágenes que en el caso de la figura 10. De esta forma, es posible determinar libremente los contenidos de configuración del sistema de procesamiento de imágenes empleando varios componentes de configuración en la red de conformidad con el propósito. Una explicación se proporcionará a continuación de los pasos del procesamiento de imágenes empleando el sistema de procesamiento de imágenes de esta modalidad. Estos pasos de procesamiento son sustancialmente iguales a los pasos de procesamiento de la figura 6. Cada uno de los generadores de imagen 155 efectúa una reproducción de los datos de gráficos suministrados a partir del almacenamiento de datos de gráficos 153 o datos de gráficos generador por el procesador de gráficos 201 proporcionado en el generador de imágenes 155 mediante el uso del circuito de reproducción 204 y genera datos de imagen (pasos S101, S102) . Entre los combinadores 156, el combinador 156 que efectúa la combinación de imágenes final genera una señal sincrónica externa SYNCIN y envía esta señal sincrónica externa SYNCIN a los combinadores 156 o los generadores de imágenes 155 de una etapa previa. En el caso en el cual otros combinadores 156 se proporcionan adicional en un paso previo, cada combinador 156 que ha recibido la señal sincrónica externa SYNCIN envía una señal sincrónica externa SYNCIN a los combinadores correspondiente de tales otros combinadores 156. En el caso en el cual los generadores de imagen 155 se proporcionan en la etapa previa, cada combinador 156 envía una señal sincrónica externa SYNCIN a los generadores correspondientes de los generadores de imágenes 155 (pasos Slll, S121) . Cada generador de imágenes 155 envía los datos de imágenes generados al combinador correspondiente 156 de una etapa subsecuente en sincronía con la señal sincrónica externa ingresada SYNCIN. En los datos de imágenes, una dirección del combinador 156 como destino es agregada en la porción de encabezado (paso S103) . Cada combinador 156 con el cual los datos de imágenes han sido ingresado combina los datos de imágenes ingresados (pasos S112 a S115) para producir datos de imágenes combinados. Cada combinador 156 envía los datos de imágenes combinados al combinador 156 de una etapa subsecuente en sincronía con una señal sincrónica externa SYNCIN ingresada en una temporización siguiente (pasos S122, S116) . Después, los datos de imágenes combinados finalmente obtenidos por el combinador 156 son empleados como una salida del sistema de procesamiento de imágenes entero.
El combinador 156 tiene dificultad para recibir datos de imágenes de manera sincrónica de los varios generadores de imágenes 155. Sin embargo, como se ilustra en la figura 3, los datos de imágenes son capturados una vez en FIFOs 301 a 304 y son después suministrados al bloque de combinación 306 en sincronía con la señal sincrónica interna Vsync. Por consiguiente, la sincronización de los datos de imágenes es totalmente establecida al momento de la combinación de imágenes. Esto hace fácil sincronizar datos de imágenes al combinar imágenes aun en el sistema de procesamiento de imágenes de esta modalidad establecido a través de la red. El uso del hecho que el controlador 152 pueda establecer un enlace con otra red hace posible implementar el sistema de procesamiento de imágenes integrado utilizando otro sistema de procesamiento de imágenes formado en la otra red como componentes de configuración, de manera parcial o total . En otras palabras, esto puede ser ejecutado como un sistema de procesamiento de imágenes con "una estructura anidada". La figura 14 es una vista que ilustra un ejemplo de configuración del sistema de procesamiento de imágenes integral, y una porción mostrada por el número de referencia 157 indica un sistema de procesamiento de imágenes que tiene un controlador y varios generadores de imágenes . Aun cuando no se muestra en la figura 14, el sistema de procesamiento de imágenes 157 puede incluir además un dispositivo de ingreso de señales de video, un dispositivo maestro de bus, un almacenamiento de datos de gráficos y combinadores como el sistema de procesamiento de imágenes mostrado en la figura 11. En este sistema de procesamiento de imágenes integrado, el controlador 152 hace contacto con el controlador del otro sistema de procesamiento de imágenes 157 y efectúa la transmisión y recepción de datos de imágenes mientras asegura la sincronización. En un sistema de procesamiento de imágenes integrado, es preferible utilizar datos de paquetes mostrados en la figura 15 como datos a transmitir al sistema de procesamiento de imágenes 157. Se considera que el sistema de procesamiento de imágenes es determinado por el controlador 152 es un sistema de n-jerarquías mientras que el sistema de procesamiento de imágenes 157 es un sistema de (n-l jerarquías) . El sistema de procesamiento de imágenes 157 efectúa transmisión y recepción de datos con el sistema de procesamiento de imágenes de n jerarquías a través de un generador de imágenes 155a que es uno de los generadores de imágenes 155. Al generador de imágenes 155a se envía datos "AnO" incluidos en datos Dn. Como se muestra en la figura 15, datos "AnO" incluyen datos Dn-1. Datos Dn-1 incluidos en "AnO" son enviados al sistema de procesamiento de imágenes de (n-l) jerarquías 157 a partir del generador de imágenes 155a. De esta forma, datos son enviados a partir del sistema de procesamiento de imágenes de n-jerarquías al sistema de procesamiento de imágenes de (n-l) jerarquías. Puede ser posible también que un sistema de procesamiento de imágenes de (n-2) jerarquías esté conectado adicionalmente a uno de los generadores de imágenes en el sistema de procesamiento de imágenes 157. Utilizando la estructura de datos mostrada en la figura 15, es posible enviar datos de los componentes de configuración de n-jerarquías a los componentes de configuración de 0-jerarquía. Además, es posible implementar el sistema de procesamiento de imágenes integrado utilizando un sistema de procesamiento de imágenes que puede alojarse en un bastidor (por ejemplo, el sistema de procesamiento de imágenes 100 ilustrado en la figura 1) en lugar de uno de los generadores de imágenes 155 conectados a través de la red en la figura 14. En este caso, es necesario ofrecer _una interfaz de red para conectar el sistema de procesamiento de imágenes a la red utilizada en el sistema de procesamiento de imágenes integrado. En las modalidades anteriores, los generadores de imágenes y combinadores están implementados todos en el dispositivo de semiconductor. Sin embargo, pueden estar también implementados en cooperación con una computadora para propósitos generales y un programa. Específicamente, a través de la lectura y ejecución de un programa registrado en un medio de registro por una computadora, es posible construir funciones de los generadores de imágenes y combinadores en la computadora. Además, una parte de los generadores de imágenes y combinadores puede ser implementada por chips de semiconductor, y la otra parte puede ser implementada en cooperación con una computadora y un programa. De conformidad con lo descrito arriba, según la presente invención, una primera señal sincrónica para provocar que cada uno de varios generadores de imágenes envíe datos de imágenes es generada primero y después, los datos de imágenes capturados para cada generador de imagen con base en la primera señal sincrónica y temporalmente almacenada son leídos en sincronía con una segunda señal sincrónica que es diferente de la primera señal sincrónica. Esto hace posible lograr un efecto en el cual una operación sincrónica en procesamiento de imágenes puede ser efectuada de manera confiable sin necesidad de un control sincrónico complicado. Varias modalidades y cambios pueden ser efectuados sin salirse del espíritu y alcance amplio de la invención. Las modalidades descritas arriba tienen el propósito de ilustrar la presente invención no delimitar su alcance. El alcance de la presente invención se muestra en las reivindicaciones adjuntas y no en las modalidades. Varias modificaciones dentro del sentido de un equivalente de las reivindicaciones de la invención y dentro del espíritu de las reivindicaciones se consideran dentro del alcance de la presente invención.

Claims (1)

  1. REIVINDICACIONES l.Un sistema de procesamiento de imágenes que comprende: varios generadores de imágenes cada uno para generar datos de imágenes a procesar; una unidad de almacenamiento de datos para capturar los datos de imágenes generados para cada uno de los varios generadores de imágenes para almacenar temporalmente los datos de imagen capturados; un generador de señales sincrónicas para generar una primera señal sincrónica que provoca que cada uno de los varios generadores de imágenes envíe los datos de imagen y para generar además una segunda señal sincrónica que provoca que dicha unidad de almacenamiento de datos envíe de manera sincrónica los datos de imagen almacenados temporalmente; y una unidad de combinación para combinar los datos de imagen enviados a partir de dicha unidad de almacenamiento de datos en sincronía con dicha señal sincrónica para producir datos de imagen combinados. 2. El sistema de procesamiento de imágenes de conformidad con la reivindicación 1, en donde dicho generador de señales sincrónicas genera dicha primera señal sincrónica antes que dicha segunda señal sincrónica por un período de tiempo predeterminado, y dicho período de tiempo predeterminado es establecido de tal manera que sea mayor que un período durante el cual todos dichos varios generadores de imágenes envíen los datos de imagen en respuesta a la recepción de dicha primera señal sincrónica y dicha unidad de almacenamiento de datos captura todos los datos de imagen enviados . El sistema de procesamiento de imágenes de conformidad con la reivindicación 1, en donde dicha unidad de almacenamiento de datos tiene regiones de almacenamiento de datos divididas cada una correspondiendo a uno de dichos varios generadores de imágenes, y cada una de las regiones divididas de almacenamiento de datos almacena temporalmente los datos de imagen enviados a partir del generador de imagen correspondiente. El sistema de procesamiento de imágenes de conformidad con la reivindicación 1, en donde dicha unidad de almacenamiento de datos es configurada para enviar primero los datos de imagen que son ingresados primero en dicha unidad de almacenamiento de datos. El sistema de procesamiento de imágenes de conformidad con la reivindicación 1, en donde dichos varios generadores de imágenes, dicha unidad de almacenamiento de datos, dicho generador de señales sincrónicas y dicha unidad de combinación conforman total o parcialmente un circuito lógico y una memoria de semiconductor, y dicho circuito lógico y dicha memoria de semiconductor están montados en un chip de semiconductor. Un sistema de procesamiento de imágenes que comprende: varios generadores de imágenes para generar datos de imágenes a procesar; y varios combinadores cada uno para capturar dos o más datos de imagen a partir de una etapa previa y combinar los datos de imagen capturados para generar los datos de imagen combinados, cada uno de dichos varios combinadores esta conectado en la etapa previa con por lo menos dos de dichos varios generadores de imágenes por lo menos dos de dichos varios combinadores, o por lo menos uno de dichos varios generadores de imágenes y por lo menos uno de dichos varios combinadores, en donde cada uno de dichos varios combinadores comprende: una unidad de almacenamiento de datos para capturar los datos de imágenes generados por dichos por lo menos dos generadores de imágenes, por dichos por lo menos dos combinadores, o bien por dicho por lo menos un generador de imágenes y dicho por lo menos un combinador, con el objeto de almacenar temporalmente los datos de imagen capturados; un generador de señales sincrónicas para generar una primera señal sincrónica que provoca que dichos por lo menos dos generadores de imágenes, dichos por lo menos dos combinadores, o bien dicho por lo menos un generador de imágenes y dicho por lo menos un combinador envíen los datos de imagen generados, y para generar además una segunda señal sincrónica que provoca que dicha unidad de almacenamiento de datos envíe de manera sincrónica los datos de imagen temporalmente almacenados; y una unidad de combinación para combinar los datos de imagen enviados a partir de dicha unidad de almacenamiento de datos en sincronía con dicha segunda señal de sincrónica para producir los datos de imagen combinados . 7. El sistema de procesamiento de imágene's de conformidad con la reivindicación 6, en donde cada uno de dichos varios combinadores excepto el combinador conectado a una etapa final suministra los datos de imagen combinados al combinador correspondiente conectado a una etapa subsecuente del mismo en sincronía con la primera señal sincrónica enviada a partir de dicho combinador correspondiente conectado a la etapa subsecuente y genera, a través de dicho generador de señales sincrónicas, la primera señal sincrónica antes mencionada para la etapa previa en sincronía con la primera señal sincrónica enviada desde dicho combinador correspondiente conectado a la etapa subsecuente. 8. El sistema de procesamiento de imágenes de conformidad con la reivindicación 6, en donde dicho generador de señales sincrónicas genera dicha primera señal sincrónica antes que dicha segunda señal sincrónica por un período de tiempo predeterminado, y dicho período de tiempo predeterminado es establecido de tal manera que sea mayor que un período de tiempo durante el cual la totalidad de dichos por lo menos dos generadores de imágenes, la totalidad de dichos por lo menos dos combinadores, o bien la totalidad de dicho por lo menos un generador de imagen y dicho por lo menos un combinador envíen los datos de imagen generados en respuesta a la recepción de dicha primera señal sincrónica y "dicha unidad de almacenamiento de datos captura todos los datos de imagen enviados. Un dispositivo de procesamiento de imágenes que comprende: una unidad de almacenamiento "de datos para almacenar temporalmente datos de imágenes ' generados por cada uno de varios generadores de imágenes, por generador de imágenes; un generador de señales sincrónicas para generar una primera señal sincrónica que hace que cada uno de los varios generadores de imágenes envíe los datos de imágenes y para generar además una segunda señal sincrónica que provoca que dicha unidad de almacenamiento de datos envíe de 'manera sincrónica los datos de imágenes temporalmente almacenados; y una unidad de combinación para combinar los datos de imágenes enviados a partir de dicha unidad de almacenamiento de datos en sincronía con dicha segunda señal sincrónica para producir datos de imagen combinados, en donde dicha unidad de almacenamiento de datos, dicho generador de señales sincrónicas y dicha unidad de combinación están montados en un chip semiconductor. 10. Un método de procesamiento de imágenes a ejecutar en un sistema de procesamiento de imágenes que incluye varios generadores de imágenes y un combinador conectados a los varios generadores de imágenes, dicho método comprende los pasos de: provocar que " cada uno de dichos varios generadores de imágenes genere datos de imágenes a procesar, y provocar que dicho combinador capture los datos de imagen a partir de dichos varios generadores de imágenes en una primera temporización de sincronización y para combinar los datos de imagen capturados en una segunda temporización de sincronización. Un programa de cómputo para provocar que una computadora sea operada como un sistema de procesamiento de imágenes, dicho sistema comprende: Varios de generadores de imágenes cada uno para generar datos de imágenes a procesar; una unidad de almacenamiento de datos para capturar los datos de imágenes generados por cada uno de los varios generadores de imágenes para almacenar temporalmente los datos de imágenes capturados; un generador de señales sincrónicas para generar una primera señal sincrónica que provoca que cada uno de los varios generadores de imágenes envíe los datos de imagen y para generar además una segunda señal sincrónica que provoca que dicha unidad de almacenamiento de datos envíe de manera sincrónica los datos de imagen temporalmente almacenados; y una unidad de combinación para combinar los datos de imagen enviados a partir de dicha unidad de almacenamiento de datos en sincronía con dicha segunda señal sincrónica para producir datos de imagen combinados. . Un sistema de procesamiento de imágenes para capturar datos de imagen a ser procesados a partir de varios generadores de imágenes a través de una red y para producir datos de imágenes combinados con base en los datos de imágenes capturados, dicho sistema comprende: una unidad de almacenamiento de datos para capturar los datos de imagen generados por cada uno de dichos varios generadores de imágenes con el objeto de almacenar temporalmente los datos de imágenes capturados; un generador de señales sincrónicas para generar una primera señal sincrónica que provoca que cada uno de los varios generadores de imágenes envíe los datos de imagen y para generar además una segunda señal sincrónica que provoca que dicha unidad de almacenamiento de datos envíe de manera sincrónica los datos de imagen temporalmente almacenados; y una unidad de combinación para combinar los datos de imagen enviados a partir de dicha unidad de almacenamiento de datos en sincronía con dicha segunda señal sincrónica para producir datos de imagen combinados. 13. Un sistema de procesamiento de imágenes que comprende: varios generadores de imágenes, cada uno para generar datos de imagen a procesar; varios combinadores para capturar datos de imagen generados por los varios generadores de imagen para combinar los datos de imagen capturados; y un controlador para seleccionar generadores de imágenes y por lo menos un combinador necesario para procesar a partir de dichos varios generadores de imágenes y dichos varios combinadores, dichos varios generadores de imágenes, dichos varios combinadores y dicho controlador, están conectados entre ellos -a través de una red, en donde por lo menos un combinador comprende : una unidad de almacenamiento de datos para capturar datos de imagen generados por los generadores de imágenes seleccionados para almacenar temporalmente los datos de imagen capturados; un generador de señales sincrónicas para generar una primera señal sincrónica que provoca que dichos generadores de imagen seleccionados envíen los datos de imagen y para generar además una segunda señal sincrónica que provoca que dicha unidad de almacenamiento de datos envíe de manera sincrónica los datos de imagen temporalmente almacenados; y una unidad de combinación para combinar los datos de imagen enviados a partir de dicha unidad de almacenamiento de datos en sincronía con dicha segunda señal sincrónica para producir datos de imagen combinados . 14. El sistema de procesamiento de imágenes de conformidad con la reivindicación 13, en donde por lo menos uno de los generadores de imágenes seleccionados por dicho controlador es otro sistema de procesamiento de imágenes construido a través de una red.
MXPA02002643A 2000-07-24 2001-07-24 Sistema, dispositivo, metodo y programa de computo para procesar imagenes. MXPA02002643A (es)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2000223163 2000-07-24
JP2001211449A JP3504240B2 (ja) 2000-07-24 2001-07-11 画像処理システム、デバイス、方法及びコンピュータプログラム
PCT/JP2001/006368 WO2002009085A1 (en) 2000-07-24 2001-07-24 Image processing system, device, method, and computer program

Publications (1)

Publication Number Publication Date
MXPA02002643A true MXPA02002643A (es) 2002-07-30

Family

ID=26596596

Family Applications (1)

Application Number Title Priority Date Filing Date
MXPA02002643A MXPA02002643A (es) 2000-07-24 2001-07-24 Sistema, dispositivo, metodo y programa de computo para procesar imagenes.

Country Status (12)

Country Link
US (1) US20020050991A1 (es)
EP (1) EP1303851A1 (es)
JP (1) JP3504240B2 (es)
KR (1) KR20020032619A (es)
CN (1) CN1198253C (es)
AU (1) AU7278901A (es)
BR (1) BR0107082A (es)
CA (1) CA2388756A1 (es)
MX (1) MXPA02002643A (es)
NZ (1) NZ517589A (es)
TW (1) TW538402B (es)
WO (1) WO2002009085A1 (es)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3966832B2 (ja) 2003-04-28 2007-08-29 株式会社東芝 描画処理装置、及び、描画処理方法
US7664292B2 (en) 2003-12-03 2010-02-16 Safehouse International, Inc. Monitoring an output from a camera
NZ536913A (en) 2003-12-03 2006-09-29 Safehouse Internat Inc Displaying graphical output representing the topographical relationship of detectors and their alert status
AU2004233453B2 (en) 2003-12-03 2011-02-17 Envysion, Inc. Recording a sequence of images
KR100519779B1 (ko) * 2004-02-10 2005-10-07 삼성전자주식회사 깊이영상기반 3차원 그래픽 데이터의 고속 시각화 방법 및장치
CN1993709B (zh) * 2005-05-20 2010-12-15 索尼株式会社 信号处理设备
JP2007171454A (ja) * 2005-12-21 2007-07-05 Matsushita Electric Ind Co Ltd 映像表示装置
JP2011107414A (ja) * 2009-11-17 2011-06-02 Fujitsu Toshiba Mobile Communications Ltd 表示制御装置および表示制御方法
JP2012049848A (ja) * 2010-08-27 2012-03-08 Sony Corp 信号処理装置及び方法、並びにプログラム
KR101327019B1 (ko) * 2010-09-30 2013-11-13 가시오게산키 가부시키가이샤 표시 구동 장치, 표시 장치, 및 그 구동 제어 방법과 전자 기기
JP5477927B2 (ja) * 2011-01-28 2014-04-23 日本電気株式会社 ストレージシステム
CN111831937B (zh) * 2019-04-23 2023-06-06 腾讯科技(深圳)有限公司 一种数据处理方法、装置以及计算机存储介质

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2549378B2 (ja) * 1987-04-24 1996-10-30 株式会社日立製作所 同期制御装置
JPH0630094B2 (ja) * 1989-03-13 1994-04-20 インターナショナル・ビジネス・マシーンズ・コーポレイション マルチプロセツサ・システム
JPH0442196A (ja) * 1990-06-08 1992-02-12 Oki Electric Ind Co Ltd 画像合成処理装置
JPH0444382A (ja) * 1990-06-12 1992-02-14 Matsushita Electric Ind Co Ltd 気体レーザ装置
DE69331031T2 (de) * 1992-07-27 2002-07-04 Matsushita Electric Ind Co Ltd Vorrichtung zur parallelen Bilderzeugung
JPH06103385A (ja) * 1992-09-21 1994-04-15 Matsushita Electric Ind Co Ltd テクスチャマッピング処理装置
US5519877A (en) * 1993-01-12 1996-05-21 Matsushita Electric Industrial Co., Ltd. Apparatus for synchronizing parallel processing among a plurality of processors
JPH06214555A (ja) * 1993-01-20 1994-08-05 Sumitomo Electric Ind Ltd 画像処理装置
JPH06274155A (ja) * 1993-03-22 1994-09-30 Jeol Ltd 画像の合成表示装置
US5544306A (en) * 1994-05-03 1996-08-06 Sun Microsystems, Inc. Flexible dram access in a frame buffer memory and system
JP3397494B2 (ja) * 1995-02-15 2003-04-14 株式会社セガ データ処理装置及びこの処理装置を用いたゲーム機並びにデータ処理方法
JP3527796B2 (ja) * 1995-06-29 2004-05-17 株式会社日立製作所 高速3次元画像生成装置および方法
JPH1049134A (ja) * 1996-07-12 1998-02-20 Somuraa Kurisuta 3次元ビデオキーシステム

Also Published As

Publication number Publication date
CN1198253C (zh) 2005-04-20
JP2002117412A (ja) 2002-04-19
AU7278901A (en) 2002-02-05
CN1386262A (zh) 2002-12-18
JP3504240B2 (ja) 2004-03-08
NZ517589A (en) 2002-10-25
TW538402B (en) 2003-06-21
BR0107082A (pt) 2002-06-18
KR20020032619A (ko) 2002-05-03
EP1303851A1 (en) 2003-04-23
CA2388756A1 (en) 2002-01-31
WO2002009085A1 (en) 2002-01-31
US20020050991A1 (en) 2002-05-02

Similar Documents

Publication Publication Date Title
WO2002009035A1 (en) Parallel z-buffer architecture and transparency
US5841444A (en) Multiprocessor graphics system
US6392655B1 (en) Fine grain multi-pass for multiple texture rendering
US5761401A (en) Parallel image generation from cumulative merging of partial geometric images
CN101116112B (zh) 绘制装置及绘制方法
US5953014A (en) Image generation using three z-buffers
US5392392A (en) Parallel polygon/pixel rendering engine
WO2000041136A1 (en) Method and apparatus for synchronizing graphics pipelines
EP1306810A1 (en) Triangle identification buffer
JPH0535913B2 (es)
MXPA02002643A (es) Sistema, dispositivo, metodo y programa de computo para procesar imagenes.
US4845663A (en) Image processor with free flow pipeline bus
US6157393A (en) Apparatus and method of directing graphical data to a display device
EP1026636B1 (en) Image processing
US7237072B2 (en) Data processor with a built-in memory
US6727904B2 (en) System and method for rendering graphical data
JPH1115463A (ja) 図形処理装置及び図形処理方法
US6563507B1 (en) Storage circuit control device and graphic computation device
JPH10232953A (ja) 立体視画像生成装置
US6624813B1 (en) Three-dimensional graphics processor and its drafting method using parallel scanning lines as processing unit
US6222548B1 (en) Three-dimensional image processing apparatus
KR100436183B1 (ko) 개인용 컴퓨터를 이용한 3차원 그래픽 처리용 후-정렬시스템
JP2001034783A (ja) 画像データ処理装置
JP2002109561A (ja) 画像処理システム、デバイス、方法及びコンピュータプログラム
EP1306811A1 (en) Triangle identification buffer