KR970072438A - 반도체 장치에 사용된 주변 디바이스 식별방법 - Google Patents
반도체 장치에 사용된 주변 디바이스 식별방법 Download PDFInfo
- Publication number
- KR970072438A KR970072438A KR1019970012303A KR19970012303A KR970072438A KR 970072438 A KR970072438 A KR 970072438A KR 1019970012303 A KR1019970012303 A KR 1019970012303A KR 19970012303 A KR19970012303 A KR 19970012303A KR 970072438 A KR970072438 A KR 970072438A
- Authority
- KR
- South Korea
- Prior art keywords
- peripheral device
- identifying
- microprocessor
- signal
- identification
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 11
- 230000002093 peripheral effect Effects 0.000 title claims abstract 21
- 238000000034 method Methods 0.000 title claims 9
- 230000004044 response Effects 0.000 claims 5
- 238000004519 manufacturing process Methods 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B10/00—Static random access memory [SRAM] devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/4401—Bootstrapping
- G06F9/4411—Configuring for operating with peripheral devices; Loading of device drivers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4282—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
- G06F13/4291—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F8/00—Arrangements for software engineering
- G06F8/40—Transformation of program code
- G06F8/54—Link editing before load time
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Software Systems (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Security & Cryptography (AREA)
- Semiconductor Integrated Circuits (AREA)
- Stored Programmes (AREA)
- Microcomputers (AREA)
- Storage Device Security (AREA)
Abstract
탑재가 예상되는 주변 디바이스에 대한 제어 프로그램. 주변 디바이스의 사양을 식별하는 식별 프로그램 및 그들의 식별에 따라서 대응하는 제어 프로그램을 선택하는 프로그램이 준비되어 실행된다.
따라서, 주변 디바이스의 사양 마다 대응하는 제어 프로그램만을 반도체 장치에 격납하도록 관리할 필요가 없기 때문에, 반도체 장치의 제조가 복잡하게 되는 것을 방지할 수 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 제1실시예에 따른 반도체 장치의 구성을 나타낸 블럭도
Claims (8)
- 마이크로 프로세서를 탑재하고, 적어도 제1 및 제2접속단자로 상기 마이크로 프로세서와 전기적으로 접속 가능하며, 상기 마이크로 프로세서와 협동하여 동작을 실행하는 주변 디바이스를 갖는 반도체 장치에 사용된 주변 디바이스의 식별 방법에 있어서, 상기 주변 디바이스를 식별하기 위한 식별 프로그램을 제1메모리로부터 판독하는 제1단계와, 신호를 상기 제1접속단자에 출력하는 제2단계와, 상기 제2접속단자로부터 출력된 신호를 수신하는 제3단계와, 상기 제2단계에서 출력된 신호와 상기 제3단계에서 수신된 신호를 비교하는 제4단계와, 상기 제4단계에서 얻어진 비교 결과에 응답하여 상기 주변 디바이스를 식별하는 제5단계와, 식별결과를 그 내부에 격납하는 제6단계를 구비한 것을 특징으로 하는 방법.
- 제1항에 있어서, 상기 반도체 장치는, 상기 제1접속단자에 신호를 출력하는 제1수단과, 상기 제2접속단자로부터 출력된 신호를 수신한 제2수단과, 상기 제1수단으로부터 출력된 신호와 상기 제2수단에 의해 수신된 신호를 비교하는 비교수단과, 상기 비교수단에 의한 비교결과에 응답하여 상기 주변 디바이스를 식별하는 식별 수단을 구비한 것을 특징으로 하는 방법.
- 제2항에 있어서, 상기 제1수단, 상기 제2수단, 상기 비교수단 및 상기 식별 수단은 상기 마이크로 프로세서를 구성하는 것을 특징으로 하는 방법.
- 제1항에 있어서, 상기 마이크로 프로세서는 상기 주변 디바이스의 식별 요구에 응답하여 상기 주변 디바이스를 식별하기 위한 처리를 수행하는 것을 특징으로 하는 방법.
- 마이크로 프로세서를 탑재하고, 적어도 제1 내지 제4접속단자로 상기 마이크로 프로세서와 전기적으로 접속 가능하며, 상기 마이크로 프로세서와 협동하여 동작을 실행하며, 그것의 사양에 따라 그 내부에 탑재가능한 주변 디바이스를 갖는 반도체 장치에 사용된 주변 디바이스의 식별 방법에 있어서, 상기 반도체 장치에 사용된 상기 주변 디바이스를 식별하기 위한 식별 프로그램을 제1메모리에 격납하는 단계와, 상기 제1 및 제3접속단자에 신호를 각각 출력하는 단계와, 상기 제2 및 제4접속단자로부터 출력된 신호를 각각 수신하는 단계와, 상기 출력 단계에서 출력된 신호와 상기 수신 단계에서 수신된 신호를 비교하는 단계와, 상기 비교 단계에서 얻어진 비교 결과에 응답하여 상기 주변 디바이스를 식별하는 단계와, 식별 결과를 제2메모리에 격납하는 단계를 구비한 것을 특징으로 하는 방법.
- 제5항에 있어서, 상기 반도체 장치는, 상기 제1 및 제3접속단자에 신호를 각각 출력하는 제1수단과, 상기 제2 및 제4접속단자로부터 출력된 신호를 수신한 제2수단과, 상기 제1수단으로부터 출력된 신호와 상기 제2수단에 의해 수신된 신호를 비교하는 비교수단과 상기 비교수단에 의한 비교결과에 응답하여 상기 주변 디바이스를 식별하는 식별 수단을 구비한 것을 특징으로 하는 방법.
- 제6항에 있어서 상기 비교수단은, 상기 제1 및 제2접속단자의 신호와, 상기 제3 및 제4접속단자의 신호를 비교하고, 상기 식별 수단은, 상기 비교수단에 의한 비교 결과로부터 상기 반도체 장치 내에 탑재된 주변 디바이스의 종류를 식별하는 것을 특징으로 하는 방법.
- 제5항에 있어서, 상기 마이크로 프로세서는 상기 주변 디바이스의 식별요구에 따라 상기 주변 디바이스를 식별하기 위한 처리를 수행하는 것을 특징으로 하는 방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10723396A JP3673015B2 (ja) | 1996-04-26 | 1996-04-26 | 半導体装置における周辺デバイス識別方法 |
JP107233 | 1996-04-26 | ||
JP96-107233 | 1996-04-26 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970072438A true KR970072438A (ko) | 1997-11-07 |
KR100441533B1 KR100441533B1 (ko) | 2004-10-14 |
Family
ID=14453872
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970012303A KR100441533B1 (ko) | 1996-04-26 | 1997-04-03 | 반도체장치에사용된주변디바이스식별방법 |
Country Status (8)
Country | Link |
---|---|
US (1) | US6032254A (ko) |
EP (2) | EP1571551B1 (ko) |
JP (1) | JP3673015B2 (ko) |
KR (1) | KR100441533B1 (ko) |
CN (1) | CN1166652A (ko) |
CA (1) | CA2201201C (ko) |
DE (2) | DE69734910T2 (ko) |
SG (2) | SG55294A1 (ko) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FI980465A (fi) | 1998-02-27 | 1999-08-28 | Nokia Mobile Phones Ltd | Menetelmä palveluiden asentamiseksi |
US6393585B1 (en) | 1998-12-23 | 2002-05-21 | Scientific-Atlanta, Inc. | Method and apparatus for restoring operating systems in a set-top box environment |
DE10204172A1 (de) * | 2002-02-01 | 2003-08-07 | Heidenhain Gmbh Dr Johannes | Verfahren zur Überprüfung einer Schnittstelle |
US7551165B2 (en) * | 2004-03-12 | 2009-06-23 | International Business Machines Corporation | Updatable electronic labeling of electronic devices |
JP2006128975A (ja) * | 2004-10-28 | 2006-05-18 | Matsushita Electric Ind Co Ltd | 半導体装置 |
TWI459204B (zh) * | 2009-03-03 | 2014-11-01 | Htc Corp | 電子裝置、電子系統以及周邊裝置自動偵測與辨識方法 |
KR101139630B1 (ko) | 2010-12-09 | 2012-05-30 | 한양대학교 산학협력단 | 식별키 생성 장치 및 방법 |
KR101118826B1 (ko) | 2011-02-15 | 2012-04-20 | 한양대학교 산학협력단 | 물리적 공격을 방어하는 암호화 장치 및 암호화 방법 |
US9569957B2 (en) * | 2012-03-08 | 2017-02-14 | Htc Corporation | Systems, devices and methods involving device identification |
KR102186475B1 (ko) | 2013-12-31 | 2020-12-03 | 주식회사 아이씨티케이 홀딩스 | 랜덤한 디지털 값을 생성하는 장치 및 방법 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3881174A (en) * | 1974-01-18 | 1975-04-29 | Process Computer Systems Inc | Peripheral interrupt apparatus for digital computer system |
KR860007588A (ko) * | 1985-03-25 | 1986-10-15 | 미쓰다 가쓰시게 | 데이터 처리장치 |
US5325513A (en) * | 1987-02-23 | 1994-06-28 | Kabushiki Kaisha Toshiba | Apparatus for selectively accessing different memory types by storing memory correlation information in preprocessing mode and using the information in processing mode |
JP2896148B2 (ja) * | 1988-09-29 | 1999-05-31 | 株式会社東芝 | 制御情報のリードライト制御方式 |
US5430859A (en) * | 1991-07-26 | 1995-07-04 | Sundisk Corporation | Solid state memory system including plural memory chips and a serialized bus |
US5345564A (en) * | 1992-03-31 | 1994-09-06 | Zilog, Inc. | Serial communication peripheral integrated electronic circuit that recognizes its unique address before the entire circuit is enabled |
US5603055A (en) * | 1994-01-27 | 1997-02-11 | Vlsi Technology, Inc. | Single shared ROM for storing keyboard microcontroller code portion and CPU code portion and disabling access to a portion while accessing to the other |
US5671413A (en) * | 1994-10-31 | 1997-09-23 | Intel Corporation | Method and apparatus for providing basic input/output services in a computer |
CA2159979C (en) * | 1995-10-05 | 1999-05-25 | Arthur Lai | Methology to link any pci rom based device using a single software or hardware interrupt vector in pc system at runtime |
-
1996
- 1996-04-26 JP JP10723396A patent/JP3673015B2/ja not_active Expired - Fee Related
-
1997
- 1997-03-27 EP EP05104960A patent/EP1571551B1/en not_active Expired - Lifetime
- 1997-03-27 DE DE69734910T patent/DE69734910T2/de not_active Expired - Lifetime
- 1997-03-27 DE DE69735907T patent/DE69735907T2/de not_active Expired - Lifetime
- 1997-03-27 SG SG1997000998A patent/SG55294A1/en unknown
- 1997-03-27 EP EP97302147A patent/EP0803802B1/en not_active Expired - Lifetime
- 1997-03-27 SG SG9905284A patent/SG88761A1/en unknown
- 1997-03-27 CA CA002201201A patent/CA2201201C/en not_active Expired - Fee Related
- 1997-03-28 US US08/825,465 patent/US6032254A/en not_active Expired - Lifetime
- 1997-04-03 KR KR1019970012303A patent/KR100441533B1/ko not_active IP Right Cessation
- 1997-04-25 CN CN97109743A patent/CN1166652A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
EP0803802A2 (en) | 1997-10-29 |
SG88761A1 (en) | 2002-05-21 |
EP1571551A1 (en) | 2005-09-07 |
EP0803802A3 (en) | 2002-06-19 |
SG55294A1 (en) | 1998-12-21 |
DE69734910T2 (de) | 2006-08-17 |
CA2201201C (en) | 2005-05-31 |
DE69734910D1 (de) | 2006-01-26 |
CN1166652A (zh) | 1997-12-03 |
DE69735907D1 (de) | 2006-06-22 |
CA2201201A1 (en) | 1997-10-26 |
US6032254A (en) | 2000-02-29 |
EP1571551B1 (en) | 2006-05-17 |
DE69735907T2 (de) | 2006-11-30 |
EP0803802B1 (en) | 2005-12-21 |
JPH09293040A (ja) | 1997-11-11 |
KR100441533B1 (ko) | 2004-10-14 |
JP3673015B2 (ja) | 2005-07-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR860002148A (ko) | 반도체 집적회로 장치 | |
KR920005172A (ko) | 테스트 모드 진입을 위한 클럭된 호출 코드를 가지는 반도체 메모리 | |
KR970072438A (ko) | 반도체 장치에 사용된 주변 디바이스 식별방법 | |
EP1291882A3 (en) | Memory chip and logic chip in same package | |
KR970071288A (ko) | 메모리 시스템 및 그것에 이용되는 반도체 기억 장치 | |
JPH07135517A (ja) | 2種類の異なったプロトコル標準に適した制御母線と集積回路間のインターフェイス回路 | |
KR880014482A (ko) | 반도체 집적회로 장치 | |
KR890017777A (ko) | 반도체 집적회로의 자동배선방법 | |
KR920002393A (ko) | 자동차용 입력인터페이스 | |
US20020161938A1 (en) | Increasing control information from a single general purpose input/output (GPIO) mechanism | |
US6724680B1 (en) | Single integrated circuit flash memory controller for activating external ROM sharing a common USB port | |
GB2243468A (en) | IC card | |
KR960042438A (ko) | 자동차 원격점검장치를 구비한 ecu(전자제어유닛) | |
KR100593165B1 (ko) | 차량용 마이컴 | |
KR100526531B1 (ko) | 메모리장치의 어드레스 디코딩회로 | |
US5809264A (en) | Interface with device having unusual access time and method thereof | |
US6650579B1 (en) | Semiconductor device having test and read modes and protection such that ROM data reading is prevented in the test mode | |
EP0551870A2 (en) | Electronic apparatus | |
KR930001639A (ko) | 교환기 시스템의 유지보수 처리 방법 | |
US7714871B2 (en) | System and method for controlling display of mobile terminal | |
US20080028056A1 (en) | Remote Interrogation and Remote Maintenance of a Communications Module | |
KR100219529B1 (ko) | 마이크로 콘트롤러 | |
KR920010405A (ko) | 키 스캔닝 장치 및 방법 | |
KR100547885B1 (ko) | 통신 단말기의 복합 신호 감지회로 및 그 처리방법 | |
CN114546542A (zh) | 一种库函数通用调用方法及系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20110617 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |