KR970071272A - 메모리 시스템 및 이 시스템에 이용되는 반도체 기억 장치 - Google Patents

메모리 시스템 및 이 시스템에 이용되는 반도체 기억 장치 Download PDF

Info

Publication number
KR970071272A
KR970071272A KR1019970005513A KR19970005513A KR970071272A KR 970071272 A KR970071272 A KR 970071272A KR 1019970005513 A KR1019970005513 A KR 1019970005513A KR 19970005513 A KR19970005513 A KR 19970005513A KR 970071272 A KR970071272 A KR 970071272A
Authority
KR
South Korea
Prior art keywords
bus
memory
semiconductor memory
memory device
storage means
Prior art date
Application number
KR1019970005513A
Other languages
English (en)
Other versions
KR100262030B1 (ko
Inventor
나오야 와타나베
아키라 야마자키
Original Assignee
카타오카 타카시
미쓰비시 덴키 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 카타오카 타카시, 미쓰비시 덴키 가부시끼가이샤 filed Critical 카타오카 타카시
Publication of KR970071272A publication Critical patent/KR970071272A/ko
Application granted granted Critical
Publication of KR100262030B1 publication Critical patent/KR100262030B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • G06F12/0646Configuration or reconfiguration
    • G06F12/0669Configuration or reconfiguration with decentralised address assignment
    • G06F12/0676Configuration or reconfiguration with decentralised address assignment the address being position dependent
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Dram (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
  • Read Only Memory (AREA)
  • Memory System (AREA)

Abstract

본 발명의 목적은 상이한 특징을 가지는 메모리를 이용하여 메모리 시스템을 구축하는 데에 있으며, 메모리(2)는 자신의 고유 정보를 저장하는 ROM부(56)를 가지며, 기억정보를 출력버퍼(58) 및 동기링크(29)를 통해서 메모리 콘트롤러에 송출한다. 메모리 콘트롤러는 메모밀(2) 각각의 특징을 관리함으로써, 상이한 특징을 갖는 메모리를 이용해서 메모리 시스템을 구축할 수 있다.

Description

메모리 시스템 및 이 시스템에 이용되는 반도체 기억 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 메모리의 구성을 개략적으로 도시한 블럭도.

Claims (3)

  1. 제1버스를 통해 인가되는 코멘드(command)에 따라 동작하는 반도체 기억장치에 있어서, 상기 반도체 기억 장치의 고유한 특정정보를 저장하는 저장수단과, 상기 제1버스를 통해 인가되는 전송 코멘드에 따라, 상기 저장수단에 저장된 고유정보를 제2버스상에 송출하는 출력수단을 포함하는 반도체 기억 장치.
  2. 메모리 콘트롤러(memory controller) 및 각각이 한쪽 방향으로 정보를 전송하는 제1 및 제2버스를 통해 상기 메모리 콘트롤러에 서로 병렬로 접속되어 있고, 상기 메모리 콘트롤러로부터 상기 제1버스를 통해 전달되는 코멘드에 따라 동작하는 다수의 반도체 기억 장치를 가지며, 상기 반도체 기억 장치의 각각은, 해당 반도체 기억 장치의 고유한 특정정보를 저장하는 저장수단과, 상기 메모리 콘트롤러로부터의 상기 제1버스를 통해 전송되는 전송 코멘드에 따라, 상기 저장수단에 저장된 특정정보를 상기 제2버스를 통해 상기 메모리 콘트롤러에 전송하는 출력수단을 포함하는 메모리 시스템.
  3. 제2항에 있어서, 상기 버스는, 상기 코멘드를 전송하는 제1링크와, 상기 제1링크와 별도로 마련되어, 상기 출력수단으로부터 출력된 특정정보를 상기 메모리 콘트롤러에 전송하는 제2링크를 포함하는 메모리 시스템.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019970005513A 1996-04-24 1997-02-24 메모리시스템및이시스템에이용되는반도체기억장치 KR100262030B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP8102584A JPH09293015A (ja) 1996-04-24 1996-04-24 メモリシステムおよびそれに用いられる半導体記憶装置
JP96-102584 1996-04-24

Publications (2)

Publication Number Publication Date
KR970071272A true KR970071272A (ko) 1997-11-07
KR100262030B1 KR100262030B1 (ko) 2000-07-15

Family

ID=14331288

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970005513A KR100262030B1 (ko) 1996-04-24 1997-02-24 메모리시스템및이시스템에이용되는반도체기억장치

Country Status (4)

Country Link
US (1) US6345348B2 (ko)
JP (1) JPH09293015A (ko)
KR (1) KR100262030B1 (ko)
TW (1) TW380221B (ko)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3365283B2 (ja) 1997-11-14 2003-01-08 日本電気株式会社 半導体記憶装置
US6938094B1 (en) 1999-09-17 2005-08-30 Advanced Micro Devices, Inc. Virtual channels and corresponding buffer allocations for deadlock-free computer system operation
US6888843B2 (en) * 1999-09-17 2005-05-03 Advanced Micro Devices, Inc. Response virtual channel for handling all responses
US6950438B1 (en) 1999-09-17 2005-09-27 Advanced Micro Devices, Inc. System and method for implementing a separate virtual channel for posted requests in a multiprocessor computer system
JP2001290696A (ja) * 2000-04-07 2001-10-19 Minolta Co Ltd メモリ基板
JP3588599B2 (ja) * 2001-07-05 2004-11-10 株式会社東芝 半導体バッファ能力調整方法、半導体バッファ能力調整システム、及び半導体装置
DE10306149B4 (de) * 2003-02-14 2007-08-30 Infineon Technologies Ag Verfahren zum Zuweisen von Speicheranordnungs-Adressen, Pufferbaustein und Speichermodul
DE10307548A1 (de) * 2003-02-21 2004-09-09 Infineon Technologies Ag Synchrones Speichersystem sowie Verfahren und Protokoll zur Kommunikation in einem synchronen Speichersystem
US7200787B2 (en) 2003-06-03 2007-04-03 Intel Corporation Memory channel utilizing permuting status patterns
US7353329B2 (en) * 2003-09-29 2008-04-01 Intel Corporation Memory buffer device integrating refresh logic
US7151709B2 (en) * 2004-08-16 2006-12-19 Micron Technology, Inc. Memory device and method having programmable address configurations
JP4708389B2 (ja) * 2007-05-14 2011-06-22 富士通セミコンダクター株式会社 クロック同期型メモリ装置及びそのスケジューラ回路
JP5363060B2 (ja) * 2008-07-03 2013-12-11 株式会社バッファロー メモリモジュール、および、メモリ用補助モジュール
JP5481823B2 (ja) * 2008-10-08 2014-04-23 株式会社バッファロー メモリモジュール、および、メモリ用補助モジュール
US8719516B2 (en) * 2009-10-21 2014-05-06 Micron Technology, Inc. Memory having internal processors and methods of controlling memory access
KR101816944B1 (ko) * 2013-10-02 2018-01-09 엘에스산전 주식회사 UART Ring 통신의 ID 자동 설정방법
US10402110B2 (en) 2016-08-04 2019-09-03 Rambus Inc. Adjustable access energy and access latency memory system and devices
US10824376B2 (en) 2017-12-08 2020-11-03 Sandisk Technologies Llc Microcontroller architecture for non-volatile memory
US10622075B2 (en) 2017-12-12 2020-04-14 Sandisk Technologies Llc Hybrid microcontroller architecture for non-volatile memory
US10777240B1 (en) 2019-03-07 2020-09-15 Sandisk Technologies Llc Efficient control of memory core circuits
US10971199B2 (en) 2019-06-20 2021-04-06 Sandisk Technologies Llc Microcontroller for non-volatile memory with combinational logic
US11507498B2 (en) 2020-03-05 2022-11-22 Sandisk Technologies Llc Pre-computation of memory core control signals

Family Cites Families (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5622122A (en) * 1979-07-31 1981-03-02 Nec Corp Data processing system
CA1234224A (en) * 1985-05-28 1988-03-15 Boleslav Sykora Computer memory management system
US4980850A (en) * 1987-05-14 1990-12-25 Digital Equipment Corporation Automatic sizing memory system with multiplexed configuration signals at memory modules
US5821996A (en) * 1988-10-27 1998-10-13 Canon Kabushiki Kaisha Solid-sate camera with solid-state memory for holding characteristic code representing characteristic of an internal circuit
JP2628079B2 (ja) * 1988-11-25 1997-07-09 三菱電機株式会社 マルチプロセサシステムにおけるダイレクト・メモリ・アクセス制御装置
US5179686A (en) * 1990-08-16 1993-01-12 Ncr Corporation Method for automatically detecting the size of a memory by performing a memory warp operation
US5353431A (en) * 1991-04-29 1994-10-04 Intel Corporation Memory address decoder with storage for memory attribute information
US5630098A (en) * 1991-08-30 1997-05-13 Ncr Corporation System and method for interleaving memory addresses between memory banks based on the capacity of the memory banks
JPH05225046A (ja) * 1991-11-12 1993-09-03 Internatl Business Mach Corp <Ibm> 構成可能メモリサブシステム
US5572692A (en) * 1991-12-24 1996-11-05 Intel Corporation Memory configuration decoding system having automatic row base address generation mechanism for variable memory devices with row access interleaving
JPH05210640A (ja) * 1992-01-31 1993-08-20 Hitachi Ltd マルチプロセッサシステム
US5598540A (en) * 1992-09-30 1997-01-28 Texas Instruments Incorporated Memory module including read-write memory and read-only configuration memory accessed only sequentially and computer system using at least one such module
US5426378A (en) * 1994-04-20 1995-06-20 Xilinx, Inc. Programmable logic device which stores more than one configuration and means for switching configurations
JP2594757B2 (ja) 1994-05-25 1997-03-26 茨城日本電気株式会社 記憶装置のリフレッシュ制御回路
JPH08278916A (ja) * 1994-11-30 1996-10-22 Hitachi Ltd マルチチャネルメモリシステム、転送情報同期化方法及び信号転送回路
US5901105A (en) * 1995-04-05 1999-05-04 Ong; Adrian E Dynamic random access memory having decoding circuitry for partial memory blocks
US5761464A (en) * 1995-05-22 1998-06-02 Emc Corporation Prefetching variable length data
US5835436A (en) * 1995-07-03 1998-11-10 Mitsubishi Denki Kabushiki Kaisha Dynamic type semiconductor memory device capable of transferring data between array blocks at high speed
US5801985A (en) * 1995-07-28 1998-09-01 Micron Technology, Inc. Memory system having programmable control parameters
US5822782A (en) * 1995-10-27 1998-10-13 Symbios, Inc. Methods and structure to maintain raid configuration information on disks of the array
US5732407A (en) * 1995-12-11 1998-03-24 Hewlett-Packard Co. Configurable random access memory for programmable logic devices
US5862320A (en) * 1995-12-22 1999-01-19 Cirrus Logic, Inc. SDRAM DIMM presence detect interface
EP0782077B1 (de) * 1995-12-29 2003-08-20 Siemens Aktiengesellschaft Verfahren und Anordnung zum Konvertieren von Speicheradressen in Speicheransteuersignale
US5737766A (en) * 1996-02-14 1998-04-07 Hewlett Packard Company Programmable gate array configuration memory which allows sharing with user memory
US5860080A (en) * 1996-03-19 1999-01-12 Apple Computer, Inc. Multicasting system for selecting a group of memory devices for operation
US5661677A (en) * 1996-05-15 1997-08-26 Micron Electronics, Inc. Circuit and method for on-board programming of PRD Serial EEPROMS
US5937423A (en) * 1996-12-26 1999-08-10 Intel Corporation Register interface for flash EEPROM memory arrays

Also Published As

Publication number Publication date
KR100262030B1 (ko) 2000-07-15
US6345348B2 (en) 2002-02-05
US20010044874A1 (en) 2001-11-22
TW380221B (en) 2000-01-21
JPH09293015A (ja) 1997-11-11

Similar Documents

Publication Publication Date Title
KR970071272A (ko) 메모리 시스템 및 이 시스템에 이용되는 반도체 기억 장치
KR987000111A (ko) 게임기 및 그를 이용한 게임기 시스템(Game Machine and Game Machine System Using the Same)
TW324079B (en) A memory system and a semiconductor memory system using the memory system
KR890006019A (ko) 토큰패싱 버스방식을 사용한 네트워크 시스템
KR850006652A (ko) 프로세스와 메모리를 내장한 집적회로와 그것을 사용한 시스템
KR920004996A (ko) 전자기기장치
KR960024781A (ko) 최대수요전력 제어장치
KR910001565A (ko) 멀티프로세서 시스템
KR970068365A (ko) 통신제어장치 및 그것을 사용한 통신시스템
KR890015108A (ko) 데이타 전송 제어 시스템
KR920000034A (ko) Dma 콘트롤러
KR960039740A (ko) 전자기기 및 그 통신 제어방법
KR890007168A (ko) 프로필 및/또는 칫수 측정 시스템의 데이터 전송 버스
KR970003200A (ko) 동적 랜덤 억세스 메모리에 대한 메모리 억세스 시스템
KR19990026343A (ko) 직병렬 데이터 전송을 위한 적응가능한 인터페이스 회로
KR910700494A (ko) 전송선용 수치제어장치
KR970009053A (ko) Atm 스위치의 어드레스 생성 회로
KR980004958A (ko) 반도체 메모리 장치
KR970016983A (ko) 버퍼를 이용한 그로벌버스 정합장치
KR970071307A (ko) 데이터 전송회로
KR970049718A (ko) 데이터 공유 방법
KR880700606A (ko) 시스템 프로세서 인터페이스 장치
KR920020884A (ko) 버스 점유 중재장치
KR100537198B1 (ko) 반도체집적회로의 데이터 멀티플렉싱 장치
KR960020277A (ko) 사설교환기에서의 메세지 전송장치

Legal Events

Date Code Title Description
A201 Request for examination
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090410

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee