KR970068172A - 백바이어스전압 레벨 감지회로 - Google Patents

백바이어스전압 레벨 감지회로 Download PDF

Info

Publication number
KR970068172A
KR970068172A KR1019960007934A KR19960007934A KR970068172A KR 970068172 A KR970068172 A KR 970068172A KR 1019960007934 A KR1019960007934 A KR 1019960007934A KR 19960007934 A KR19960007934 A KR 19960007934A KR 970068172 A KR970068172 A KR 970068172A
Authority
KR
South Korea
Prior art keywords
pull
back bias
voltage
pmos
terminal
Prior art date
Application number
KR1019960007934A
Other languages
English (en)
Other versions
KR100206897B1 (ko
Inventor
박진석
전영현
Original Assignee
문정환
엘지반도체 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 문정환, 엘지반도체 주식회사 filed Critical 문정환
Priority to KR1019960007934A priority Critical patent/KR100206897B1/ko
Publication of KR970068172A publication Critical patent/KR970068172A/ko
Application granted granted Critical
Publication of KR100206897B1 publication Critical patent/KR100206897B1/ko

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/165Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values
    • G01R19/16504Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values characterised by the components employed
    • G01R19/16519Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values characterised by the components employed using FET's
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/165Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values
    • G01R19/16533Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values characterised by the application
    • G01R19/16538Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values characterised by the application in AC or DC supplies
    • G01R19/16552Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values characterised by the application in AC or DC supplies in I.C. power supplies

Abstract

본 발명은 백바이어스 전압을 안정화 시키는 기술에 관한 것으로, 종래의 백바이어스전압 발생기의 레벨감지기에 있어서는 백바이어스 전압을 분배하여 그 분배전압을 근거로 발진인에이블신호를 출력하게 되어 있어 그 구성의 특성상 백바이어스전압의 변화를 보다 정밀하게 감지하는데 어려움이 있고, 이로 인하여 외부전압의 변동에 무관하게 백바이어스전압을 소망하는 레벨로 일정하게 유지할 수 없는 결함이 있었다. 따라서, 본 발명은 이를 해결하기 위하여 외부전압(Vcc)과 일정한 폭을 갖는 풀업제어전압(PU)을 출력하는 풀업바이어스부(41)와, 풀다운제어전압(NB)과 일정한 폭을 갖는 풀다운제어전압(NB)을 출력하는 풀다운 바이어스부(42)와, 상기 풀업제어전압(PU)을 이용하여 외부전압(Vcc)의 변동에 관계없이 일정한 기준전류를 입력받고, 상기 풀다운제어전압(NB)의 변동에 따라 “하이” 또는 “로우”레벨의 신호를 출력하는 백바이어스 레벨감지부(43)와, 상기 백바이어스 레벨감지부(43)의 출력신호를 근거로 발진인에이블신호(OSCEN)를 생성하여 백바이어스전압 발진기측으로 출력하는 발진인에이블신호 출력부(44)로 백바이어스전압 레벨 감지회로를 구현한 것이다.

Description

백바이어스전압 레벨 감지회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제4도는 본 발명에 의한 백바이어스전압 레벨 감지기의 일실시 예시 회로도.

Claims (4)

  1. 외부전압(Vcc)과 일정한 폭을 갖는 풀업제어전압(PU)을 출력하는 풀업바이어스부(41)와, 풀다운제어전압(NB)과 일정한 폭을 갖는 풀다운제어전압(NB)을 출력하는 풀다운바이어스부(42)와, 상기 풀업제어전압(PU)을 이용하여 외부전압(Vcc)의 변동에 관계없이 일정한 기준전류를 입력받고, 상기 풀다운제어전압(NB)의 변동에 따라 “하이” 또는 “로우”레벨의 신호를 출력하는 백바이어스 레벨감지부(43)와, 상기 백바이어스 레벨감지부(43)의 출력신호를 근거로 발진인에이블신호(OSCEN)를 생성하여 백바이어스전압 발진기측으로 출력하는 발진인에이블신호 출력부(44)로 구성한 것을 특징으로 하는 백바이어스전압 레벨 감지회로.
  2. 제1항에 있어서, 풀업바이어스부(41)는 외부전압(Vcc) 단자를 피모스 및 엔모스(PM41, NM41), (PM42,NM42)를 각기 통해 접지단자(VSS)에 접속한 후 상기 피모스(PM41) 및 엔모스(NM41)의 드레인 공통접속점을 엔모스(NM41), (NM42)의 게이트에 공통 접속하고, 상기 피모스(PM42) 및 엔모스(NM42)의 드레인 공통접속점을 피모스(PM41)(PM42)의 게이트에 공통 접속하여 이 접속점을 풀업제어전압(PU)단자에 접속하여 구성한 것을 특징으로 하는 백바이어스전압 레벨 감지회로.
  3. 제1항에 있어서, 풀다운바이어스부(42)는 외부전압(Vcc) 단자를 피모스 및 엔모스(PM43, NM43), (PM44,NM44)를 각기 통해 백바이어스전압(VBB)단자에 접속한 후 상기 피모스(PM43) 및 엔모스(NM43)의 드레인 공통접속점을 피모스(PM43), (PM44)의 게이트에 공통 접속하고, 상기 피모스(PM44) 및 엔모스(NM44)의 드레인 공통접속점을 2피모스(PM44) 및 엔모스(PM43)의 게이트에 공통 접속하여 이 접속점을 풀다운제어전압(NB)단자에 접속하여 구성한 것을 특징으로 하는 백바이어스전압 레벨 감지회로.
  4. 제1항에 있어서, 백바이어스 레벨감지부(43)는 외부전압(Vcc) 단자를 피모스(PM45) 및 엔모스(NM45)를 통해 접지단자(Vss)에 접속한 후 상기 풀업제어전압(PU) 단자를 그 피모스(PM45)의 게이트에 접속하고, 상기 풀다운제어전압(NB) 단자를 그 엔모스(NM45)의 게이트에 접속하여 구성한 것을 특징으로 하는 백바이어스전압 레벨 감지회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960007934A 1996-03-22 1996-03-22 백바이어스전압 레벨 감지회로 KR100206897B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960007934A KR100206897B1 (ko) 1996-03-22 1996-03-22 백바이어스전압 레벨 감지회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960007934A KR100206897B1 (ko) 1996-03-22 1996-03-22 백바이어스전압 레벨 감지회로

Publications (2)

Publication Number Publication Date
KR970068172A true KR970068172A (ko) 1997-10-13
KR100206897B1 KR100206897B1 (ko) 1999-07-01

Family

ID=19453724

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960007934A KR100206897B1 (ko) 1996-03-22 1996-03-22 백바이어스전압 레벨 감지회로

Country Status (1)

Country Link
KR (1) KR100206897B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100307534B1 (ko) * 1999-09-07 2001-11-05 김영환 백 바이어스 레벨 센싱 회로

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100307534B1 (ko) * 1999-09-07 2001-11-05 김영환 백 바이어스 레벨 센싱 회로

Also Published As

Publication number Publication date
KR100206897B1 (ko) 1999-07-01

Similar Documents

Publication Publication Date Title
KR960011205B1 (ko) 반도체메모리장치의 안정된 파워-온을 위한 스타트-엎회로
KR950020698A (ko) 동작전압의 변동에 대응 가능한 반도체집적회로의 입력버퍼회로
KR960043513A (ko) 반도체 장치의 파워-업 리세트 신호 발생 회로
KR920017116A (ko) 전류 감지 증폭회로
KR970068172A (ko) 백바이어스전압 레벨 감지회로
US4774692A (en) Sense circuit of a semiconductor memory device
KR970051214A (ko) 메모리의 어드레스 천이 검출회로
KR950012703A (ko) 반도체 메모리 장치의 데이타 입력 버퍼
KR950029773A (ko) 전압 레벨 검출 회로 및 반도체 기억 장치
KR960002357A (ko) 센스앰프
GB2302750A (en) A sense amplifier in a semiconductor device
KR100221658B1 (ko) 다이나믹 바이어스 회로
KR960039347A (ko) 반도체 집적 회로
KR100265594B1 (ko) 파워-업회로
KR100231430B1 (ko) 반도체 메모리소자의 데이터출력 버퍼회로
KR950015748A (ko) 반도체메모리장치의 승압레벨 감지회로
KR940007751Y1 (ko) 기억소자의 데이타 감지회로
KR200273612Y1 (ko) 노이즈에 강한 기판 바이어스전위 감지 장치
KR19990006009A (ko) 반도체 메모리 소자의 파워업 장치
KR910007239A (ko) 푸쉬풀 출력회로
KR950001120Y1 (ko) 전원 전압 변동 검출 회로
KR960018824A (ko) 번-인시 외부전압 감지가 가능한 내부전압 발생회로
KR930005214B1 (ko) 전원전압변동 검출회로
KR200210110Y1 (ko) 오버스트로크방지용 액셀레이터 케이블
KR930013737A (ko) 전원 레벨 검출회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100325

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee