KR970055636A - 데이타 출력 버퍼 - Google Patents

데이타 출력 버퍼 Download PDF

Info

Publication number
KR970055636A
KR970055636A KR1019950053519A KR19950053519A KR970055636A KR 970055636 A KR970055636 A KR 970055636A KR 1019950053519 A KR1019950053519 A KR 1019950053519A KR 19950053519 A KR19950053519 A KR 19950053519A KR 970055636 A KR970055636 A KR 970055636A
Authority
KR
South Korea
Prior art keywords
pull
output
transistor
control means
signal
Prior art date
Application number
KR1019950053519A
Other languages
English (en)
Inventor
김창래
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950053519A priority Critical patent/KR970055636A/ko
Publication of KR970055636A publication Critical patent/KR970055636A/ko

Links

Abstract

1. 청구범위에 기재된 발명이 속하는 기술 분야
리이드 동작시 전원라인(power line)의 노이즈가 억제된 반도체 메모리 장치의 데이타 출력 버퍼회로에 관한 것이다.
2. 발명이 해결하려고 하는 기술적 과제
다수개의 I/O를 갖는 반도체 장치에 있어서 I/O천이시 노이즈에 의한 칩의 오동작 및 속도저하를 제거하여 안정된 상기 칩의 동작을 보장하는 수단을 제공함에 있다.
3. 발명의 해결방법의 요지
센스증폭기의 출력신호 및 데이타 출력인에이블 신호를 조합하여 출력하는 각기의 게이트 수단과, 상기 게이트 수단의 출력단과 연결되고 그 조합된 신호를 각기 지연 및 반전하는 제1제어 수단과, 한측은 상기 제1제어수단의 지연단과 연결되고 타측은 상기 제1제어수단의 반전단과 연결되는 노말입출력드라이브 수단과 상기 노말입출력드라이버 수단의 출력단과 반대의 레벨을 발생하기 위한 풀업트랜지스터와 풀다운트랜지스터를 가지는 더미입출력드라이버 수단과 상기 게이트 수단의 조합된 신호를 지연하여 상기 풀다운트랜지스터를 제어하는 제2제어 수단과 상기 게이트 수단의 조합된 신호를 잔전하여 상기 풀다운트랜지스터를 제어하는 제3제어수단을 가지는 것을 요지로 한다.
4. 발명의 중요한 용도
반도체 메모리 장치의 데이타 출력버퍼회로에 적합하게 사용된다.

Description

데이타 출력버퍼
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명의 일 실시예에 따른 데이타 출력 버퍼의 회로.
제4도는 제3도에 따른 타이밍도.

Claims (9)

  1. 리이디 동작시에 데이타 출력버퍼의 출력단에 입출력 레벨의 천이에 의해 발생되는 내부전원전압 라인의 노이즈 발생을 감속하기 위한 반도체 메모리 장치의 데이타 출력 버퍼회로에 있어서: 센스증폭기의 출력신호 및 데이타 출력인에이블 신호를 조합하여 출력하는 각기의 게이트 수단과, 상기 게이트 수단의 출력단과 연결되고 그 조합된 신호를 각기 지연 및 반전하는 제1제어 수단과, 한측은 상기 제1제어수단의 지연단과 연결되고 타측은 상기 제1제어수단의 반전단과 연결되는 노말입출력드라이브 수단과 상기 노말입출력드라이버 수단의 출력단과 반대의 레벨을 발생하기 위한 풀업트랜지스터와 풀다운트랜지스터를 가지는 더미입출력드라이버 수단과: 상기 게이트 수단의 조합된 신호를 지연하여 상기 풀업트랜지스터를 제어하는 제2제어 수단과; 상기 게이트 수단의 조합된 신호를 반전하여 상기 풀다운트랜지스터를 제어하는 제3제어수단을 가지는 것을 특징으로 하는 반도체 메모리 장치의 데이타 출력버퍼회로.
  2. 제1항에 있어서 : 상기 게이트 수단은 제1상태의 상기 센스증폭기의 출력신호와 상기 데이타출력인에이블 신호가 수신되는 제1난드게이트와 제2상태의 상기 센스증폭기의 출력신호와 상기 데이타출력인에이블신호가 수신되는 제2난드게이트로 구비되는 것을 특징으로 하는 반도체 메모리 장치의 데이타 출력버퍼회로.
  3. 제1항에 있어서; 상기 지연단은 제1, 2인버터로 구비되는 것을 특징으로 하는 반도체 메모리 장치의 데이타 출력버퍼회로.
  4. 제1항에 있어서; 상기 반전단은 제3인버터로 구비되는 것을 특징으로 하는 반도체 메모리 장치의 데이타 출력버퍼회로.
  5. 제1항에 있어서; 상기 노말입출력드라이버 수단은 피형 모오스 트랜지스터와 엔형 모오스 트린지스터의 채널이 직렬로 접지전압라인과 연결되는 것을 특징으로 하는 반도체 메모리 장치의 데이타 출력버퍼회로.
  6. 제1항에 있어서; 상기 더미입출력드라이버 수단은 상기 풀업트랜지스터와 풀다운트랜지스터의 채널이 직렬로 접지전압라인과 연결되는 것을 특징으로 하는 반도체 메모리 장치의 데이타 출력버퍼회로.
  7. 제6항에 있어서; 상기 풀업트랜지스터와 풀다운트랜지스터는 각기 피형 모오스 트랜지스터와 엔형 모오스트랜지서터임을 특징으로 하는 반도체 메모리 장치의 데이타 출력버퍼회로.
  8. 제1항에 있어서; 상기 제2제어수단은 제4, 5인버터로 구비되는 것을 특징으로 하는 반도체 메모리 장치의 데이타 출력버퍼회로.
  9. 제1항에 있어서; 상기 제3제어수단은 제6인버터로 구비되는 것을 특징으로 하는 반도체 메모리 장치의 데이타 출력버퍼회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950053519A 1995-12-21 1995-12-21 데이타 출력 버퍼 KR970055636A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950053519A KR970055636A (ko) 1995-12-21 1995-12-21 데이타 출력 버퍼

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950053519A KR970055636A (ko) 1995-12-21 1995-12-21 데이타 출력 버퍼

Publications (1)

Publication Number Publication Date
KR970055636A true KR970055636A (ko) 1997-07-31

Family

ID=66646695

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950053519A KR970055636A (ko) 1995-12-21 1995-12-21 데이타 출력 버퍼

Country Status (1)

Country Link
KR (1) KR970055636A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100643912B1 (ko) * 2004-11-03 2006-11-10 매그나칩 반도체 유한회사 데이터 출력버퍼

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100643912B1 (ko) * 2004-11-03 2006-11-10 매그나칩 반도체 유한회사 데이터 출력버퍼

Similar Documents

Publication Publication Date Title
KR930008859A (ko) 직류 전류를 제거한 데이타 출력 버퍼
KR940008091A (ko) 개량된 소프트 에러 저항을 갖는 모스 에스램(mos sram), 고전위 전원 전압강하 검출회로, 상보 신호 천이 검출회로 및 개량된 내부신호 시간마진을 갖는 반도체 장치
US5949721A (en) Data output related circuit which is suitable for semiconductor memory device for high -speed operation
KR950001761A (ko) 반도체 집적회로의 데이타 출력버퍼
KR910014939A (ko) 노이즈로 인한 오동작을 방지하기 위한 반도체 장치
KR930003146A (ko) 어드레스 천이 검출회로 (atd)를 내장한 반도체 메모리장치
KR970012788A (ko) 반도체 기억장치
KR960009408A (ko) 노이즈 감소 출력 버퍼
KR100247472B1 (ko) 반도체기억장치및반도체집적회로장치
KR890007503A (ko) 반도체집적회로
KR970060224A (ko) 반도체기억장치
KR970055636A (ko) 데이타 출력 버퍼
KR100422821B1 (ko) 출력 버퍼 장치
KR910017758A (ko) 반도체 회로 장치
KR100260358B1 (ko) 반도체 메모리소자의 출력버퍼회로
KR200252132Y1 (ko) 반도체 회로의 멀티 비트 데이터 출력 버퍼
US8988959B2 (en) Circuit and method for dynamically changing a trip point in a sensing inverter
KR940008285B1 (ko) 최소의 잡음을 가지는 데이타출력 드라이버
KR930010991A (ko) 저잡음을 가지는 데이타 출력 드라이버
KR970017637A (ko) 반도체 메모리장치의 센스앰프 제어회로
KR960001961A (ko) 입력버퍼
KR100344760B1 (ko) 반도체 메모리의 출력 버퍼 회로
KR980004985A (ko) 반도체 메모리 장치의 스큐 로직 회로
KR100444316B1 (ko) 반도체 메모리장치의 입력버퍼
KR950022113A (ko) 데이타 출력버퍼

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application