KR970031356A - 전압제어 발진기의 소비전력 감축회로 - Google Patents
전압제어 발진기의 소비전력 감축회로 Download PDFInfo
- Publication number
- KR970031356A KR970031356A KR1019950043495A KR19950043495A KR970031356A KR 970031356 A KR970031356 A KR 970031356A KR 1019950043495 A KR1019950043495 A KR 1019950043495A KR 19950043495 A KR19950043495 A KR 19950043495A KR 970031356 A KR970031356 A KR 970031356A
- Authority
- KR
- South Korea
- Prior art keywords
- power
- current
- square wave
- voltage
- signal
- Prior art date
Links
- 238000006243 chemical reaction Methods 0.000 claims abstract 5
- 239000003990 capacitor Substances 0.000 claims abstract 2
- 230000003111 delayed effect Effects 0.000 claims abstract 2
- 230000010356 wave oscillation Effects 0.000 claims abstract 2
- 230000010355 oscillation Effects 0.000 abstract 2
- 230000007704 transition Effects 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 3
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/01—Details
- H03K3/012—Modifications of generator to improve response time or to decrease power consumption
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/023—Generators characterised by the type of circuit or by the means used for producing pulses by the use of differential amplifiers or comparators, with internal or external positive feedback
- H03K3/0231—Astable circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/099—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
본 발명은 PLL을 사용하고 있는 시스템의 전력 소모를 줄이기 위한 전원-다운 모드시 VCO의 발진 동작을 멈추게 함으로써 시스템의 전류를 최소화하면서 전원-업시에 전원-다운시의 출력 주파수간 그대로 과도기없이 정상 주파수로 복귀할 수 있도록 한 전압제어발진기의 소비전력 감축회로에 관한 것인 바, 그 특징온 입력전압을 전류로 변환하는 전압/전류 변환수단과, 상기 전압/전류 변환수단의 출력 전류와 주파수 출력단의 피드백신호에 의해 캐패시터 충/방전을 실시하여 그 입력전류에 따른 임의 주파수의 구형파신호를 발생시키는 구형파 발생수단과, 상기 구형파 발생수단의 출력을 래치하여 상기 구형파 발생수단으로의 피드백 신호를 얻어내고 임의 주파수신호를 출력시키는 래치수단과, 상기 전압/전류 변환수단으로부터 구형파 발생수단으로 이어지는 전류출력라인을 전원-다운모드 구동신호에 의해 스위칭하여 VCO의 구형파 발진동작을 전원 모드에 따라 제어하는 전원-다운수단과, 상기 전원-다운수단을 전원-다운모드 구동신호에 의해 제어하기 위해 임의 지연된 각각 다른 논리의 비중첩 제어신호를 만들고 VCO 발진시 상기 전원-다운수단에서의 리플을 제거하기 위해 전원-업 초기 일정한 시간동안 동일 논리의 비중첩 제어신호를 발생시키는 비중첩 제어신호 발생수단으로 구성함에 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1도는 종래의 전압제어발진기 구성회로도.
제 2도는 본 발명에 의한 전압제어발진기의 일 실시예를 보인 회로도.
제 3도는 제 2도의 비중첩 제어신호 발생회로부의 일 실시예를 보인 회로도.
Claims (3)
- 입력전압을 전류로 변환하는 전압/전류 변환수단과, 상기 전압/전류 변환수단의 출력 전류와 주파수 출력단의 피드백신호에 의해 캐패시터 충/방전을 실시하여 그 입력전류에 따른 임의 주파수의 구형파신호를 발생시키는 구형파 발생수단과, 상기 구형파 발생수단의 출력을 래치하여 상기 구형파 발생수단으로의 피드백 신호를 얻어내고 임의 주파수신호를 출력시키는 래치수단과, 상기 전압/전류 변환수단으로부터 구형파 발생수단으로 이어지는 전류 출력라인을 전원-다운모드 구동신호에 의해 스위칭하여 VCO의 구형파 발진동작을 전원모드에 따라 제어하는 전원-다운수단과, 상기 전원-다운수단을 전원-다운모드 구동신호에 의해 제어하기 위해 임의 지연된 각각 다른 논리의 비중첩 제어신호를 만들고 VCO 발진시 상기 전원-다운수단에서의 리플을 제거하기 위해 전원-업 초기 일정한 시간동안 동일 논리의 비중첩 제어신호를 발생시키는 비중첩 제어신호 발생수단으로 구성함을 특징으로 하는 전압제어발진기의 소비전력 감축회로.
- 제 1항에 있어서, 상기 전원-다운수단은 각각의 비중첩 제어신호(A) (B)에 의해 전압/전류 변환수단으로부터 구형파 발생수단으로 이어지는 전류 출력라인을 스위칭하는 전류 출력 스위칭부(41)와, 전원-업시에 초기 일정한 시간동안 비중첩 제어신호에 의해 동작되어 전압/전류 변환수단으로부터 구형파 발생수단으로 이어지는 전류출력라인의 잔류리플을 제거하기 위한 리플 제거부(42)로 구성함을 특징으로 하는 전압제어발진기의 소비전력 감축회로.
- 제 1항에 있어서, 상기 비중첩 제어신호 발생수단은 비중첩되는 두 제어신호(A) (B)를 발생시키기 위해 전원-다운모드 구동신호(PWR-DWN)를 위상 반전시키는 인버터(IV2), 상기 인버터를 거쳐 위상 반전된 신호와 인버터를 거치지 않은 원래의 신호를 전원-업 초기 일정한 시간동안 동일 논리의 비중첩 제어신호를 발생시키고, 소정 시간동안 지연시켜 각각 다른 논리의 두 비중첩 제어신호(A) (B)를 발생시키는 낸드 게이트(ND2)(ND3) 및 다수의 인버터(IV3∼IV14)로 구성함을 특징으로 하는 전압제어발진기의 소비전력 감축회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950043495A KR0144998B1 (ko) | 1995-11-24 | 1995-11-24 | 전압제어 발진기의 소비전력 감축회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950043495A KR0144998B1 (ko) | 1995-11-24 | 1995-11-24 | 전압제어 발진기의 소비전력 감축회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970031356A true KR970031356A (ko) | 1997-06-26 |
KR0144998B1 KR0144998B1 (ko) | 1998-08-17 |
Family
ID=19435566
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950043495A KR0144998B1 (ko) | 1995-11-24 | 1995-11-24 | 전압제어 발진기의 소비전력 감축회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0144998B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100626387B1 (ko) | 2004-09-22 | 2006-09-20 | 삼성전자주식회사 | 반도체 메모리 장치의 발진회로 |
-
1995
- 1995-11-24 KR KR1019950043495A patent/KR0144998B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR0144998B1 (ko) | 1998-08-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107294506B (zh) | 晶体振荡器电路 | |
JP6211822B2 (ja) | 電力供給回路 | |
KR100244465B1 (ko) | 동기식 승압전압 발생기 | |
JPH0774623A (ja) | プログラマブル周波数発生装置 | |
JPH1065530A (ja) | チャージポンプ回路及びそれを用いたpll回路 | |
WO1998025348A1 (en) | Method and apparatus for generating waveforms using adiabatic circuitry | |
KR100293769B1 (ko) | 전하 펌핑 회로 및 pll 주파수 합성기 | |
JP3784326B2 (ja) | Dc/dcスイッチングコンバータ | |
KR970031356A (ko) | 전압제어 발진기의 소비전력 감축회로 | |
US20020167364A1 (en) | Bipolar ring oscillator with enhanced startup and shutdown | |
US7271626B1 (en) | Suppression of parasitic ringing at the output of a switched capacitor DC/DC converter | |
JPH1197989A (ja) | 誤動作防止機能を有するパルス信号生成装置 | |
JP2023552890A (ja) | Rc発振回路 | |
JPH06196940A (ja) | パルス幅変調増幅回路 | |
JP3654103B2 (ja) | スイッチ制御回路 | |
KR930003904Y1 (ko) | 순간안정 클럭재생 회로 | |
US5247266A (en) | Oscillation inducing cicuit | |
KR100572308B1 (ko) | 주파수 체배기_ | |
KR20010062082A (ko) | 전력 소비가 적고 단시간에 안정하게 되는 발진기 | |
KR100186311B1 (ko) | 발진기 회로 | |
KR100884263B1 (ko) | 주파수 발진 지연 회로 및 이를 구동하는 방법 | |
US8294496B2 (en) | Sawtooth oscillator | |
JP3976909B2 (ja) | 電圧制御発振器 | |
KR100206925B1 (ko) | 램의 마이너스클럭펄스 발생회로 | |
KR970060704A (ko) | 초음파 발진 제어회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20100413 Year of fee payment: 13 |
|
LAPS | Lapse due to unpaid annual fee |