KR970022729A - 프로그램가능한 맵핑회로 - Google Patents

프로그램가능한 맵핑회로 Download PDF

Info

Publication number
KR970022729A
KR970022729A KR1019950038886A KR19950038886A KR970022729A KR 970022729 A KR970022729 A KR 970022729A KR 1019950038886 A KR1019950038886 A KR 1019950038886A KR 19950038886 A KR19950038886 A KR 19950038886A KR 970022729 A KR970022729 A KR 970022729A
Authority
KR
South Korea
Prior art keywords
bit
data
address
generating
cases
Prior art date
Application number
KR1019950038886A
Other languages
English (en)
Other versions
KR0153051B1 (ko
Inventor
임준혁
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950038886A priority Critical patent/KR0153051B1/ko
Publication of KR970022729A publication Critical patent/KR970022729A/ko
Application granted granted Critical
Publication of KR0153051B1 publication Critical patent/KR0153051B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Executing Machine-Instructions (AREA)
  • Read Only Memory (AREA)

Abstract

본 발명은 프로그램가능한 맵핑회로를 공개한다. 그 회로는 복수개의 경우의 수 각각에 대한 소정수의 n비트 경계면 데이타를 저장하고 입력되는 어드레스에 해당하는 상기 n비트 경계면 데이타를 출력하는 경계면 데이타 저장수단, 상기 복수개의 경우의 수중 하나의 경우를 상기 데이타 저장수단의 상위 어드레스로 프리세트가능하고, 상기 소정수의 n비트 경계면 데이타를 발생하기 위한 어드레스를 하위 어드레스로 상기 경계면 데이타 저장수단으로 입력하기 위한 어드레스 발생수단, 상기 경계면 데이타 저장수단으로부터 순차적으로 출력되는 상기 각 경우에 대한 소정수의 n비트 경계면 데이타와 n비트의 입력 데이타를 순차적으로 비교하여 n비트의 출력신호를 발생하기 위한 비교수단, 및 상기 n비트의 출력신호를 부호화하기 위한 부호화수단으로 구성되어 있다. 따라서, n비트의 데이타를 소정비트의 데이타로 랩핑하기 위한 경우의 수가 복수개 있을 경우, 각각의 경우에 대한 맵핑동작을 하나의 회로를 이용하여 손쉽게 수행할 수 있다.

Description

프로그램가능한 맵핑회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 실시예의 프로그램이 가능한 맵핑회로의 블럭도이다.
제2도는 제1도에 나타낸 롬 클럭 발생회로의 동작 타이밍도이다.
제3도는 어드레스 디코더(12)의 출력 과형을 나타내는 것이다.
제4도는 본 발명의 데이타 저장회로의 회로도이다.

Claims (4)

  1. 복수개의 경우의 수 각각에 대한 소정수의 n비트 경계면 데이타를 저장하고 입력되는 어드레스에 해당하는 상기 n비트 경계면 데이타를 출력하는 경계면 데이타 저장수단 ; 상기 복수개의 경우의 수중 하나의 경우를 상기 데이타 저장수단의 상위 어드레스로 프로세트가능하고, 상기 소정수의 n비트 경계면 데이타를 발생하기 위한 어드레스를 하위 어드레스로 상기 경계면 데이타 저장수단으로 입력하기 위한 어드레스 발생수단 ; 상기 경계면 데이타 저장수단으로부터 순차적으로 출력되는 상기 각 경우에 대한 소정수의 n비트 경계면 데이타와 n비트의 입력 데이타를 순차적으로 비교하여 n비트의 출력신호를 발생하기 위한 비교수단 ; 및 상기 n비트의 출력신호를 부호화하기 위한 부호화수단을 구비한 것을 특징으로 하는 프로그램가능한 맵핑회로.
  2. n비트의 데이타를 n/2비트의 데이타로 맵핑하는 경우의 수가 복수개이고, 상기 복수개의 경우의 수 각각에 대한 n개의 n비트의 경계면 데이타를 저장하고 입력되는 어드레스에 해당하는 상기 n비트의 경계면 데이타를 출력하기 위한 저장수단 ; 상기 복수개의 경우의 수중 하나의 경우를 상기 어드레스의 상위 어드레스로 프리세트가능하고, 상기 n개의 n비트 경계면 데이타를 상기 어드레스의 하위 어드레스로 발생하기 위한 어드레스 발생수단 ; 상기 어드레스 발생수단으로부터 출력되는 n개의 n비트 경계면 데이타와 상기 n비트 입력 데이타를 순차적으로 각각 비교하여 n비트의 출력 데이타를 발생하기 위한 비교수단 ; 및 상기 비교수단으로부터의 n비트 출력 데이타를 상기 2/n비트의 데이타로 부호화하기 위한 부호화수단을 구비한 것을 특징으로 하는 맵핑회로.
  3. 8비트의 데이타를 4비트의 데이타로 맵핑하는 경우의 숫자 복수개이고, 사익 복수개의 경우의 수 각각에 대한 8개의 8비트의 경계면 데이타를 저장하고 입력되는 어드레스에 해당하는 상기 8비트 경계면 데이타를 출력하기 위한 저장수단 ; 상기 복수개의 경우의 수중 하나의 경우를 상기 어드레스의 상위 어드레스로 프리세트가능하고, 상기 8개의 8비트 경계면 데이타를 상기 어드레스의 하위 어드레스로 발생하기 위한 어드레스 발생수단 ; 상기 어드레스 발생수단으로부터 출력되는 8개의 8비트 경계면 데이타와 상기 8비트 입력 데이타를 순차적으로 각각 비교하여 8비트의 출력 데이타를 발생하기 위한 비교수단 ; 및 상기 비교수단으로부터의 8비트 출력 데이타를 상기 4비트의 데이타로 부호화하기 위한 부호화수단을 구비한 것을 특징으로 하는 맵핑회로.
  4. 제3항에 있어서, 상기 비교수단은 상기 하위 어드레스 신호를 입력하여 디코딩하기 위한 디코딩수단 ; 및 상기 디코딩수단의 출력신호에 응답하여 인에블되고 상기 비교수단으로 8비트의 출력 데이타를 순차적으로 저장하고 저장된 8비트 데이타를 동시에 상기 부호화 수단으로 출력하기 위한 데이타 저장수단을 더 구비한 것을 특징으로 하는 프로그램 가능한 맵핑회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950038886A 1995-10-31 1995-10-31 프로그램가능한 맵핑회로 KR0153051B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950038886A KR0153051B1 (ko) 1995-10-31 1995-10-31 프로그램가능한 맵핑회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950038886A KR0153051B1 (ko) 1995-10-31 1995-10-31 프로그램가능한 맵핑회로

Publications (2)

Publication Number Publication Date
KR970022729A true KR970022729A (ko) 1997-05-30
KR0153051B1 KR0153051B1 (ko) 1998-11-16

Family

ID=19432449

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950038886A KR0153051B1 (ko) 1995-10-31 1995-10-31 프로그램가능한 맵핑회로

Country Status (1)

Country Link
KR (1) KR0153051B1 (ko)

Also Published As

Publication number Publication date
KR0153051B1 (ko) 1998-11-16

Similar Documents

Publication Publication Date Title
EP0342832B1 (en) Dynamic feedback arrangement scrambling technique keystream generator
ES2193940T3 (es) Aparato de interfaz elastica y metodo relacionado.
KR920007336A (ko) 디지탈 회로
CA2139972A1 (en) Data converting device
KR900702499A (ko) 비디오 신호를 발생시키기 위한 방법 및 장치
KR960035436A (ko) 고밀도 판독 전용 메모리 장치와 디지탈 신호 회복 방법
KR970017669A (ko) 기억 분해능을 가변할 수 있는 불휘발성 다치 메모리 장치
EP0297581A3 (en) Pseudo-noise sequence generator
JPH06253134A (ja) 画像処理装置
KR970022729A (ko) 프로그램가능한 맵핑회로
JPS58168347A (ja) 同期符号検出回路
KR860003555A (ko) 디스크 제어기용 비트스트림 구성장치
CA2220644A1 (en) Method and system for encoding and decoding typographic characters
KR960006289A (ko) 리 프로그램 가능한 프로그램어블 로직 어래이
KR880011696A (ko) 패턴표시신호 발생장치 및 이 장치를 사용한 표시장치
KR960020008A (ko) 아날로그/디지털 변환기
KR920015747A (ko) Ad변환기 및 ad변환 방법
JPS57179982A (en) Memory device
JP2757716B2 (ja) ハフマン符号復号回路
JPH05289938A (ja) メモリアクセス装置
JPS63214456A (ja) 漢字キヤラクタジエネレ−タ
KR970016963A (ko) 메모리 장치의 어드레스 발생회로
KR920009074A (ko) 퍼스널 컴퓨터를 이용한 n비트 디지탈 펄스 발생장치
KR920015334A (ko) 콤팩트 디스크방식 디코우딩 시스템의 병렬처리 디스크램블 회로
KR930015339A (ko) 1비트 2진 데이타의 중간값 결정회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090615

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee