KR970019069A - 저전력 구동회로 - Google Patents
저전력 구동회로 Download PDFInfo
- Publication number
- KR970019069A KR970019069A KR1019950032890A KR19950032890A KR970019069A KR 970019069 A KR970019069 A KR 970019069A KR 1019950032890 A KR1019950032890 A KR 1019950032890A KR 19950032890 A KR19950032890 A KR 19950032890A KR 970019069 A KR970019069 A KR 970019069A
- Authority
- KR
- South Korea
- Prior art keywords
- mos transistor
- type mos
- initial
- driving
- output node
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/01—Modifications for accelerating switching
- H03K19/017—Modifications for accelerating switching in field-effect transistor circuits
- H03K19/01707—Modifications for accelerating switching in field-effect transistor circuits in asynchronous circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0008—Arrangements for reducing power consumption
- H03K19/0013—Arrangements for reducing power consumption in field effect transistor circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/08—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
- H03K19/094—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors
- H03K19/0944—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors using MOSFET or insulated gate field-effect transistors, i.e. IGFET
- H03K19/0948—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors using MOSFET or insulated gate field-effect transistors, i.e. IGFET using CMOS or complementary insulated gate field-effect transistors
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Power Engineering (AREA)
- Electronic Switches (AREA)
- Logic Circuits (AREA)
Abstract
본 발명은 입력의 레벨이 변환될 때 초기에는 큰전압으로 빠르게 스위칭시켜 준 다음 정상상태에서는 초기구 종전압보다 낮은 전압으로 스윙시켜 소비전력을 최소화할 수 있는 저전력 구동회로에 관한 것이다.
본 발명은 입력을 출력노드를 통해 출력하기 위한 입력이 각각 게이트에 인가되는 제1P형 모스 트랜지스터와 제1N형 모스 트랜지스터로 구성된 구동부와, 입력의 레벨이 변환될 때 출력노드를 큰 전압으로 빠르게 구동시켜 주기 위한 제1 및 제2인버터를 통과한 출력노드의 신호가 각각 게이트에 인가되는 제2P형 모스 트랜지스터와 제2N형 모스 트랜지스터로 구성된 초기구동부와, 초기구동후 초기구동전압보다 낮은 전압으로 출력노드를 구동시켜 주기 위한 제1인버터를 통과한 출력노드의 신호가 각각 게이트에 인가되는 제3P형 모스 트랜지스터와 제3N형 모스 트랜지스터로 구성된 정상상태 구동부로 이루어졌다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 실시예에 따른 전전력 구동회로도.
Claims (4)
- 입력을 출력노드를 통해 출력하기 위한 구동부와, 입력의 레벨이 변환될 때 출력노드를 큰 전압으로 빠르게 구동시켜 주기 위한 초기구동부와, 초기구동후 초기구동전압보다 낮은 전압으로 출력노드를 구동시켜 주기 위한 정상상태 구동부를 포함하는 것을 특징으로 하는 저전력구동회로.
- 제1항에 있어서, 구동부는 입력신호가 각각 게이트에 인가되는 제1P형 모스 트랜지스터와 제1N형 모스 트랜지스터로 구성된 것을 특징으로 하는 저전력 구동회로.
- 제1항에 있어서, 초기구동부는 제1 및 제2인버터를 통과한 출력이 각각 게이트에 인가되는 제2P형 모스 트랜지스터와 제2N형 모스 트랜지스터로 구성된 것을 특징으로 하는 저전력 구동회로.
- 제1항에 있어서, 정상구동부는 제1인버터를 통과한 출력이 각각 게이트에 인가되는 제3P형 모스 트랜지스터와 제3N형 모스 트랜지스터로 구성된 것을 특징으로 하는 저전력 구동회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950032890A KR0172765B1 (ko) | 1995-09-29 | 1995-09-29 | 저전력 구동회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950032890A KR0172765B1 (ko) | 1995-09-29 | 1995-09-29 | 저전력 구동회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970019069A true KR970019069A (ko) | 1997-04-30 |
KR0172765B1 KR0172765B1 (ko) | 1999-03-30 |
Family
ID=19428535
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950032890A KR0172765B1 (ko) | 1995-09-29 | 1995-09-29 | 저전력 구동회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0172765B1 (ko) |
-
1995
- 1995-09-29 KR KR1019950032890A patent/KR0172765B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR0172765B1 (ko) | 1999-03-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR930003556A (ko) | 점진적 턴-온 특성의 cmos 구동기 | |
BR0111865A (pt) | Regulador antagÈnico de duplo acionamento | |
KR880700548A (ko) | Ttl대 cmos입력버퍼 | |
KR930005347A (ko) | 출력 회로 | |
KR970049453A (ko) | N-모스를 이용한 스테이틱 및 다이나믹 전 가산기 | |
KR910002127A (ko) | 전원절환회로 | |
KR890016740A (ko) | Bi-CMOS인버터 회로 | |
EP0905896A3 (en) | Output buffer circuit with 50% Duty Cycle | |
KR970019069A (ko) | 저전력 구동회로 | |
KR860009551A (ko) | 반도체 집적 회로 장치 | |
KR920003703A (ko) | 저 동적 임피던스를 갖는 단일-구동 레벨이동기 | |
KR960036328A (ko) | 반도체 메모리장치의 건레벨신호의 입력회로 | |
KR970019032A (ko) | 신호 레벨 변환 회로(Signal Level Converting Circuit) | |
KR870000804A (ko) | Cmos파워-온 검출회로 | |
KR970022418A (ko) | 전류구동 능력이 큰 게이트 드라이버회로 | |
KR970002549A (ko) | 마이크로 콘트롤러의 전력소비를 감소시키는 모듈별 슬립모드 제어회로 | |
KR970019068A (ko) | 저잡음 출력버퍼회로 | |
KR970008884A (ko) | 가변 구동 능력 출력 버퍼 회로 | |
KR960036334A (ko) | 가변형 지연회로 | |
KR920001854A (ko) | 출력회로장치 | |
KR920020818A (ko) | 전원출력 가변회로 | |
KR970055544A (ko) | 인텐시브 익스클루시브 노어 논리 게이트 회로 | |
KR970049214A (ko) | 고전압 검출회로 | |
KR970072697A (ko) | 트리 스테이트 출력 드라이버 | |
KR970017590A (ko) | 사용전압을 변환할 수 있는 반도체 메모리 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20050923 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |