KR970016932A - 라운딩로직회로 - Google Patents

라운딩로직회로 Download PDF

Info

Publication number
KR970016932A
KR970016932A KR1019950031712A KR19950031712A KR970016932A KR 970016932 A KR970016932 A KR 970016932A KR 1019950031712 A KR1019950031712 A KR 1019950031712A KR 19950031712 A KR19950031712 A KR 19950031712A KR 970016932 A KR970016932 A KR 970016932A
Authority
KR
South Korea
Prior art keywords
rounding
sticky
multiplexer
bit
bits
Prior art date
Application number
KR1019950031712A
Other languages
English (en)
Inventor
김은경
Original Assignee
김주용
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김주용, 현대전자산업 주식회사 filed Critical 김주용
Priority to KR1019950031712A priority Critical patent/KR970016932A/ko
Publication of KR970016932A publication Critical patent/KR970016932A/ko

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

본 발명은 스틱비트를 병렬로 처리하여 속도를 개선시킬 수 있는 마이크로 프로세서의 부동소숫점을 계산하기 위한 라운딩로직회로에 관한 것이다.
본 발명의 라운딩 로직회로는 정도 콘트롤부에 의해 프리-라운드 정규화부에서 출력되는 정규화된 신호로부터 LG 비트를 추출하기 위한 3 : 1 멀티플렉서와, 3 : 1 멀티플렉서로부터 출력되는 신호를 입력하여 스티키비트 “0” 및 스티키 비트 “1”에 대한 4가지의 가능한 라운딩 비트를 각각 발생하기 위한 제1 및 제2로직회로와, 제1 및 제2로직회로에서 출력된 스티키 비트 “0” 및 “1”에 대한 4가지 가능한 라운딩 비트중 하나를 라운딩 콘트롤부에 의해 각각 선택하기 위한 제1 및 제2의 4 : 1 멀티플렉서와, 상기 제1 및 제2의 4 : 1 멀티플렉서로부터 출력되는 스티키 “0” 및 스티키 “1”에 대한 라운딩 비트중 하나를 스티키 비트 발생부의 스티키 비트에 따라 선택하여 라운딩 비트로 출력하기 위한 2 : 1 멀티플렉서로 구성되는 라운딩 비트 발생부와, 프리-라운드 정규화부로부터 출력되는 정규화된 신호와 가수부가 오른쪽으로 시프트되어 출력될 때 최하위비트를 갖는 신호를 각각 논리 오아하기 위한 제1 내지 제3오아 게이트와, 상기 제1 내지 제3오아 게이트의 출력중 하나를 정도 콘트롤부에 의해 선택하여 스티키 비트로 출력하기 위한 제2의 3 : 1 멀티플렉서로 구성되는 스티키 비트 발생부로 이루어졌다.

Description

라운딩로직 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 라운딩회로와 인터페이스되는 주변 회로와의 관계를 나타낸 도면.
제2도는 본 발명의 실시예에 따른 라운더 회로도.
제3도는 제2도의 라운딩로직 회로도.

Claims (4)

  1. 가수부 조정회로와 지수부 조정회로로 이루어져 부동소솟점을 라운딩하는 라운더 회로에 있어서, 스티키 비트 생성시 동시에 라운딩 비트를 발생하기 위한 라운딩 비트 발생부와, 스티키 비트를 생성하기 위한 스티키 비트 발생부로 이루어지는 것을 특징으로 하는 라운딩 로직회로.
  2. 제1항에 있어서, 라운딩 비트 발생부는 정도 콘트롤부에서 출력되는 정보 콘트롤 신호에 따라 프리-라운드 정규화부에서 출력되는 정규화된 신호로부터 LG 비트를 추출하기 위한 제1의 3 : 1 멀티플렉서와, 제1의 3 : 1 멀티플렉서로부터 출력되는 신호를 입력하여 스티키 비트 “0”에 대한 4가지의 가능한 라운딩 비트를 발생하기 위한 제1로직회로와 제1의 3 : 1 멀티플렉서로부터 출력되는 신호를 입력하여 스티키 비트 “1”에 대한 4가지의 가능한 라운딩 비트를 발생하기 위한 제2로직 회로와, 상기 제1로직회로에서 출력된 스티키 비트 “0”에 대한 4가지 가능한 라운딩 비트중 하나를 라운딩 콘트롤부의 라운딩 콘트롤 신호에 따라 선택하기 위한 제1의 4 : 1 멀티플렉서와, 제2로직회로에서 출력된 스티키 비트 “1”에 대한 4가지 가능한 라운딩 비트중 하나를 라운딩 콘트롤부의 라운딩 콘트롤 신호에 따라 선택하기 위한 제2의 4 : 1 멀티플렉서와, 상기 제1의 4 : 1 멀티플렉서로부터 출력되는 스티키 “0”에 대한 라운딩 비트와 상기 제2의 4 : 1 멀티플렉서로부터 출력되는 스티키 “1”에 대한 라운딩 비트중 하나를 선택하여 라운딩 비트로서 출력하기 위한 2 : 1 멀티플렉서로 구성되는 것을 특징으로 하는 라운딩 로직회로.
  3. 제2항에 있어서, 2 : 1 멀티플렉서는 스티키 비트 발생부로부터 출력되는 스티키 비트에 따라 입력신호 중 하나를 선택하는 것을 특징으로 하는 라운딩 로직회로.
  4. 제1항에 있어서, 스티키 비트 발생부는 프리-라운드 정규화부로부터 출력되는 정규화된 신호와 가수부가 오른쪽으로 시프트되어 출력될 때 최하위비트를 갖는 신호를 논리 오아하기 위한 제1 내지 제3오아 게이트와, 상기 제1 내지 제3오아 게이트의 출력중 하나를 정도 콘트롤부의 정도 콘트롤신호에 따라 선택하여 스티키 비트로서 출력하기 위한 제2의 3 : 1 멀티플렉서로 구성되는 것을 특징으로 하는 라운딩 로직회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950031712A 1995-09-25 1995-09-25 라운딩로직회로 KR970016932A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950031712A KR970016932A (ko) 1995-09-25 1995-09-25 라운딩로직회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950031712A KR970016932A (ko) 1995-09-25 1995-09-25 라운딩로직회로

Publications (1)

Publication Number Publication Date
KR970016932A true KR970016932A (ko) 1997-04-28

Family

ID=66616323

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950031712A KR970016932A (ko) 1995-09-25 1995-09-25 라운딩로직회로

Country Status (1)

Country Link
KR (1) KR970016932A (ko)

Similar Documents

Publication Publication Date Title
KR100217531B1 (ko) 이진 데이타 필드에서 선행 0 또는 1의 양을 결정하기 위한 방법 및 장치
KR910008963A (ko) 프로그램이 가능한 논리 장치를 위한 입력 열 구동기
KR930700904A (ko) 수치표현 변환장치 및 그것을 사용한 벡터·프로세서·유니트
KR0151261B1 (ko) 펄스폭 변조 회로
KR920022669A (ko) Pla의 테스트 용이화 회로
KR960008489A (ko) 데이타 인에이블 신호 입력시 엘.씨.디 제어신호 출력회로
KR930014040A (ko) 어드레스 전이 검출회로
US5129066A (en) Bit mask generator circuit using multiple logic units for generating a bit mask sequence
TW358917B (en) A circuit and method for overflow detection in a digital signal processor having a barrel shifter and arithmetic logic unit connected in series
KR970016932A (ko) 라운딩로직회로
KR930006539A (ko) 가산기
KR960020018A (ko) 가변길이복호화장치
KR970016936A (ko) 최상위 디지트를 결정하는 장치 및 방법
US6057720A (en) High speed sticky signal generator
KR980006907A (ko) 병렬 곱셈기
KR950003997A (ko) 메모리 맵방식 입출력영역의 자동인식 장치
KR970019061A (ko) 데이타 출력버퍼
KR970055463A (ko) 일정 하이 레벨 출력을 갖는 고속 출력 버퍼
KR960001978A (ko) 배럴 쉬프터 회로
KR970016977A (ko) 데이타 처리를 위한 메모리의 지연 시간 가변 장치
KR950006588A (ko) 고속연산형 가산기
KR940000936B1 (ko) 디지탈 신호처리에 있어서 소신호 잡음 제거회로
KR970049430A (ko) 다기능 쉬프터/로테이터
KR100252763B1 (ko) 볼륨 제어가 가능한 오디오 신호 처리 장치
KR970076235A (ko) 라운딩 오프 에러를 최소화하기 위한 라운딩 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application