KR970016868A - 수치제어장치와 plc 사이의 인터페이스 방법 및 회로 - Google Patents

수치제어장치와 plc 사이의 인터페이스 방법 및 회로 Download PDF

Info

Publication number
KR970016868A
KR970016868A KR1019950029855A KR19950029855A KR970016868A KR 970016868 A KR970016868 A KR 970016868A KR 1019950029855 A KR1019950029855 A KR 1019950029855A KR 19950029855 A KR19950029855 A KR 19950029855A KR 970016868 A KR970016868 A KR 970016868A
Authority
KR
South Korea
Prior art keywords
plc
interface circuit
data
numerical controller
interface
Prior art date
Application number
KR1019950029855A
Other languages
English (en)
Other versions
KR0160723B1 (ko
Inventor
서호석
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950029855A priority Critical patent/KR0160723B1/ko
Publication of KR970016868A publication Critical patent/KR970016868A/ko
Application granted granted Critical
Publication of KR0160723B1 publication Critical patent/KR0160723B1/ko

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/18Numerical control [NC], i.e. automatically operating machines, in particular machine tools, e.g. in a manufacturing environment, so as to execute positioning, movement or co-ordinated operations by means of programme data in numerical form
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/04Programme control other than numerical control, i.e. in sequence controllers or logic controllers
    • G05B19/05Programmable logic controllers, e.g. simulating logic interconnections of signals according to ladder diagrams or function charts
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/30Nc systems
    • G05B2219/34Director, elements to supervisory
    • G05B2219/34291Programmable interface, pic, plc

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Automation & Control Theory (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Manufacturing & Machinery (AREA)
  • General Engineering & Computer Science (AREA)
  • Programmable Controllers (AREA)
  • Numerical Control (AREA)

Abstract

본 발명은 수치제어(Numerical Control)장치와 PLC(Programmable Logic Controller) 사이의 인터페이스(interface) 방법 회로에 관한 것으로서, 병렬 통신방식을 수행할 수 없는 종래의 문제점을 개선하기 위하여 창안된 것이다.
본 발명은, 수치제어장치와 PLC 사이에 시스템 버스로써 연계되는 인터페이스 회로에 있어서, 상기 인터페이스 회로는, 상기 수치제어장치로부터 상기 PLC에 전송될 데이터 및 상기 PLC로부터 상기 수치제어장치에 전송될 데이터를 일시 저장하는 접점통신용 공유 메모리를 포함한 것을 그 특징으로 하여, 수치제어장치와 PLC 사이의 병렬(parallel) 데이터 통신이 가능함에 따라 그 통신 속도를 높일 수 있다.

Description

수치제어장치와 PLC 사이의 인터페이스 방법 및 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명에 따른 수치제어장치와 PLC 사이의 인터페이스 방법을 설명하기 위한 회로도이다.

Claims (12)

  1. 수치제어장치와 PLC 사이에 소정의 접점통신용 공유 메모리를 시스템 버스로써 연계하는 단계; 상기 수치제어장치로부터 상기 PLC에 전송될 데이터를, 상기 공유 메모리에 일시 저장하는 단계; 저장된 상기 수치제어장치로부터의 데이터를 상기 PLC가 주기적으로 수용하는 단계; 상기 PLC로부터 상기 수치제어장치에 전송될 데이터를, 상기 공유 메모리에 일시 저장하는 단계; 및 저장된 상기 PLC로부터의 데이터를 상기 수치제어장치가 주기적으로 수용하는 단계를 포함한 것을 그 특징으로 하는 인터페이스 방법.
  2. 제1항에 있어서, 상기 PLC가 주기적으로 수용하는 단계는, 저장된 상기 수치제어장치로부터의 데이터를, 상기 PLC가 그 스캔타임(scan time)마다 수용하는 것을 특징으로 하는 인터페이스 방법.
  3. 제1항에 있어서, 상기 인터페이스 방법에 적용되는 데이터 통신방식은, 병렬(Parallel) 데이터 통신방식인 것을 그 특징으로 하는 인터페이스 방법.
  4. 수치제어장치와 PLC 사이에 시스템 버스로써 연계되는 인터페이스 회로에 있어서, 상기 인터페이스 회로는, 상기 수치제어장치로부터 상기 PLC에 전송될 데이터 및 상기 PLC로부터 상기 수치제어장치에 전송될 데이터를 일시 저장하는 접점통신용 공유 메모리를 포함한 것을 그 특징으로 하는 인터페이스 회로.
  5. 제4항에 있어서, 상기 인터페이스 회로에 적용되는 데이터 통신방식은, 병렬(Parallel) 데이타 통신방식인 것을 특징으로 하는 인터페이스 회로.
  6. 제4항에 있어서, 상기 접점통신용 공유 메모리는, 하나의 데이터 저장공간 및 두 데이터 버스의 포트를 갖춘 이중포트 RAM(Dual Port Random Access Memory)인 것을 특징으로 하는 인터페이스 회로.
  7. 제6항에 있어서, 상기 인터페이스 회로는, 상기 이중 포트 RAM과 상기 PLC사이에서 시스템 버스신호를 중계하는 버스 드라이버(Bus drive)를 더 구비한 것을 그 특징으로 하는 인터페이스 회로.
  8. 제7항에 있어서, 상기 버스 드라이브의 일단은, 상기 PLC 내의 버스 드라이브의 일단과 연결되는 것을 그 특징으로 하는 인터페이스 회로.
  9. 제6항에 있어서, 상기 인터페이스 회로는, 별도의 PC(Personal Computer) 또는 로더(Loader)를 통하여 상기 PLC와 직렬 데이터 통신을 수행할 수 있도록 하는 직렬 통신장치를 더 구비한 것을 그 특징으로 하는 인터페이스 회로.
  10. 제9항에 있어서, 상기 직렬 통신장치의 일단은, 상기 PLC 내의 직렬 통신장치의 일단과 연결되는 것을 그 특징으로 하는 인터페이스 회로.
  11. 제7항 또는 제9항에 있어서, 상기 이중 포트 RAM은, 그 한 포트가 상기 수치제어장치로부터의 시스템 버스와 연결되고, 다른 한 포트가 상기 인터페이스 회로 내의 버스 드라이브의 일단에 연결되는 것을 그 특징으로 하는 인터페이스 회로.
  12. 제6항에 있어서, 상기 인터페이스 회로의 데이터 통신 속도는, 상기 이중 포트 RAM의 액세스 타임(Access time)에 따라 결정되는 것을 그 특징으로 하는 인터페이스 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950029855A 1995-09-13 1995-09-13 수치제어장치와 피.엘.씨 사이의 인터페이스 시스템 KR0160723B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950029855A KR0160723B1 (ko) 1995-09-13 1995-09-13 수치제어장치와 피.엘.씨 사이의 인터페이스 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950029855A KR0160723B1 (ko) 1995-09-13 1995-09-13 수치제어장치와 피.엘.씨 사이의 인터페이스 시스템

Publications (2)

Publication Number Publication Date
KR970016868A true KR970016868A (ko) 1997-04-28
KR0160723B1 KR0160723B1 (ko) 1999-03-20

Family

ID=19426684

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950029855A KR0160723B1 (ko) 1995-09-13 1995-09-13 수치제어장치와 피.엘.씨 사이의 인터페이스 시스템

Country Status (1)

Country Link
KR (1) KR0160723B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100438977B1 (ko) * 1997-10-18 2004-09-08 엘지산전 주식회사 인버터제어장치

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100350894B1 (ko) * 2000-06-20 2002-09-05 한화기계주식회사 피엘시와 포토센서를 이용한 무선 직렬통신장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100438977B1 (ko) * 1997-10-18 2004-09-08 엘지산전 주식회사 인버터제어장치

Also Published As

Publication number Publication date
KR0160723B1 (ko) 1999-03-20

Similar Documents

Publication Publication Date Title
KR850003650A (ko) 텔레텍스트류 신호 디코더
KR860004409A (ko) 반도체 기억장치
KR910017268A (ko) 소형 컴퓨터 시스템의 개량된 scsi장치
KR960008565A (ko) 제어된 버스트 메모리 액세스 기능을 갖는 데이타 처리기 및 그 방법
KR920022290A (ko) 데이타 전송방법 및 반도체 메모리
KR880013168A (ko) 반도체 기억장치
KR880003252A (ko) 마이크로 프로세서
KR890005739A (ko) 선택된 지연 버스트를 구비한 버스 마스터
KR930700907A (ko) 스톨캐쉬를 제공하기 위한 장치 및 방법
KR950702044A (ko) 프로세스 제어 컴퓨터용 비밀 인터페이스(stealth interfaca for process control computers)
KR850001570A (ko) 마이크로 프로셋서(microprocessor) 및 그것을 사용한 정보처리 장치
KR970016868A (ko) 수치제어장치와 plc 사이의 인터페이스 방법 및 회로
KR880011676A (ko) 캐쉬 메모리를 사용한 블록 액세스 방식
KR880014761A (ko) 직접 메모리 억세스용 데이타 전송 제어장치
KR920000034A (ko) Dma 콘트롤러
KR840003853A (ko) 시이퀸스 콘트로울러
KR970051221A (ko) 시분할 워드라인 구동 회로를 구비한 반도체 메모리 장치
US5499210A (en) Low power consumption semiconductor memory
KR860001379A (ko) 마이크로 콤퓨터
KR910700494A (ko) 전송선용 수치제어장치
KR0154482B1 (ko) 버퍼를 이용한 그로벌버스 정합장치
KR100317329B1 (ko) 디 앰 에이(dma) 제어장치
KR0175606B1 (ko) 피.씨. 메인 프로세서와 피.씨. 카드 사이의 데이타 인터페이스장치
KR950003939A (ko) 메모리 영역의 데이타 보호장치
CN1332327C (zh) 可同时由数据总线输入及输出数据的电脑系统

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050727

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee