KR0154482B1 - 버퍼를 이용한 그로벌버스 정합장치 - Google Patents

버퍼를 이용한 그로벌버스 정합장치

Info

Publication number
KR0154482B1
KR0154482B1 KR1019950030864A KR19950030864A KR0154482B1 KR 0154482 B1 KR0154482 B1 KR 0154482B1 KR 1019950030864 A KR1019950030864 A KR 1019950030864A KR 19950030864 A KR19950030864 A KR 19950030864A KR 0154482 B1 KR0154482 B1 KR 0154482B1
Authority
KR
South Korea
Prior art keywords
global bus
buffer memory
parallel
data
serial converter
Prior art date
Application number
KR1019950030864A
Other languages
English (en)
Other versions
KR970016983A (ko
Inventor
김창일
Original Assignee
유기범
대우통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 유기범, 대우통신주식회사 filed Critical 유기범
Priority to KR1019950030864A priority Critical patent/KR0154482B1/ko
Publication of KR970016983A publication Critical patent/KR970016983A/ko
Application granted granted Critical
Publication of KR0154482B1 publication Critical patent/KR0154482B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4208Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a system bus, e.g. VME bus, Futurebus, Multibus
    • G06F13/4217Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a system bus, e.g. VME bus, Futurebus, Multibus with synchronous protocol
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/368Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control
    • G06F13/37Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control using a physical-position-dependent priority, e.g. daisy chain, round robin or token passing

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Transfer Systems (AREA)
  • Bus Control (AREA)
  • Computer And Data Communications (AREA)

Abstract

본 그로벌버스 정합장치는 주제어장치와 보조제어장치간에 그로벌버스 통신방식을 사용하는장치에 있어서 주제어장치 또는 보조제어장치로부터 발생되는 메세지를 저장할 수 있는 버퍼를 이용하여 주제어장치와 그로벌버스간의 정합을 제어하기 위한 것으로서, 본 장치는 제1병직렬변환기로부터 발생된 메세지를 저장하는 버퍼메모리; 제1병직렬변환기로부터 전송된 데이타를 버퍼메모리에 저장하고, 그로벌버스의 상태를 체크하여 자신의 사용순서가 되면 버퍼메모리에 저장되어 있는 데이타를 읽는 그로벌버스 제어기; 그로벌버스와 그로벌버스제어기간의 데이타 송수신이 가능하도록 처리하기 위한 송수신처리부를 포함하도록 구성된다.

Description

버퍼를 이용한 그로벌버스 정합장치
제1도는 종래의 그로벌버스 정합장치를 구비한 장치의 블럭도.
제2도는 본 발명에 따른 그로벌버스 정합장치를 구비한 장치의 블럭도.
* 도면의 주요부분에 대한 부호의 설명
102 : 제1병직렬변환기 104 : 송수신처리부
200 : 그로벌버스 정합장치 201 : 프로세서
202 : 그로벌버스 제어기 203 : 직병렬변환기
204 : 제2병직렬변환기 205 : 버퍼메모리
본 발명은 주제어장치와 보조제어장치간에 그로벌버스(Global Bus)를 통해 통신을 하는 장치에 관한 것으로, 특히 주제어장치와 그로벌버스간의 정합시 버퍼를 이용한 그로벌버스 정합장치에 관한 것이다.
주제어장치와 보조제어장치간에 그로벌버스를 이용하여 통신하는 장치로는 전전자 교환기를 들 수 있는데, 이러한 전전자 교환기에 있어서 주제어장치가 보조제어장치와 데이타를 송수신하기 위하여 상술한 그로벌버스를 이용할 때, 주제어장치에서 발생되는 인터럽트신호를 이용하는 그로벌버스 정합장치를 사용하였었다.
즉, 종래의 전전자 교환기는 제1도에 도시된 바와 같이 주제어장치인 프로세서(101)와 병직렬변환기(102), 그리고 그로벌버스 제어기(103), 송수신처리부(104)로 구성된 그로벌버스 정합장치(106)를 구비하고, 프로세서(101)가 송신할 데이타가 존재하면 그로벌버스 정합장치(106)내의 그로벌버스 제어기(103)로 송신준비신호(TXRDY)를 구동하여 전송할 데이타가 있다는 것을 알린다. 그로벌버스 제어기(103)는 프로세서(101)로부터 송신준비신호가 수신된 후, 라운드 로빈(Round Robin) 중재규칙에 의거하여 자신의 차례가 되면 인터럽트를 프로세서(101)에게 보낸다.
인터럽트를 받은 프로세서(101)는 해당 인터럽트 루틴을 수행하여 한개의 프레임 데이타를 병직렬변환기(102)로 전송한다. 병직렬변환기(102)는 병렬데이타를 HDLC(High-level Data Layer Communication)포맷을 이용하여 직렬로 변환하여 그로벌버스 제어기(103)로 전성한다. 그로벌버스 제어기(103)는 병직렬변환기(102)로부터 받은 프레임 데이타를 송수신처리부(104)를 통하여 그로벌버스(105)로 송신한다. 이와 같이 종래의 전전자 교환기의 주제어장치(101), 병직렬변환기(102)와 그로벌버스 정합장치(106)는 상술한 과정을 반복수행하면서 송신하고자 하는 메세지를 그로벌버스(105)로 송신한다.
그러나 송신되는 매 프레임데이타마다 주제어장치와 그로벌버스 정합장치간에 상술한 바와 같은 인터럽트를 발생시키는 소프트웨어 동작을 수행하므로 인하여 메세지 전송효율을 저하시키는 문제가 있었다.
따라서 본 발명의 목적은 상술한 문제점을 개선하기 위하여 주제어장치와 보조제어장치간에 그로벌버스 통신방식을 사용하는 장치에 있어서 주제어장치로부터 발생되는 메세지를 저장할 수 있는 버퍼를 이용하여 주제어장치와 그로벌버스간의 정합을 제어하는 그로벌버스 정합장치를 제공하는데 있다.
본 발명에 다른 그로벌버스 정합장치는, 주제어장치와 보조제어장치 사이의 그로벌버스 통신방식을 사용하는 장치에서 주제어장치의 프로세서에서 발생된 메세지를 HDLC포맷으로 변경하는 제1병직렬변환기와 그로벌버스간의 정합장치에 있어서, 제1병직렬변환기로부터 출력되는 데이타를 저장하는 버퍼메모리; 제1병직렬변환기로부터 전송된 데이타를 버퍼메모리에 저장하고, 그로벌버스의 상태를 체크하여 자신의 사용순서가 되면 버퍼메모리에 저장되어 있는 데이타를 읽는 그로벌버스 제어기; 그로벌버스와 그로벌버스제어기간의 데이타 송수신이 가능하도록 처리하기 위한 송수신처리부를 포함함을 특징으로 한다.
이하, 첨부 도면을 참조하여 본 발명에 따른 바람직한 실시예를 상세하게 설명하기로 한다.
제2도는 본 발명에따른 그로벌버스 정합장치를 구비한 장치의 블럭도로서, 주제어장치인 프로세서(201), 프로세서(201)로부터 출력된 메세지를 HDLC포맷으로 변환하기 위한 제1병직렬변환기(102), 그로벌버스(105) 및 제1병직렬변환기(102)와 그로벌버스(105)간의 정합을 제어하기 위한 그로벌버스 정합장치(200)로 구성된다.
특히 그로벌버스 정합장치(200)는 그로벌버스 제어기(202), 병직렬변환기(203), 제2병직렬변환기(204), 버퍼메모리(205), 송수신처리부(104)로 구성된다.
이와 같이 구성된 그로벌버스 정합장치(200)를 구비한 제2도에 도시된 장치는 프로세서(20)가 송신하고자 하는 메세지가 존재할 경우, 종전과 같이 인터럽트를 발생시키는 것이 아니고 바로 제1병직렬변환기(102)로 전송한다. 제1병직렬변환기(102)는 제1도에서와 같이 HDLC포맷 형태로 프로세서(201)로부터 전송된 병렬데이타를 직렬로 변환시켜 그로벌버스 제어기(202)로 전송한다.
그로벌버스 제어기(202)는 제1병직렬변환기(102)로부터 전송된 HDLC포맷 메세지를 직병렬변환기(203)로 전송한다. 직병렬변환기(203)는 전송된 HDLC포맷 메세지를 병렬형태로 변환시켜 버퍼메모리(205)로 전송한다. 버퍼메모리(205)는 그로벌버스 제어기(202)에 의해 제어되어 전송된 병렬데이타를 저장한다. 이 때 프로세서(201)에서 쓰고자 하는 메세지 내용이 버퍼메모리(205)의 용량보다 크면 그로벌버스 제어기(202)는 인터럽트를 프로세서(201)로 보내서 쓰기 중지요청을 한다.
그로벌버스 제어기(202)는 송수신 처리부(104)를 통해 그로벌버스(105)의 상태를 체크하고, 상술한 제1도에서와 같이 라운드 로빈 중재규칙에 의거하여 자신의 차례가 되면 버퍼메모리(205)에 저장되어 있던 데이타를 읽어오도록 제어한다. 이에 따라 버퍼메모리(205)는 저장되었던 데이타를 프레임단위로 읽어 제2병직렬변환기(204)로 전송한다. 이 때, 버퍼메모리(205)는 저장된 순서대로 순차적으로 데이타를 출력한다.
제2병직렬변환기(204)는 전송된 데이타를 직렬형태의 HDLC포맷 메세지로 변환시켜 그로벌버스 제어기(202)로 전송한다. 그로벌버스 제어기(202)는 전송된 데이타를 송수신처리부(104)를 통하여 그로벌버스(105)로 전송한다. 여기서 송수신 처리부(104)는 그로벌버스 제어기(202)와 그로벌버스(105)간에 데이타송수신이 이루어지도록 데이타 규격을 조정하는 것으로, 종래와 동일하게 구성되어 동작된다.
이상, 상술한 바와 같이 본 발명에 따른 그로벌버스 정합장치는 프로세서에서 송신하고자 하는 메세지를 버퍼메모리에 저장하였다가 버스상태에 의거하여 송신함으로서, 작게는 주제어장치와 그로벌버스간에 크게는 주제어장치와 보조제어장치 사이의 전송속도를 향상시킬 수 있는 효과가 있다.

Claims (3)

  1. 주제어장치와 보조제어장치 사이의 그로벌버스 통신방식을 사용하는 장치에서 상기 주제어장치의 프로세서(201)에서 발생되는 메세지를 직렬형태의 HDLC포맷으로 변환하는 제1병직렬변환기(102)와 그로벌버스(105)간의 정합장치에 있어서, 상기 제1병직렬변환기(102)로부터 발생된 메세지를 저장하는 버퍼메모리(205); 상기 제1병직렬변환기(102)로부터 전송된 데이타를 상기 버퍼메모리(205)에 저장하고, 상기 그로벌버스의 상태를 체크하여 자신의 사용순서가 되면 상기 버퍼메모리(205)에 저장되어 있는 데이타를 읽는 그로벌버스 제어기(202); 상기 그로벌버스(105)와 상기 그로벌버스 제어기(202)간의 데이타 송수신이 가능하도록 처리하기 위한 송수신처리부(104)를 포함함을 특징으로 하는 버퍼를 이용한 그로벌버스 정합장치.
  2. 제1항에 있어서, 상기 그로벌버스 정합장치는, 상기 버퍼메모리(205)로 데이타 저장시, 상기 그로벌버스 제어기(202)로부터 전송되는 데이타를 병렬변환하여 상기 버퍼메모리(205)로 전송하기 위한 직병렬변환기(203), 및 상기 버퍼메모리(205)로부터 데이타를 읽어올 때, 상기 버퍼메모리(205)로부터 전송되는 데이타를 직렬형태의 HDLC포맷으로 변환하여 상기 그로벌버스 제어기(202)로 전송하기 위한 제2병직렬변환기(204)를 더 포함함을 특징으로 하는 버퍼를 이용한 그로벌버스 정합장치.
  3. 제1항에 있어서, 상기 그로벌버스 제어기(202)는 상기 프로세서(201)에서 상기 버퍼메모리(205)에 저장하고자 하는 메세지 내용이 상기 버퍼메모리(205)의 용량보다 크면 상기 프로세서(201)로 쓰기중지요청 인터럽트를 발생함을 특징으로 하는 버퍼를 이용한 그로벌버스 정합장치.
KR1019950030864A 1995-09-20 1995-09-20 버퍼를 이용한 그로벌버스 정합장치 KR0154482B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950030864A KR0154482B1 (ko) 1995-09-20 1995-09-20 버퍼를 이용한 그로벌버스 정합장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950030864A KR0154482B1 (ko) 1995-09-20 1995-09-20 버퍼를 이용한 그로벌버스 정합장치

Publications (2)

Publication Number Publication Date
KR970016983A KR970016983A (ko) 1997-04-28
KR0154482B1 true KR0154482B1 (ko) 1998-11-16

Family

ID=19427347

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950030864A KR0154482B1 (ko) 1995-09-20 1995-09-20 버퍼를 이용한 그로벌버스 정합장치

Country Status (1)

Country Link
KR (1) KR0154482B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113219943B (zh) * 2021-04-24 2022-12-20 浙江大学 一种无需对水下机器人本身进行数学建模的故障诊断方法

Also Published As

Publication number Publication date
KR970016983A (ko) 1997-04-28

Similar Documents

Publication Publication Date Title
KR987000111A (ko) 게임기 및 그를 이용한 게임기 시스템(Game Machine and Game Machine System Using the Same)
KR0154482B1 (ko) 버퍼를 이용한 그로벌버스 정합장치
KR950016205A (ko) 컴퓨터와 데이타 통신이 가능한 팩시밀리 장치 및 그의 제어 방법
KR100259345B1 (ko) 직병렬데이터전송을위한적응가능한인터페이스회로
KR970062927A (ko) 프로그래머블 논리 콘트롤러(plc)를 위한 통신장치 및 이를 위한 데이타 포맷
JP2704135B2 (ja) 制御装置
JP2829550B2 (ja) 通信制御用lsi
KR100496479B1 (ko) 어드레스 신호 디코딩 회로
KR930014084A (ko) Rs-232c 통신방식 변환장치
JPS61294506A (ja) プログラマブル・コントロ−ラにおける高速pio伝送方法
KR0126597Y1 (ko) 고속 시스템버스용 데이타 전송장치
JP2708366B2 (ja) データ処理システム及びその補助制御装置
JPS59127462A (ja) フアクシミリ装置
JPH05308391A (ja) 通信処理装置のコード変換方式
JPS63271521A (ja) デ−タの処理制御装置
KR19980069502A (ko) 디엠에이 인터페이스 회로
JPS6094561A (ja) シリアルインタフエ−スにおける送信タイミング制御方式
JPH04101265A (ja) 情報処理装置間入出力制御方式
JPH06244901A (ja) 通信情報伝送制御装置
KR880002081A (ko) 메시지 전송 장치
KR900013752A (ko) 사설교환기 시스템과 유지보수용 가상 단말 접속방법
JPS6271351A (ja) シリアルデ−タ転送制御方式
JPH0689107A (ja) 表示器制御装置
JP2003298675A (ja) データ送信システムとデータ送信方法
KR940010575A (ko) 이중화 제어시스템의 다중 병렬 데이타 전송장치 및 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020709

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee