KR970013754A - 레벨 쉬프트 회로 - Google Patents
레벨 쉬프트 회로 Download PDFInfo
- Publication number
- KR970013754A KR970013754A KR1019950027239A KR19950027239A KR970013754A KR 970013754 A KR970013754 A KR 970013754A KR 1019950027239 A KR1019950027239 A KR 1019950027239A KR 19950027239 A KR19950027239 A KR 19950027239A KR 970013754 A KR970013754 A KR 970013754A
- Authority
- KR
- South Korea
- Prior art keywords
- inverter
- output signal
- level shift
- channel transistor
- shift circuit
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Abstract
본 발명은 레벨 쉬프트 회로를 공개한다. 그 회로는 배터리 전원에 의해서 동작되며 입력되는 소정의 스위칭신호를 인버트하기 위한 제1인버터, 배터리 전원에 의해서 동작되며 상기 제1인버터의 출력신호를 인버트하기 위한 제2인버터, 및 파워 써플라이에 의해서 동작되며 그라운드로 상기 제1 및 제2인버터의 출력신호를 이용하고 상기 제1 및 제2인버터의 출력신호를 입력으로 하여 상기 스위칭신호와 같은 논리상태의 안정된 레벨 신호를 출력함으로써 상기 배터리 전원이 플로팅 됨으로써 발생하는 전류의 누설을 방지하기 위한 레벨 쉬프트부로 구성되어 있다. 따라서, 본 발명의 레벨 쉬프트 회로는 종래의 레벨 쉬프트 회로의 그라운드로 앞단 트랜지스터의 드레인 단자를 이용하여 설계함으로써, 그라운드에 연결하여 레벨 쉬프트하는 종래의 레벨 수프트 회로에서 발생하는 전류누설을 방지할 수 있는 장점이 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 인버터의 기능을 수행하는 본 발명의 레벨 쉬프트 회로도를 나타낸 것이다.
Claims (2)
- 배터리 전원과 파워 써플라이 전원을 동시에 사용할 수 있도록 설계된 레벨 쉬프트 회로에 있어서, 상기 배터리 전원에 의해서 동작되며 입력되는 소정의 스위칭신호를 인버트하기 위한 제1인버터; 배터리 전원에 의해서 동작되며 상기 제1인버터의 출력신호를 인버트하기 위한 제2인버터; 및 파워 써플라이에 의해서 동작되며 그라운드로 상기 제1 및 제2인버터의 출력신호를 이용하고 상기 제1 및 제2 인버터의 출력신호를 입력으로 하여 상기 스위칭신호와 같은 논리상태의 안정된 레벨 신호를 출력삼으로써 상기 배터리 전원이 플로팅 됨으로써 발생하는 전류의 누설을 방지하기 위한 레벨 쉬프트부를 구비한 것을 특징으로 하는 레벨 쉬프트 회로.
- 제1항에 있어서, 상기 레벨 쉬프트 회로는 소스는 상기 파워 써플라이에 연결되어 있는 제1 P-채널 트랜지스터; 소스는 상기 제1인버터의 출력신호에, 드레인은 상기 제1P-채널 트랜지스터의 드레인에, 게이트는 상기 제2인버터의 출력신호에 연결되어 있어서 상기 제2인버터의 출력신호가 하이레벨인 경우에 온이 되고 로우레벨인 경우에 오프가 되는 제1 N-채널 트랜지스터; 소스는 상기 파워 써플라이에, 게이트는 상기 제1 P-채널 트랜지스터 및 상기 제1 N-채널 트랜지스터의 드레인에 연결되어 있어서 상기 제1 N-채널 트랜지스터가 온인 경우에 온이 되고 오프인 경우에 오프가 되는 제2 P-채널 트랜지스터; 소스는 상기 제2인버터의 출력신호에, 게이트는 상기 제1인버터의 출력신호에, 드레인은 상기 제2 P-채널 트랜지스터의 드레인과 상기 제1 P-채널 트랜지스터의 게이트 및 상기 레벨 쉬프트부의 출력신호에 연결되어 있어서 상기 제1인버터의 출력신호가 온인 경우에 온이 되어 로우레벨의 출력신호를 발생하고 상기 제1인버터의 출력신호가 오프인 경우에는 오프가 되어 하이레벨의 출력신호를 발생하는 제2 N-채널 트랜지스터를 구비한 것을 특징으로 하는 레벨 쉬프트 회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950027239A KR970013754A (ko) | 1995-08-29 | 1995-08-29 | 레벨 쉬프트 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950027239A KR970013754A (ko) | 1995-08-29 | 1995-08-29 | 레벨 쉬프트 회로 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR970013754A true KR970013754A (ko) | 1997-03-29 |
Family
ID=66596597
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950027239A KR970013754A (ko) | 1995-08-29 | 1995-08-29 | 레벨 쉬프트 회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR970013754A (ko) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100384833B1 (ko) * | 2001-06-30 | 2003-05-23 | 주식회사 하이닉스반도체 | 면적 소모가 적은 레벨 쉬프터 |
KR100728776B1 (ko) * | 2003-11-27 | 2007-06-19 | 삼성에스디아이 주식회사 | 레벨 시프터 |
KR100908654B1 (ko) * | 2002-11-27 | 2009-07-21 | 엘지디스플레이 주식회사 | 레벨 쉬프터 및 그를 내장한 래치 |
-
1995
- 1995-08-29 KR KR1019950027239A patent/KR970013754A/ko not_active Application Discontinuation
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100384833B1 (ko) * | 2001-06-30 | 2003-05-23 | 주식회사 하이닉스반도체 | 면적 소모가 적은 레벨 쉬프터 |
KR100908654B1 (ko) * | 2002-11-27 | 2009-07-21 | 엘지디스플레이 주식회사 | 레벨 쉬프터 및 그를 내장한 래치 |
KR100728776B1 (ko) * | 2003-11-27 | 2007-06-19 | 삼성에스디아이 주식회사 | 레벨 시프터 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100518558B1 (ko) | 피크전류가 적은 레벨 쉬프터 | |
KR970071829A (ko) | 반도체집적회로 | |
KR960006285A (ko) | 용량성 부하 구동용 로우에서 하이로의 전압 cmos 구동 회로 | |
KR960043527A (ko) | 저전력 고속 레벨 시프터 | |
KR950010340A (ko) | 정 전류 발생 장치 | |
KR970051206A (ko) | 저전력용 센스앰프회로 | |
KR940027316A (ko) | 저전력 모드 및 클럭 증폭기 회로를 가진 집적 회로 | |
KR910015114A (ko) | 반도체 디지탈 회로 | |
KR900001042A (ko) | Cmos 인버터를 구비한 반도체 집적회로 | |
KR910002127A (ko) | 전원절환회로 | |
KR950007287A (ko) | 디지탈 신호 처리용 지연 회로 | |
KR950022107A (ko) | 출력 트랜지스터에 연결된 게이트 전류 제어 트랜지스터의 게이트 전압제어 회로를 갖는 출력 버퍼 회로 | |
KR940010532A (ko) | 인터페이스회로 | |
KR970013754A (ko) | 레벨 쉬프트 회로 | |
KR940004833A (ko) | 씨엠오에스(cmos)회로의 래치업 저감출력 드라이버 및 래치업 저감방법 | |
KR950010366A (ko) | 2 입력 기능들을 전부 제공하기 위한 베이스 셀 소자 | |
KR950012459A (ko) | 다(多)비트 출력 메모리 회로용 출력 회로 | |
KR970019032A (ko) | 신호 레벨 변환 회로(Signal Level Converting Circuit) | |
KR970022418A (ko) | 전류구동 능력이 큰 게이트 드라이버회로 | |
KR980006880A (ko) | 반도체 메모리 장치의 출력 버퍼 | |
KR970008884A (ko) | 가변 구동 능력 출력 버퍼 회로 | |
KR970003935A (ko) | 논리 및 레벨 변환 회로 및 반도체 장치 | |
KR900002789B1 (ko) | 시모스를 이용한 고 전류 드라이버 | |
KR970055470A (ko) | 레벨 쉬프트회로 | |
KR970024595A (ko) | 노이즈 프리 래치회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Withdrawal due to no request for examination |