KR970012689A - 바이폴라 트랜지스터 정전압원 회로 - Google Patents
바이폴라 트랜지스터 정전압원 회로 Download PDFInfo
- Publication number
- KR970012689A KR970012689A KR1019960036642A KR19960036642A KR970012689A KR 970012689 A KR970012689 A KR 970012689A KR 1019960036642 A KR1019960036642 A KR 1019960036642A KR 19960036642 A KR19960036642 A KR 19960036642A KR 970012689 A KR970012689 A KR 970012689A
- Authority
- KR
- South Korea
- Prior art keywords
- resistor
- bipolar transistor
- transistor
- collector
- base
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
- G05F3/08—Regulating voltage or current wherein the variable is dc
- G05F3/10—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
- G05F3/16—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
- G05F3/20—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
- G05F3/22—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations wherein the transistors are of the bipolar type only
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/462—Regulating voltage or current wherein the variable actually regulated by the final control device is dc as a function of the requirements of the load, e.g. delay, temperature, specific voltage/current characteristic
- G05F1/465—Internal voltage generators for integrated circuits, e.g. step down generators
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Nonlinear Science (AREA)
- Control Of Electrical Variables (AREA)
Abstract
바이폴라 트랜지스터 정전압원 회로는 제1저항기를 통해 VCC에 접속된 콜렉터, 제1트랜지스터, 제2저항기를 통해 접지에 접속된 에미터, 및 기준 전압을 수신하도록 접속된 베이스를 갖는 제1트랜지스터를 포함한다. 제1트랜지스터의 콜렉터는 VCC에 접속된 콜렉터 및 직렬로 접속된 제3 및 제4저항기를 통해 접지에 접속된 에미터를 가는 제2트랜지스터의 베이스에 접속된다. 제3 및 제4저항기간 접속 노드는 제5항기를 통해 VCC에 접속된 콜렉터 및 제6저항기를 통해 접지에 접속된 에미터를 갖는 제3트랜지스터의 베이스에 접속된다. 이와 같이하여 형성된 매우 간단한 회로 구성은 정전압원 회로를 포함하는 반도체 집적 회로 전체에 전원이 투입된 후에도 전원 전압이 여전히 낮을 때, 전원 전압과 같게 되며, 정전원 출력 상태에서, 온도 변동이나 전원 전압 변동에 영향받지 않는 임의의 레벨로 설정될 수 있는 출력 전압을 제3트랜지스터의 콜렉터로부터 공급할 수 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제4도는 본 발명에 따른 바이폴라 트랜지스터 정전압원 회로의 제1실시예 회로도.
제5도는 제4도에 도시한 회로에서 전원 전압에 대한 출력 전압의 특성을 예시한 그래프.
Claims (6)
- 바이폴라 트랜지스터 정전압원 회로에 있어서, 전원 전압과 기준 전위점 간에 제1저항기, 베이스가 기준 전압을 받도록 접속된 제1바이폴라 트랜지시트 및 제2저항기의 순서로 직렬 접속되어 구성된 입력단 전류 경로 회로 ; 상기 전원 전압과 상기 기준 전위점 간에 베이스가 상기 제1바이폴라 트랜지스터의 콜렉터에 접속된 제2바이폴라 트랜지스터, 제3저항기 및 제4저항기의 순서로 직렬 접속되어 구성된 중간단 전류 경로 회로 ; 상기 전원 전압과 상기 기준 전위점 간에 제5저항기, 베이스가 상기 제3저항기와 제4저항기 간 접속 노드에 접속된 제3바이폴라 트랜지스터, 제6저항기의 순서로 직렬 접속되어 구성된 출력단 전류 경로 회로 ; 및 상기 제3바이폴라 트랜지스터의 콜렉터로부터 출력된 정전압을 공급하도록 상기 제3바이폴라 트랜지스터의 콜렉터에 접속된 출력 단자를 포함하는 것을 특징으로 하는 바이폴라 트랜지스터의 정전압원 회로.
- 제1항에 있어서, 상기 기준 전압을 발생하는 회로를 더 포함하며, 이 제4회로는 베이스와 콜렉터가 서로 접속된 제4바이폴라 트랜지스터로 구성되며, 상기 제4바이폴라 트랜지스터의 베이스는 상기 제1트랜지스터의 상기 베이스에 접속됨으로써, 전류 미러 회로가 상기 제1 및 제4바이폴라 트랜지스터로 구성된 것을 특징으로 하는 바이폴라 트랜지스터 정전압원 회로.
- 제1항에 있어서, 상기 제1트랜지스터의 에미터 면적은 상기 제4트랜지스터의 에미터 면적보다 큰 것을 특징으로 하는 바이폴라 트랜지스터 정전압원 회로.
- 제1항에 있어서, 상기 제3, 제4, 제5 및 제6저항기는 C3=1/C2의 관계를 달성하도록 설정되며, 여기서 C2는 상기 제4저항기의 저항 대 상기 제3 및 제4저항기의 합저항과의 비이며, C3는 상기 제5저항기의 저항 대 상기 제6저항기의 저항과의 비인 것을 특징으로 하는 바이폴라 트랜지스터 정전압원 회로.
- 제4항에 있어서, 상기 제1, 제2, 제3 및 제4저항기는 1/C2=C1-1의 관계를 달성하도록 설정되며, 여기서 C1은 상기 제1저항기의 저항 대 상기 제2저항기의 저항과의 비인 것을 특징으로 하는 바이폴라 트랜지스터 정전압원 회로.
- 제5항에 있어서, 상기 출력 전압 대상기 기준 전압과는 비는 C1·C2·C3인 것을 특징으로 하는 바이폴라 트랜지스터 정전압원 회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7220962A JP2734420B2 (ja) | 1995-08-30 | 1995-08-30 | 定電圧源回路 |
JP95-220962 | 1995-08-30 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970012689A true KR970012689A (ko) | 1997-03-29 |
KR100230511B1 KR100230511B1 (ko) | 1999-11-15 |
Family
ID=16759291
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960036642A KR100230511B1 (ko) | 1995-08-30 | 1996-08-30 | 바이폴라 트랜지스터 정전압원 회로 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5780921A (ko) |
JP (1) | JP2734420B2 (ko) |
KR (1) | KR100230511B1 (ko) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6140212A (en) * | 1998-06-01 | 2000-10-31 | Motorola, Inc. | Semiconductor device and method therefor |
JP2000155620A (ja) * | 1998-11-20 | 2000-06-06 | Mitsubishi Electric Corp | 基準電圧発生回路 |
JP4240691B2 (ja) * | 1999-11-01 | 2009-03-18 | 株式会社デンソー | 定電流回路 |
US7592859B2 (en) * | 2006-12-28 | 2009-09-22 | Texas Instruments Incorporated | Apparatus to compare an input voltage with a threshold voltage |
JP2010086056A (ja) * | 2008-09-29 | 2010-04-15 | Sanyo Electric Co Ltd | 定電流回路 |
CN107515639B (zh) * | 2017-08-25 | 2018-11-23 | 电子科技大学 | 一种低温漂的电源电压产生电路 |
RU2767037C1 (ru) * | 2021-09-15 | 2022-03-16 | Федеральное государственное бюджетное образовательное учреждение высшего образования «Ставропольский государственный аграрный университет» | Двухполярный источник напряжения |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2146808B (en) * | 1983-09-15 | 1986-11-12 | Ferranti Plc | Constant voltage circuits |
JPH0727425B2 (ja) * | 1988-12-28 | 1995-03-29 | 株式会社東芝 | 電圧発生回路 |
JPH03194610A (ja) * | 1989-12-22 | 1991-08-26 | Sumitomo Electric Ind Ltd | 定電圧源回路 |
JP3477852B2 (ja) * | 1994-11-04 | 2003-12-10 | 株式会社デンソー | Igbt駆動回路および点火装置 |
-
1995
- 1995-08-30 JP JP7220962A patent/JP2734420B2/ja not_active Expired - Fee Related
-
1996
- 1996-08-26 US US08/703,405 patent/US5780921A/en not_active Expired - Fee Related
- 1996-08-30 KR KR1019960036642A patent/KR100230511B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR100230511B1 (ko) | 1999-11-15 |
JPH0962389A (ja) | 1997-03-07 |
US5780921A (en) | 1998-07-14 |
JP2734420B2 (ja) | 1998-03-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3759513B2 (ja) | バンドギャップ基準回路 | |
KR930001574A (ko) | 내부 전원전압 발생회로 | |
KR940010061A (ko) | 기준전류 발생회로 | |
KR940017155A (ko) | 기준 전압 발생기 | |
KR100301605B1 (ko) | 밴드갭 기준 전압 발생 회로 | |
KR950021505A (ko) | 기준전류발생회로, 정전류발생회로 및 그것을 사용한 장치 | |
KR930018345A (ko) | 정전압 발생회로 | |
US5635869A (en) | Current reference circuit | |
FR2641626B1 (fr) | Generateur de tension de reference stable | |
KR950033755A (ko) | 안정화 전압 공급 제어 회로 | |
KR930001291B1 (ko) | 캐스코드 전류원 장치 | |
US5488329A (en) | Stabilized voltage generator circuit of the band-gap type | |
US5485074A (en) | High ratio current mirror with enhanced power supply rejection ratio | |
US5831473A (en) | Reference voltage generating circuit capable of suppressing spurious voltage | |
KR970012689A (ko) | 바이폴라 트랜지스터 정전압원 회로 | |
JPH03119812A (ja) | 電流検出回路 | |
KR950034156A (ko) | 온도 검출 회로 | |
KR940027322A (ko) | 반도체 집적회로장치 | |
KR970067333A (ko) | 전압 및 전류 기준 회로 | |
KR940020669A (ko) | 바이어스 회로(bias circuit) | |
KR930003543A (ko) | 전류 거울 회로 | |
KR910021022A (ko) | 히스테리시스회로 | |
KR0150196B1 (ko) | BiCMOS 기준 전압 발생기 | |
KR900015449A (ko) | 리액턴스 제어회로 | |
KR900007190A (ko) | Cmos 호환성 밴드갭 기준전압 제공회로 및 그 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20030807 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |