KR970012143A - 멀티프로세서 인터럽트 처리기 및 인터럽트 처리 및 구동방법 - Google Patents

멀티프로세서 인터럽트 처리기 및 인터럽트 처리 및 구동방법 Download PDF

Info

Publication number
KR970012143A
KR970012143A KR1019950024214A KR19950024214A KR970012143A KR 970012143 A KR970012143 A KR 970012143A KR 1019950024214 A KR1019950024214 A KR 1019950024214A KR 19950024214 A KR19950024214 A KR 19950024214A KR 970012143 A KR970012143 A KR 970012143A
Authority
KR
South Korea
Prior art keywords
interrupt
message
general
emergency
storage means
Prior art date
Application number
KR1019950024214A
Other languages
English (en)
Other versions
KR0170506B1 (ko
Inventor
모상만
김성운
윤석한
Original Assignee
양승택
한국전자통신연구소
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 한국전자통신연구소 filed Critical 양승택
Priority to KR1019950024214A priority Critical patent/KR0170506B1/ko
Publication of KR970012143A publication Critical patent/KR970012143A/ko
Application granted granted Critical
Publication of KR0170506B1 publication Critical patent/KR0170506B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/24Handling requests for interconnection or transfer for access to input/output bus using interrupt

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Multi Processors (AREA)

Abstract

본 발명은 멀티프로세서 인터럽트 처리기 및 인터럽트 처리방법에 관한 것으로서, 그 특징은, 복수의 프로세서를 구비한 멀티프로세서 시스템에 포함되는 프로세서 인터럽트 처리기에 있어서, 수신된 긴급 메시지를 저장하는 소정의 크기의 긴급 메시지 저장수단과, 수신된 일반 메시지들을 저장하는 소정개수의 일반 메시지 저장수단들과, 현재의 제어상태정보를 저장하는 제어상태 저장수단과 및 메시지가 긴급 메시지인지 일반 메시지인지를 구별하여 긴급 메시지이면 상기 긴급 메시지 저장수단에 저장하고 일반 메시지이면 상기 일반 메시지 저장수단에 저장하는 메시지의 수단 및 저장제어수단을 포함하는 데에 있으며, 그 다른 특징은, 복수의 프로세서를 구비한 멀티프로세서 시스템에 포함되는 인터럽트 처리기의 인터럽트 처리 방법에 있어서, 인터럽트를 전송하는 인터럽트 버스가 유휴상태가 될 때까지 기다리는 제1과정과, 중재상태로서 송신측에서 상기 인터럽트 버스의 사용권을 얻는 제2과정과, 상기 인터럽트 버스를 통하여 전송되는 메시지의 수신처가 자신인지 아닌지의 여부에 따라 메시지를 수신하거나 상기 제1과정으로 진행하는 제3과정과, 상기 인터럽트 버스를 통하여 수신된 메시지가 긴급 메시지인지 일반 메시지인지의 종류에 따라 상기 수신된 메시지를 긴급 메시지 저장수단에 또는 일반 메시지 저장수단에 저장하는 제4과정 및 수신된 인터럽트에 대하여 오류정보를 포함하는 응답을 송신측에 인터럽트 버스를 통하여 회신하고, 무조건 사익 제2과정으로 진행하는 제5과정을 포함하는 데에 있으며, 그 또 다른 특징은, 인터럽트 처리기를 초기화하는 제1과정과, 상기 인터럽트 처리기가 중재상태인지, 긴급 인터럽트 신호가 구동되었는지 및 긴급 메시지가 저장되어 있는지를 판단하는 제2과정과, 상기 제2과정에서 상기 인터럽트 처리기가 중재상태이고 긴급 인터럽트 신호가 구동되지 않았고 긴급 메시지가 저장되어 있다고 판단되면, 긴급 인터럽트를 구동하고 나서 상기 제2과정으로 진행하는 제3과정 및 소정시간이 경고한 후, 긴급 인터럽트를 철회하는 제4과정을 포함하는 데에 있고, 그 또 다른 특징은, 인터럽트 처리기의 일반 인터럽트 구동 방법에 있어서, 상기 인터럽트 처리기를 초기화하는 제1과정과, 일반 인터럽트가 구동되었는지와 일반 메시지가 저장되어 있는지를 판단하는 제2과정과, 사익 제2과정에서 일반 인터럽트가 구동되지 않았고 일반 메시지가 저장되어 있다고 판단되면, 일반 인터럽트를 구동하고 나서 상기 제2과정으로 진행하는 제3과정 및 일반 인터럽트가 구동되어 있고 일반 인터럽트가 읽혀지면, 일반 인터럽트를 철회하는 제4과정을 포함하는 데에 있으며, 그 효과는 인터럽트를 2종류로 나누어 처리함으로써 보다 경제적으로 멀티프로세서 시스템을 운영하여 시스템의 속도를 종래보다 크게 증가시킨다는 데에 있다.

Description

멀티프로세서 인터럽트 처리기 및 인터럽트 처리 및 구동방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 멀티프로세서 인터럽트 처리기의 연결도,
제4도는 본 발명에 따른 긴급 인터럽트의 구동방법을 나타낸 흐름도,
제5도는 본 발명에 따른 일반 인터럽트의 구동방법을 나타낸 흐름도.

Claims (10)

  1. 복수의 프로세서를 구비한 멀티프로세서 시스템에 포함되는 인터럽트 처리기에 있어서, 수신된 긴급 메시지를 저장하는 소정의 크기의 긴급 메시지 저장수단; 수신된 일반 메시지들을 저장하는 소정개수의 일반 메시지 저장수단들; 현재의 제어 및 상태정보를 저장하는 제어상태 저장수단; 및 메시지가 긴급 메시지인지 일반 메시지인지를 구별하여 긴급 메시지이면 상기 긴급 메시지 저장수단에 저장하고 일반 메시지이면 사익 일반 메시지 저장수단에 저장하는 메시지의 수신 및 저장 제어수단을 포함하는 것을 특징으로 하는 멀티프로세서 인터럽트 처리기.
  2. 제1항에 있어서, 상기 프로세서가 상기 긴급 메시지 저장수단과 상기 일반 메시지 저장수단들 및 상기 제어상태 저장수단으로부터 데이터를 읽거나 쓰는 것을 특징으로 하는 멀티프로세서 인터럽트 처리기.
  3. 제1항에 있어서, 상기 제어상태 저장수단에 저장된 상기 제어 및 상태정보에 따라 상기 멀티프로세서 인터럽트 처리기가 인터럽트의 수신을 제어하는 것을 특징으로 하는 멀티프로세서 인터럽트 처리기.
  4. 제1항에 있어서, 상기 제어상태 저장수단이, 상기 긴급 메시지 저장수단이 상기 긴급 메시지로 채워져있음을 나타내는 긴급 메시지 저장수단 충만비트; 상기 일반 메시지 저장수단군의 소정 개수의 일반 메시지 저장수단들이 모두 일반 메시지로 채워져 있어서 더 이상 일반 메시지가 저장될 수 없음을 나타내는 일반 메시지 저장수단 충만비트; 일반 메시지의 수신을 방지하는 일반 메시지 수신방지 비트; 멀티프로세서 인터럽트를 송신하는 송신측에서 수신처를 명시하지 않은 경우에 수신처를 결정하기 위하여 중재 정보로 사용되는 소정개수의 비트로 구성된 태스크 우선순위부; 상기 일반 메시지 저장수단군의 소정개수의 일반 메시지 저장수단들 각각에 대하여 각각의 일반 메시지 저장수단의 내용이 유효함을 나타내며, 일반 메시지 저장수단과 같은 개수의 일반 메시지 저장수단 유효비트; 및 향휴의 기능 확장을 위하여 사용되지 않고 유보되어 있는 소정개수의 비트로 구성되어 있는 유보부로 구성되는 것을 특징으로 하는 멀티프로세서 인터럽트 처리기.
  5. 복수의 프로세서를 구비한 멀티프로세서 시스템에 포함하는 인터럽트 처리기의 인터럽트 처리 방법에 있어서, 인터럽트를 전송하는 인터럽트 버스가 유휴상태가 될 때까지 기다리는 제1과정; 중재상태로서 송신측에서 상기 인터럽트 버스의 사용권을얻는 제2과정; 상기 인터럽트 버스를 통하여 전송되는 메시지의 수신처가 자신인지 아닌지의 여부에 따라 메시지를 수신하거나 상기 제1과정으로 진행하는 제3과정; 상기 인터럽트 버스를 통하여 수신된 메시지가 긴급 메시지인지 일반 메시지인지의 종류에 따라 상기 수신된 메시지를 긴급 메시지 저장수단에 또는 일반 메시지 저장수단에 저장하는 제4과정; 및 수신된 인터럽트에 대하여 오류정보를 포함하는 응답을 송신측에 인터럽트 버스를 통하여 회신하고, 무조건 상기 제2과정으로 진행하는 제5과정을 포함하는 것을 특징으로 하는 인터럽트 처리방법.
  6. 제5항에 있어서, 상기 제1과정이, 인터럽트를 전송하는 상기 인터럽트 버스가 사용중인지 유휴상태인지 판단하는 제1단계; 상기 제1단계에서 상기 인터럽트 버스가 사용중이라고 판단되면, 유휴상태를 유지하는 제2단계; 및 상기 제1단계에서 사익 인터럽트 버스가 유휴상태라고 판단되면, 상기 인터럽트 버스가 유휴상태가 될 때까지 기다리는 제3단계로 이루어지는 것을 특징으로 하는 인터럽트 처리방법.
  7. 제5항에 있어서, 상기 제2과정이, 상기 인터럽트 버스가 사용중인지 유휴상태인지 판단하는 제1단계; 상기 제1단계에서 상기 인터럽트 버스가 유휴상태라고 판단되면, 상기 제1단계로 진행하는 제2단계; 및 상기 제1단계에서 상기 인터럽트 버스가 유휴상태라고 판단되면, 조건없이 다음 상태로 천이하는 제3단계로 이루어지는 것을 특징으로 하는 인터럽트 처리방법.
  8. 제5항에 있어서, 상기 제4과정이, 수신된 메시지를 디코딩하여 전송상의 오류가 있는지를 판단하는 제1단계; 상기 제1단계에서 상기 수신된 메시지에 전송상의 오류 여부에 따라 송신측에 보낼 응답 정보를 준비하는 제2단계; 상기 제1단계에서 사익 수신된 메시지에 전송상의 오류가 없다고 판단되면, 상기 수신된 메시지가 일반 메시지인지 긴급 메시지인지를 판단하는 제3단계; 상기 제3단계에서 일반 메시지라고 판단되면, 상기 일반 메시지 저장수단에 상기 수신된 메시지를 저장하는 제4단계; 및 상기 제3단계에서 긴급 메시지라고 판단되면, 상기 긴급 메시지 저장수단에 상기 수신된 메시지를 저장하는 제5단계로 이루어지는 것을 특징으로 하는 인터럽트 처리방법.
  9. 인터럽트 처리기의 긴급 인터럽트 구동 방법에 있어서, 상기 인터럽트 처리기를 초기화하는 제1과정; 상기 인터럽트 처리기가 중재상태인지, 긴급 인터럽트 신호가 구동되었는지 및 긴급 메시지가 저장되어 있는지를 판단하는 제2과정; 상기 제2과정에서 사익 인터럽트 처리기가 중재상태이고 긴급 인터럽트 신호가 구동되지 않았고 긴급 메시지가 저장되어 있다고 판단되면, 긴급 인터럽트를 구동하고 나서 상기 제2과정으로 진행하는 제3과정; 및 소정시간이 경과한 후, 긴급 인터럽트를 철회하는 제4과정을 포함하는 것을 특징으로 하는 긴급인터럽트 구동방법.
  10. 인터법트 처리기의 일반 인터럽트 구동방법에 있어서, 상기 인터럽트 처리기를 초기화하는 제1과정; 일반 인터럽트가 구동되었는지와 일반 메시지가 저장되어 있는지를 판단하는 제2과정; 상기 제2과정에서 일반 인터럽트가 구동되지 않았고 일반 메시지가 저장되어 있다고 판단되면, 일반 인터럽트를 구동하고 나서 상기 제2과정으로 진행하는 제3과정; 및 일반 인터럽트가 구동되어 있고 일반 인터럽트가 읽혀지면 일반 인터럽트를 디서트하는 제4과정을 포함하는 것을 특징으로 하는 인터럽트 구동방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950024214A 1995-08-05 1995-08-05 멀티프로세서 인터럽트 처리기 및 인터럽트 처리 및 구동방법 KR0170506B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950024214A KR0170506B1 (ko) 1995-08-05 1995-08-05 멀티프로세서 인터럽트 처리기 및 인터럽트 처리 및 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950024214A KR0170506B1 (ko) 1995-08-05 1995-08-05 멀티프로세서 인터럽트 처리기 및 인터럽트 처리 및 구동방법

Publications (2)

Publication Number Publication Date
KR970012143A true KR970012143A (ko) 1997-03-29
KR0170506B1 KR0170506B1 (ko) 1999-03-30

Family

ID=19422952

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950024214A KR0170506B1 (ko) 1995-08-05 1995-08-05 멀티프로세서 인터럽트 처리기 및 인터럽트 처리 및 구동방법

Country Status (1)

Country Link
KR (1) KR0170506B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB0407384D0 (en) * 2004-03-31 2004-05-05 Ignios Ltd Resource management in a multicore processor
US8533716B2 (en) 2004-03-31 2013-09-10 Synopsys, Inc. Resource management in a multicore architecture

Also Published As

Publication number Publication date
KR0170506B1 (ko) 1999-03-30

Similar Documents

Publication Publication Date Title
US4275440A (en) I/O Interrupt sequencing for real time and burst mode devices
KR870006478A (ko) 네트워크 인터페이스 장치
KR970700337A (ko) 데이터 메모리 및 프로세서 버스(data memory and processor bus)
GB2365596A (en) Transfer acknowledgement in a bus system
KR970012143A (ko) 멀티프로세서 인터럽트 처리기 및 인터럽트 처리 및 구동방법
KR870011540A (ko) 멀티 프로세서 시스템의 시스템 관리장치
JP2828887B2 (ja) ディジタル通信システムおよびデータ送信方法
JP2570847B2 (ja) データ転送方式
JPH05282244A (ja) 情報処理装置
KR970012142A (ko) 인터럽트 수신용 메시지 큐의 제어방법
KR960015586B1 (ko) 다중프로세서 인터럽트 요청기에서의 전송 실패 인터럽트의 구동방법
KR19990038069U (ko) 메모리가변방식의 디엠에이 콘트롤러
KR930014086A (ko) Fifo와 인터럽트를 이용한 프로세서간 데이타 전송장치 및 방법
JP3463146B2 (ja) 通信制御方法及び装置
JPH02219157A (ja) コンピュータシステム内のバスアービタ
JPH02247762A (ja) I/oコマンド出力制御方式
KR880002081A (ko) 메시지 전송 장치
JPH05346907A (ja) マルチプロセッサ間通信方式
KR880008169A (ko) 통신용 마이크로 컴퓨터 시스템
KR920013114A (ko) 다중처리기 시스템에서의 고장진단장치
KR970012181A (ko) 데이터 큐 모듈 및 그 제어방법
JPS6386056A (ja) マルチプロセツサシステム
JPS6169243A (ja) マイクロプロセツサ間デ−タ通信装置
JPS62232066A (ja) マルチプロセツサ・システムの機能切替え方式
JP2000200243A (ja) バス制御装置およびその制御方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081001

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee