KR880008169A - 통신용 마이크로 컴퓨터 시스템 - Google Patents

통신용 마이크로 컴퓨터 시스템 Download PDF

Info

Publication number
KR880008169A
KR880008169A KR870013222A KR870013222A KR880008169A KR 880008169 A KR880008169 A KR 880008169A KR 870013222 A KR870013222 A KR 870013222A KR 870013222 A KR870013222 A KR 870013222A KR 880008169 A KR880008169 A KR 880008169A
Authority
KR
South Korea
Prior art keywords
bus
central processing
processing unit
data
unit
Prior art date
Application number
KR870013222A
Other languages
English (en)
Other versions
KR960003649B1 (ko
Inventor
도시오 오오고우지
다게시 미야자기
Original Assignee
미다 가쓰시게
가부시기가이샤 히다찌세이사꾸쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미다 가쓰시게, 가부시기가이샤 히다찌세이사꾸쇼 filed Critical 미다 가쓰시게
Publication of KR880008169A publication Critical patent/KR880008169A/ko
Application granted granted Critical
Publication of KR960003649B1 publication Critical patent/KR960003649B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Communication Control (AREA)
  • Computer And Data Communications (AREA)

Abstract

내용 없음.

Description

통신용 마이크로 컴퓨터 시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 관한 직렬 통신 장치를 구성하는 DMA 콘트롤러의 1실시에를 도시한 블럭도,
제2도는 본 발명이 적용된 직렬 통신 시스템의 일예를 도시한 블럭도,
제3도는 본 발명에 관한 DMA 콘트롤러에 의한 전송 루틴의 일예를 도시한 플로우챠트.

Claims (7)

  1. 중앙처리장치와, 수신 데이타를 격납하기 위한 제1의 기억 수단을 갖는 통신 수단과, 상기 제1의 기록 수단에 격납된 수신 데이타를 제2의 기억 수단에 전송하기 위한 데이타 전송 수단과, 카운트 수단과를 가지며, 상기 수신 데이타를 1 또는 여러개의 단위 정보로 되며, 상기 카운트 수단은 상기 단위 정보의 수에 따라서 카운트업되는 마이크로 컴퓨터 시스템.
  2. 특허 청구의 범위 제1항에 있어서, 상기 중앙처리장치는 상기 카운트 수단의 출력에 따라서 제2의 기억 수단에 전송된 수딘 데이타를 단위 정보 마다 처리하는 마이크로 컴퓨터 시스템.
  3. 특허 청구의 범위 제2항의 마이크로 컴퓨터는, 또 상기 중앙처리장치와 상기 통신 수단과 상기 제2의 기억 수단과의 사이에 공통으로 마련되는 버스이 사용권의 귀속을 관리하기 위한 버스 콘트롤 수단을 가지며, 상기 버스 콘트롤 수단은 상기 중앙처리장치에 의한 단위 정보마다의 처리보다도 상기 데이타 전송 수단에 의한 전송 동작을 우선시키는 마이크로 컴퓨터 시스템.
  4. 특허 청구의 범위 제3항에 있어서, 상기 중앙처리장치는 상기 카운트 수단의 출력에 따라서 상기 버스 콘트롤 수단에 버스 사용권을 요구하기 위한 버스권 요구 신호를 형성하고, 상기 통신 수단은 상기 제1의 기억 수단에 수신 데이타가 격납되어 있는 것을 조건으로 해서 상기 콘트롤 수단에 버스 사용권을 요구하기 위한 버스권 요구신호를 형성하는 마이크로 컴퓨터 시스템.
  5. 특허 청구의 범위 제3항에 있어서, 상기 제1의 기억 수단은 선입선출 방식의 메모리이며, 상기 통신 수단은 직렬 데이타의 송신 또는 수신요의 통신선을 거쳐서 수신된 직렬 데이타를 병렬 데이타로 변환해서상기 선입선출 방식의 메모리에격납하는 기능을 가지며, 상기 데이타전송 수단은 DMA 콘트롤러인 마이크로 컴퓨터 시스템.
  6. 특허 청구의 범위 제5항에 있어서, 상기 카운트 수단은 정기 DMA 콘트롤러의 내부에 마련되는 마이크로 컴퓨터 시스템.
  7. 특허 청구의 범위 제3항에 있어서, 상기 카운트 수단에 의한 카운트 값은 상기 수신 데이타의 단위 정보가 상기 중앙 처리 장치에 의해서 처리될 때마다 카운트 다운 되는 마이크로 컴퓨터 시스템.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019870013222A 1986-12-26 1987-11-24 통신용 마이크로컴퓨터 시스템 KR960003649B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP61308449A JPH084278B2 (ja) 1986-12-26 1986-12-26 シリアル通信機能を備えたマイクロコンピュータシステム
JP61-308449 1986-12-26

Publications (2)

Publication Number Publication Date
KR880008169A true KR880008169A (ko) 1988-08-30
KR960003649B1 KR960003649B1 (ko) 1996-03-21

Family

ID=17981156

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019870013222A KR960003649B1 (ko) 1986-12-26 1987-11-24 통신용 마이크로컴퓨터 시스템

Country Status (2)

Country Link
JP (1) JPH084278B2 (ko)
KR (1) KR960003649B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112835826A (zh) * 2021-03-04 2021-05-25 深圳市广和通无线股份有限公司 一种通信方法、装置、设备及可读存储介质

Also Published As

Publication number Publication date
JPS63164654A (ja) 1988-07-08
JPH084278B2 (ja) 1996-01-17
KR960003649B1 (ko) 1996-03-21

Similar Documents

Publication Publication Date Title
US4744023A (en) Processor access control arrangement in a multiprocessor system
KR880010366A (ko) 통신제어용 마이크로 컴퓨터
GB1177588A (en) Data Communication System.
KR950033892A (ko) 데이타 처리 시스템
KR900006871A (ko) 파이프라인 패키트 버스에 요구 및 응답을 구하기 위한 장치
US4161779A (en) Dynamic priority system for controlling the access of stations to a shared device
US5339442A (en) Improved system of resolving conflicting data processing memory access requests
TW359777B (en) Arbitration apparatus using least recently used algorithm
KR880008169A (ko) 통신용 마이크로 컴퓨터 시스템
US5864687A (en) Arinc 629 data receiver system having an interface for providing identification to each of the received data word types
GB1264620A (ko)
JPH0744567B2 (ja) 通信インタ−フエイス装置
CA2163850A1 (en) Bus Arbitration Between an Input/Output Device and a Processing Device Including a First-In First-Out Type Write-In Buffer
KR830008235A (ko) 2개의 마이크로프로세서를 갖는 통신 멀티플렉서
ES457007A1 (es) Un sistema de elaboracion de datos.
KR100199033B1 (ko) 절충식 pci버스용 다중 인터럽트 제어장치 및 방법
KR900005313A (ko) 16비트 데이타 버스에 바이트폭 uart 전송을 이행하는 방법 및 장치
KR100199021B1 (ko) 순차식 pci 버스용 다중 인터럽트 제어장치 및 방법
JPH05282244A (ja) 情報処理装置
KR890013568A (ko) 데이타 전송 제어장치
KR940012966A (ko) 글로벌 버스의 멀티 프레임 전송제어회로
KR850006090A (ko) 데이터 전송 시스템
JPH0313038A (ja) 非同期式シリアルデータ伝送装置
SU1070554A1 (ru) Устройство дл организации очереди
KR880002081A (ko) 메시지 전송 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020307

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee