KR970003861A - 반도체 장치의 퓨즈 구성방법 및 이를 이용한 회로 - Google Patents

반도체 장치의 퓨즈 구성방법 및 이를 이용한 회로 Download PDF

Info

Publication number
KR970003861A
KR970003861A KR1019950015919A KR19950015919A KR970003861A KR 970003861 A KR970003861 A KR 970003861A KR 1019950015919 A KR1019950015919 A KR 1019950015919A KR 19950015919 A KR19950015919 A KR 19950015919A KR 970003861 A KR970003861 A KR 970003861A
Authority
KR
South Korea
Prior art keywords
circuit
semiconductor device
configuration method
same
fuse
Prior art date
Application number
KR1019950015919A
Other languages
English (en)
Inventor
한의규
김은한
김영근
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950015919A priority Critical patent/KR970003861A/ko
Priority to JP17738796A priority patent/JP3950184B2/ja
Publication of KR970003861A publication Critical patent/KR970003861A/ko
Priority to US09/161,228 priority patent/US6198338B1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/14Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/70Masking faults in memories by using spares or by reconfiguring
    • G11C29/78Masking faults in memories by using spares or by reconfiguring using programmable devices
    • G11C29/785Masking faults in memories by using spares or by reconfiguring using programmable devices with redundancy programming schemes
    • G11C29/787Masking faults in memories by using spares or by reconfiguring using programmable devices with redundancy programming schemes using a fuse hierarchy

Landscapes

  • Design And Manufacture Of Integrated Circuits (AREA)
  • Fuses (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)

Abstract

반도체 장치의 퓨즈 구성방법 및 이를 이용한 회로에 대해 기재되어 있다. 이는 복수개, 예컨대 두개의 퓨즈를 직렬로 연결하는 것을 특징으로 한다. 따라서, 퓨즈부의 절단 확률 및 반도체 회로 동작의 신뢰도를 높인다.

Description

반도체 장치의 퓨즈 구성방법 및 이를 이용한 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명의 퓨즈 구성방법을 이용하여 구성된 리던던시 디코더의 일부를 도시한 회로도이다.

Claims (4)

  1. 복수개의 퓨즈를 직렬로 연결하는 것을 특징으로 하는 반도체 장치의 퓨즈 구성방법.
  2. 제1항에 있어서, 상기 복수개의 2개인 것을 특징으로 하는 반도체 장치의 퓨즈 구성방법.
  3. 복수개의 퓨즈가 직렬로 연결되어 있는 퓨즈부를 구비하는 것을 특징으로 하는 반도체 회로.
  4. 제3항에 있어서, 상기 퓨즈부는 리던던시 회로에 존재하는 것을 특징으로 하는 반도체 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950015919A 1995-06-15 1995-06-15 반도체 장치의 퓨즈 구성방법 및 이를 이용한 회로 KR970003861A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019950015919A KR970003861A (ko) 1995-06-15 1995-06-15 반도체 장치의 퓨즈 구성방법 및 이를 이용한 회로
JP17738796A JP3950184B2 (ja) 1995-06-15 1996-06-17 半導体素子のヒューズユニット及びこれを採用した回路
US09/161,228 US6198338B1 (en) 1995-06-15 1998-09-28 Method of constructing a fuse for a semiconductor device and circuit using same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950015919A KR970003861A (ko) 1995-06-15 1995-06-15 반도체 장치의 퓨즈 구성방법 및 이를 이용한 회로

Publications (1)

Publication Number Publication Date
KR970003861A true KR970003861A (ko) 1997-01-29

Family

ID=19417242

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950015919A KR970003861A (ko) 1995-06-15 1995-06-15 반도체 장치의 퓨즈 구성방법 및 이를 이용한 회로

Country Status (2)

Country Link
JP (1) JP3950184B2 (ko)
KR (1) KR970003861A (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6493108B2 (ja) * 2015-09-07 2019-04-03 株式会社デンソー 噴射制御装置

Also Published As

Publication number Publication date
JPH097493A (ja) 1997-01-10
JP3950184B2 (ja) 2007-07-25

Similar Documents

Publication Publication Date Title
KR910013283A (ko) 리던던시 구조를 가지는 스태이틱 램
KR900015142A (ko) 반도체 집적회로장치
KR910015119A (ko) 스위칭 회로
EP0913944A3 (en) Programmable logic architecture incorporating a content addressable embedded array block
KR940010274A (ko) 반도체 집적 회로
KR860007787A (ko) 반도체 집적회로 장치
KR910013287A (ko) 반도체 메모리장치의 병렬 테스트방법
KR910003898A (ko) 전원용 모놀리식집적회로
KR920008773A (ko) 반도체 기억장치
KR860009424A (ko) 반도체 집적 회로
KR870700157A (ko) 기 억 장 치
KR900019182A (ko) 와이어 본딩 불량 검출방법
KR970003861A (ko) 반도체 장치의 퓨즈 구성방법 및 이를 이용한 회로
KR970060487A (ko) 주문형 게이트 어레이 및 메모리 장치
KR960043127A (ko) 반도체 메모리 장치의 퓨즈소자 회로
KR970072293A (ko) 반도체 집적회로 및 시스템
KR850001610A (ko) 반도체 메모리
KR950012613A (ko) 반도체 장치 및 그 제조 방법
KR840004982A (ko) 반도체 메모리의 결함구제 회로
KR920003323A (ko) 반도체메모리의 린던던시시그니처
KR910003800A (ko) 반도체장치
KR970003278A (ko) 비교기를 이용한 용장 디코더
KR970051366A (ko) 반도체 메모리 장치의 퓨즈(fuze) 회로
KR970024160A (ko) 반도체 장치의 휴즈회로(A fuse circuit of a semiconductor device)
KR960042078A (ko) 릴레이 체크 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
WITB Written withdrawal of application