KR960703299A - 셀 스위칭 및 스위치를 통해 셀을 루팅시키기 위한 방법 (a cell switch and a method for routing cells therethrough) - Google Patents

셀 스위칭 및 스위치를 통해 셀을 루팅시키기 위한 방법 (a cell switch and a method for routing cells therethrough) Download PDF

Info

Publication number
KR960703299A
KR960703299A KR1019950705889A KR19950705889A KR960703299A KR 960703299 A KR960703299 A KR 960703299A KR 1019950705889 A KR1019950705889 A KR 1019950705889A KR 19950705889 A KR19950705889 A KR 19950705889A KR 960703299 A KR960703299 A KR 960703299A
Authority
KR
South Korea
Prior art keywords
cell
switch
transmission
core
port
Prior art date
Application number
KR1019950705889A
Other languages
English (en)
Other versions
KR100237337B1 (ko
Inventor
왈데마 산드퀴스트 피터
Original Assignee
에르링 블롬메·타게 뢰브그렌
테레포오낙티이에보라겟 엘엠 엘리크썬
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에르링 블롬메·타게 뢰브그렌, 테레포오낙티이에보라겟 엘엠 엘리크썬 filed Critical 에르링 블롬메·타게 뢰브그렌
Publication of KR960703299A publication Critical patent/KR960703299A/ko
Application granted granted Critical
Publication of KR100237337B1 publication Critical patent/KR100237337B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/50Overload detection or protection within a single switching element
    • H04L49/505Corrective measures
    • H04L49/508Head of Line Blocking Avoidance
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/25Routing or path finding in a switch fabric
    • H04L49/253Routing or path finding in a switch fabric using establishment or release of connections between ports
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/25Routing or path finding in a switch fabric
    • H04L49/256Routing or path finding in ATM switching fabrics
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • H04L49/3009Header conversion, routing tables or routing tags
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5678Traffic aspects, e.g. arbitration, load balancing, smoothing, buffer management
    • H04L2012/5679Arbitration or scheduling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/10Packet switching elements characterised by the switching fabric construction
    • H04L49/101Packet switching elements characterised by the switching fabric construction using crossbar or matrix
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/20Support for services
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Measuring Or Testing Involving Enzymes Or Micro-Organisms (AREA)
  • Preparation Of Compounds By Using Micro-Organisms (AREA)

Abstract

셀 스위치는 페이로드와 어드레싱 정보를 포함하는 사용자 단말기의 셀을 전송하고 수신하기 위한, 각 하나가 다수의 사용자 단말기에 연결된 다수의 스위치 포트(2,n)를 포함한다. 스위치 코어(4)는 스위치 포트 사이의 통신을 가능하게 하기 위해 스위치 포트들을 상호 연결시킨다. 태깅수단들이 사용자 단말기로부터 수신된 셀(17)의 어드레싱 정보를 기초로 셀에 속하고 그리고 스위치 코어를 통한 셀의 루팅을 가능하게 하는 루팅정보를 포함하는 태그(14)를 발생시키기 위해 스위치포트내에 제공된다. 대응셀에 앞서 스위치 코어로 각 셀에 한 태그씩 태그들을 전송시키기 위한 수단이 제공된다. 스위치 코어내 스케쥴링 수단은 앞서 전송된 태그들을 수신하고 그리고 포함된 루팅정보를 기초로 스케쥴링을 위해 스위치포트로부터 각 셀의 전송시간에 관계하는 스케쥴링 정보를 발생시켜, 이들 전송시간동안 셀들이 다른 셀들과 발생하는 콘플릭트없이 수신지 포트로 전송될 수 있다. 스케쥴링 정보는 셀 기원의 포트로 전송되고, 셀들은 그들의 각 스케쥴된 전송시간이 나타나기 전까지 스위치포트내에 유지된다.

Description

셀 스위칭 및 스위치를 통해 셀을 루팅시키기 위한 방법(A CELL SWITCH AND A METHOD FOR ROUTING CELLS THERETHROUGH)
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 셀루팅 비트맵을 가지는 태그를 나타낸 도면,
제3도는 스케쥴링 정보의 포맷을 나타낸 도면, 제4도는 라벨(label)과 유용한 로드(load)로 구성된 셀을 나타낸 도면,
제5도는 포트-에서-코어 및 코어-에서-포트에 대한 전송주기 사이의 위상변위와 태그와 태그에 관련된 스케쥴링 정보 사이의 관계를 나타낸 도면.

Claims (24)

  1. 페이로드와 어드레싱 정보를 포함하는 사용자 단말기의 셀을 전송하고 수신하기 위한, 각 하나가 다수의 사용자 단말기에 연결된 다수의 스위치 포트(2,n), 스위치포트 사이의 통신을 가능하게 하기 위해 스위치 포트를 상호 연결시키는 스위치 (4), 사용자 단말기로부터 수신된 셀(17)의 어드레싱 정보를 기초로 셀에 속하고 및 스위치 코어를 통한 셀의 루팅을 가능하게 하는 루팅정보를 포함하는 태그(14)를 발생시키기 위한 스위치포트내 태깅수단, 대응 셀에 앞서 스위치코어에 각 셀에 한 태그의 태그들을 전송시키기 위한 수단, 미리 전송된 태그들을 수신하고 및 포함된 루팅정보를 기초로 스케쥴링을 위해 스위치포트로부터 각 셀의 전송시간에 관련되는 스케쥴링 정보를 발생시켜, 이들 전송시간동안 셀이 다른 셀들과 일어나는 콘플릭트없이 수신지포트로 전송될 수 있게 하는 스위치코어내 스케쥴링수단, 셀 기원의 스위치포트로 스케쥴링정보를 전송시키기 위한 수단, 그들의 각 스케쥴된 전송시간이 나타나기 전까지 스위치포트에 셀들을 유지하기 위한 지연수단, 그들의 각 스케쥴된 전송시간에 스위치코어대로 셀들을 전송하기 위한 수단을 포함하는 셀스위치.
  2. 제1항에 있어서, 태그와 대응셀은 서로 다른 전송주기동안 대응포트(2,n)에서 코어(4)로 전송되는 것이 특징인 스위치.
  3. 제2항에 있어서, 태그의 전송을 위한 전송주기와 대응셀의 전송을 위한 전송주기 사이에는 콘플릭트를 퍼하기 위한 프로세싱을 가능하게 하기 위해 필요한 최소수의 전송주기의 시간지연이 있는 것이 특징인 스위치.
  4. 제2항 또는 제3항에 있어서, 각 전송주기동안 스케쥴된 셀이 아직 스케쥴되지 않은 셀의 태그와 함께 포트에서 코어로의 방향으로 전송될 수 있는 것이 특징인 스위치.
  5. 제1항∼제4항 중 어느 한 항에 있어서, 셀이 늦은 셀의 스케쥴링 정보와 타당한 셀에 대한 플래그와 함께 코어에서 포트로 전송되는 것이 특징인 스위치.
  6. 제1항∼제5항 중 어느 한 항에 있어서, 타당한 태그는 코어에 스케쥴되기 위해 대기하는 새로운 셀이 없다는 것을 표시하는 것이 특징인 스위치.
  7. 제1항∼제6항 중 어느 한 항에 있어서, 포트로부터 전송되고 루팅정보를 포함하는 태그들 각각은 전송주기의 할당을 위한 절대요구를 포함하는 것이 특징인 스위치.
  8. 제7항에 있어서, 상기 스케쥴링 수단은 전송주기동안 한번에 하나씩 모든 그러한 요구들을 프로세스하고, 프로세싱 순서는 포트 사이의 공정을 획득하기 위해 각 전송주기에 대해 변경되는 것이 특징인 스위치.
  9. 제7항 또는 제8항에 있어서, 상기 스케쥴링 수단은 스케쥴된 셀에 속하는 모든 태그들을 저장하는 것이 특징인 스위치.
  10. 제7항∼제9항 중 어느 한 항에 있어서, 모든 태그들은 그들웨 대응셀을 위한 관련 전송시간들을 나타내는 저장위치에 절대적으로 저장되고, 모든 태그들은 각 새로운 전송주기동안 좀 더 근접한 전송시간을 나타내는 새로운 저장위치로 시프트되어 태그들은 항상 관련 전송시간을 반영하는 저장위치에 저장됨을 특징으로 하는 스위치.
  11. 제7항∼제10항 중 어느 한 항에 있어서, 코어에 도달하는 각 태그는 콘플릭트의 위험에 관계하는 먼저 스케쥴된 셀들의 태그들에 대해 동시에 체크되는 것이 특징인 스위치.
  12. 제7항∼제11항 중 어느 한 항에 있어서, 실패된 셀의 스케쥴링은 저장위치의 유용한 수보다 큰 셀에 대한 관련 전송시간을 저장함으로써 나타내는 것이 특징인 스위치.
  13. 페이로드와 어드레싱 정보를 포함하는 사용자 단말기의 셀을 전송하고 수신하기 위한 각 하나가 다수의 사용자 단말기에 연결된 다수의 스위치포트, 스위치코어 사이의 통신을 가능하게 하기 위해 스위치포트를 상호 연결시키는 스위치코어를 포함하는 셀스위치를 통해 셀을 루팅시키기 위한 방법으로서, 수신된 셀의 어드레싱 정보를 기초로 스위치코어를 통해 소망된 수신지 포트로 셀의 루팅을 가능하게 하는 루팅정보를 포함하는 각 수신된 셀에 대한 각 태그를 발생시키는 단계, 대응 셀에 앞서 스위치코어로 상기 태그들을 전송시키는 단계, 앞서 전송된 태그들에 포함된 상기 루팅정보를 기초로 스케쥴링을 위해 포트로부터 각 셀의 전송시간에 관계되는 스케쥴링 정보를 발생시켜 이들 전송시간동안 셀이 다른 셀들과 발생하는 콘플릭트없이 수신지 포트로 전송될 수 있게 하는 단계, 셀 기원의 포트로 상기 스케쥴링 정보를 전송하는 단계, 그들의 각 스케쥴된 전송시간이 나타나기 전까지 포트에 셀을 유지하는 단계, 그들의 각 스케쥴된 전송시간에 코어내로 셀들을 전송하는 단계를 포함하는 셀 스위치를 통해 셀을 루팅시키기 위한 방법.
  14. 제13항에 있어서, 서로 다른 전송주기동안 태그와 대응셀을 대응포트에서 코어로 전송시키는 단계를 포함하는 것이 특징인 방법.
  15. 제14항에 있어서, 태그의 전송을 위한 전송주기와 대응셀의 전송을 위한 전송주기 사이에 콘플릭트를 피하기 위한 프로세싱을 가능하게 하기 위해 필요한 최소수의 전송주기의 시간지연을 제공하는 단계를 포함하는 것이 특징인 방법.
  16. 제14항 또는 제15항에 있어서, 각 전송주기동안 아직 스케쥴되지 않은 태그와 함께 스케쥴된 셀을 포트에서 코어로의 방향으로 전송시키는 단계를 포함하는 것이 특징인 방법.
  17. 제13항∼제16항 중 어느 한 항에 있어서, 나중 셀의 스케쥴링 정보 및 타당한 셀에 대한 플래그와 함께 셀을 코어에서 포트로 전송시키는 단계를 포함하는 것이 특징인 방법.
  18. 제13항∼제17항 중 어느 한 항에 있어서, 타당한 태그로 스케쥴되기 위해 대기하는 새로운 셀이 없다는 것을 코어에 나타내는 단계를 포함하는 것이 특징인 방법.
  19. 제13항∼제18항 중 어느 한 항에 있어서, 포트로부터 전송되고 및 전송주기의 할당을 위한 절대적인 요구를 가지는 루팅정보를 포함하는 태그 각각을 제공하는 단계를 포함하는 것이 특징인 방법.
  20. 제19항에 있어서, 전송주기동안 모든 상기 요구들을 한번에 하나씩 프로세싱 하고, 및 포트 사이의 공정을 획득하기 위해 각 전송주기동안 그러한 프로세싱의 순서를 변경시키는 단계를 포함하는 것이 특징인 방법.
  21. 제19항 또는 제20항에 있어서, 스케쥴된 셀들에 속하는 모든 태그들을 저장하는 단계를 포함하는 것이 특징인 방법.
  22. 제21항에 있어서, 저장위치가 그들의 대응셀에 대한 관련 전송시간을 절대적으로 지시하도록 모든 태그들을 저장하는 단계, 및 태그들이 항상 관련 전송시간을 반영하는 저장위치에 저장되도록 각 새로운 전송주기에 대한 모든 태그들을 보다 인접한 전송시간을 나타내는 새로운 저장장소에 시프트시키는 단계를 포함하는 것이 특징인 방법.
  23. 제13항∼제22항 중 어느 한 항에 있어서, 콘플릭트의 위험에 관계하는 앞서 스케쥴된 셀들의 태그들에 대해 코어에 도달하는 각 태그들 동시에 체킹하는 단계를 포함하는 것이 특징인 방법.
  24. 제13항∼제23항 중 어느 한 항에 있어서, 저장위치의 유용한 숫자보다 큰 셀을 위한 관련 전송시간을 표시함으로써 셀의 실패된 스케쥴링을 나타내는 단계를 포함하는 것이 특징인 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950705889A 1993-06-23 1994-06-17 셀 스위칭 및 스위치를 통해 셀을 루팅시키기 위한 방법 KR100237337B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
SE9302176-4 1993-06-23
SE9302176A SE515148C2 (sv) 1993-06-23 1993-06-23 Styrning av cellväljare
PCT/SE1994/000599 WO1995001031A1 (en) 1993-06-23 1994-06-17 A cell switch and a method for routing cells therethrough

Publications (2)

Publication Number Publication Date
KR960703299A true KR960703299A (ko) 1996-06-19
KR100237337B1 KR100237337B1 (ko) 2000-01-15

Family

ID=20390395

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950705889A KR100237337B1 (ko) 1993-06-23 1994-06-17 셀 스위칭 및 스위치를 통해 셀을 루팅시키기 위한 방법

Country Status (14)

Country Link
US (1) US5506841A (ko)
EP (1) EP0705511B1 (ko)
JP (1) JPH08512179A (ko)
KR (1) KR100237337B1 (ko)
CN (1) CN1073316C (ko)
AU (1) AU676926B2 (ko)
BR (1) BR9406843A (ko)
CA (1) CA2163342A1 (ko)
DE (1) DE69429773T2 (ko)
FI (1) FI956242A (ko)
NO (1) NO955275L (ko)
SE (1) SE515148C2 (ko)
TW (1) TW256980B (ko)
WO (1) WO1995001031A1 (ko)

Families Citing this family (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5949781A (en) * 1994-08-31 1999-09-07 Brooktree Corporation Controller for ATM segmentation and reassembly
SE504985C2 (sv) * 1995-05-09 1997-06-09 Ericsson Telefon Ab L M ATM-växelkärna
US6185222B1 (en) 1995-09-28 2001-02-06 Cisco Technology, Inc. Asymmetric switch architecture for use in a network switch node
SE513509C2 (sv) * 1998-10-07 2000-09-25 Net Insight Ab Anordning för routing av datapaket i ett DTM-nät
SE513515C2 (sv) 1998-10-07 2000-09-25 Net Insight Ab Anordning för routing av asynkron trafik i ett kretskopplat nät
US6396811B1 (en) 1998-12-17 2002-05-28 Telefonaktiebolaget Lm Ericsson Segmented performance monitoring of multi-stage ATM node
US6449275B1 (en) 1998-12-17 2002-09-10 Telefonaktiebolaget Lm Ericsson (Publ) Internal routing through multi-staged ATM node
WO2000038383A2 (en) * 1998-12-18 2000-06-29 Telefonaktiebolaget Lm Ericsson (Publ) Internet protocol handler for telecommunications platform with processor cluster
US7164698B1 (en) 2000-03-24 2007-01-16 Juniper Networks, Inc. High-speed line interface for networking devices
US7139282B1 (en) 2000-03-24 2006-11-21 Juniper Networks, Inc. Bandwidth division for packet processing
US7356030B2 (en) * 2000-11-17 2008-04-08 Foundry Networks, Inc. Network switch cross point
US7596139B2 (en) 2000-11-17 2009-09-29 Foundry Networks, Inc. Backplane interface adapter with error control and redundant fabric
US20030039256A1 (en) * 2001-08-24 2003-02-27 Klas Carlberg Distribution of connection handling in a processor cluster
EP1309133A1 (de) * 2001-10-31 2003-05-07 Siemens Aktiengesellschaft Verfahren, Empfangseinrichtung und Sendeeinrichtung zur Bestimmung des schnellsten Nachrichtenpfades ohne Uhrensynchronisation
US7649885B1 (en) * 2002-05-06 2010-01-19 Foundry Networks, Inc. Network routing system for enhanced efficiency and monitoring capability
US7187687B1 (en) 2002-05-06 2007-03-06 Foundry Networks, Inc. Pipeline method and system for switching packets
US7468975B1 (en) 2002-05-06 2008-12-23 Foundry Networks, Inc. Flexible method for processing data packets in a network routing system for enhanced efficiency and monitoring capability
US20120155466A1 (en) 2002-05-06 2012-06-21 Ian Edward Davis Method and apparatus for efficiently processing data packets in a computer network
US7180894B2 (en) * 2002-05-29 2007-02-20 Intel Corporation Load balancing engine
US6901072B1 (en) 2003-05-15 2005-05-31 Foundry Networks, Inc. System and method for high speed packet transmission implementing dual transmit and receive pipelines
US7817659B2 (en) 2004-03-26 2010-10-19 Foundry Networks, Llc Method and apparatus for aggregating input data streams
US8730961B1 (en) 2004-04-26 2014-05-20 Foundry Networks, Llc System and method for optimizing router lookup
US7657703B1 (en) 2004-10-29 2010-02-02 Foundry Networks, Inc. Double density content addressable memory (CAM) lookup scheme
US20060165081A1 (en) * 2005-01-24 2006-07-27 International Business Machines Corporation Deflection-routing and scheduling in a crossbar switch
US8448162B2 (en) * 2005-12-28 2013-05-21 Foundry Networks, Llc Hitless software upgrades
US8238255B2 (en) 2006-11-22 2012-08-07 Foundry Networks, Llc Recovering from failures without impact on data traffic in a shared bus architecture
US20090279441A1 (en) 2007-01-11 2009-11-12 Foundry Networks, Inc. Techniques for transmitting failure detection protocol packets
US7929431B2 (en) * 2007-03-19 2011-04-19 Honeywell International Inc. Port rate smoothing in an avionics network
US8271859B2 (en) 2007-07-18 2012-09-18 Foundry Networks Llc Segmented CRC design in high speed networks
US8037399B2 (en) 2007-07-18 2011-10-11 Foundry Networks, Llc Techniques for segmented CRC design in high speed networks
US8149839B1 (en) 2007-09-26 2012-04-03 Foundry Networks, Llc Selection of trunk ports and paths using rotation
US8090901B2 (en) 2009-05-14 2012-01-03 Brocade Communications Systems, Inc. TCAM management approach that minimize movements
US8599850B2 (en) 2009-09-21 2013-12-03 Brocade Communications Systems, Inc. Provisioning single or multistage networks using ethernet service instances (ESIs)
US8776207B2 (en) 2011-02-16 2014-07-08 Fortinet, Inc. Load balancing in a network with session information
CN113472701B (zh) * 2020-03-31 2023-10-10 深圳市中兴微电子技术有限公司 路由信息的处理方法、装置、设备及存储介质

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR900006793B1 (ko) * 1984-10-18 1990-09-21 휴우즈 에어크라프트 캄파니 패킷 스위치 다중 대기행렬 NxM 스위치 노오드 및 처리 방법
US4630258A (en) * 1984-10-18 1986-12-16 Hughes Aircraft Company Packet switched multiport memory NXM switch node and processing method
US4621359A (en) * 1984-10-18 1986-11-04 Hughes Aircraft Company Load balancing for packet switching nodes
US4817084A (en) * 1986-10-16 1989-03-28 Bell Communications Research, Inc. Batcher-Banyan packet switch with output conflict resolution scheme
IT1196791B (it) * 1986-11-18 1988-11-25 Cselt Centro Studi Lab Telecom Elemento di commutazione per reti di interconnessione multistadio autoinstradanti a commutazione di pacchetto
US4899334A (en) * 1987-10-19 1990-02-06 Oki Electric Industry Co., Ltd. Self-routing multistage switching network for fast packet switching system
EP0405042B1 (en) * 1989-06-29 1994-09-14 International Business Machines Corporation High speed digital packet switching system
US5166926A (en) * 1990-12-18 1992-11-24 Bell Communications Research, Inc. Packet address look-ahead technique for use in implementing a high speed packet switch
US5255265A (en) * 1992-05-05 1993-10-19 At&T Bell Laboratories Controller for input-queued packet switch
US5291482A (en) * 1992-07-24 1994-03-01 At&T Bell Laboratories High bandwidth packet switch

Also Published As

Publication number Publication date
NO955275D0 (no) 1995-12-22
BR9406843A (pt) 1996-04-16
TW256980B (ko) 1995-09-11
FI956242A0 (fi) 1995-12-22
CA2163342A1 (en) 1995-01-05
AU676926B2 (en) 1997-03-27
SE515148C2 (sv) 2001-06-18
JPH08512179A (ja) 1996-12-17
KR100237337B1 (ko) 2000-01-15
DE69429773D1 (de) 2002-03-14
DE69429773T2 (de) 2002-08-14
CN1126012A (zh) 1996-07-03
SE9302176D0 (sv) 1993-06-23
WO1995001031A1 (en) 1995-01-05
EP0705511B1 (en) 2002-01-30
AU7088794A (en) 1995-01-17
EP0705511A1 (en) 1996-04-10
SE9302176L (sv) 1994-12-24
NO955275L (no) 1996-02-16
FI956242A (fi) 1995-12-22
CN1073316C (zh) 2001-10-17
US5506841A (en) 1996-04-09

Similar Documents

Publication Publication Date Title
KR960703299A (ko) 셀 스위칭 및 스위치를 통해 셀을 루팅시키기 위한 방법 (a cell switch and a method for routing cells therethrough)
US4434463A (en) Multiprocessor topology with plural bases for directly and indirectly coupling addresses and relay stations
US5301192A (en) Temporary information storage system comprising a buffer memory storing data structured in fixed or variable length data blocks
KR100334922B1 (ko) 효율적인출력요구패킷스위치와방법
KR910013798A (ko) Atm 교환기에서 셀의 순번을 올바르게 재기억하기 위한 방법 및 그 출력 유니트
KR920001329A (ko) 리소스-랏트 결합 코디네이트 장치 및 방법
CN105468546A (zh) 互连电路的数据处理装置和方法
DE60104005D1 (de) Übertragung von paketdaten
JP3031467B2 (ja) 分散制御交換方式における多重ポート ハントグループの制御方法およびシステム
KR970700968A (ko) 통신 네트워크에서의 노드간 통신 방법 및 장치(a method and apparatus for communicating between nodes in a communications network)
JPS6319959B2 (ko)
CN113760301B (zh) 一种微服务应用部署方法、装置、设备及存储介质
JPH1065712A (ja) 転送レートコントローラおよび動作方法
Eramo et al. A max plus algebra based scheduling algorithm for supporting time triggered services in ethernet networks
JP3500511B2 (ja) 空間分割交換マトリクスの入力へ接続するための入力待ち行列システム
SE9502386D0 (sv) A method and an arrangement relating to telecommmunication systems
JP3099325B2 (ja) クロスバスイッチ装置及びその制御方法
JPS609243A (ja) ル−プ状ネツトワ−ク
JPH0254653A (ja) 自己ルーチング空間スイッチ網
JPS5954346A (ja) 遠方計測方式
JPS6375962A (ja) マルチプロセツサ通信装置
JPH0973388A (ja) 優先順位付データ変換装置
JPH0435248A (ja) データ通信システム
CN106254562A (zh) WebRTC系统中路由选择方法、服务器及系统
JPH02200037A (ja) 局アドレスによる選択受信装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20071005

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee