JPH1065712A - 転送レートコントローラおよび動作方法 - Google Patents

転送レートコントローラおよび動作方法

Info

Publication number
JPH1065712A
JPH1065712A JP15925297A JP15925297A JPH1065712A JP H1065712 A JPH1065712 A JP H1065712A JP 15925297 A JP15925297 A JP 15925297A JP 15925297 A JP15925297 A JP 15925297A JP H1065712 A JPH1065712 A JP H1065712A
Authority
JP
Japan
Prior art keywords
slot
pointer
timetable
transfer
location
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP15925297A
Other languages
English (en)
Other versions
JP3942237B2 (ja
Inventor
Timothy Glenn Boland
ティモシー・グレン・ボーランド
Martin Ludwig Dorr
マーティン・ルドウィッグ・ドー
Alan Gary Ellis
アラン・ゲアリー・エリス
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Motorola Solutions Inc
Original Assignee
Motorola Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Motorola Inc filed Critical Motorola Inc
Publication of JPH1065712A publication Critical patent/JPH1065712A/ja
Application granted granted Critical
Publication of JP3942237B2 publication Critical patent/JP3942237B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L12/5602Bandwidth control in ATM Networks, e.g. leaky bucket
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0428Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
    • H04Q11/0478Provisions for broadband connections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5614User Network Interface
    • H04L2012/5616Terminal equipment, e.g. codecs, synch.
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5629Admission control
    • H04L2012/5631Resource management and allocation
    • H04L2012/5636Monitoring or policing, e.g. compliance with allocated rate, corrective actions
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/5651Priority, marking, classes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5672Multiplexing, e.g. coding, scrambling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5678Traffic aspects, e.g. arbitration, load balancing, smoothing, buffer management
    • H04L2012/5679Arbitration or scheduling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5678Traffic aspects, e.g. arbitration, load balancing, smoothing, buffer management
    • H04L2012/568Load balancing, smoothing or shaping
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5678Traffic aspects, e.g. arbitration, load balancing, smoothing, buffer management
    • H04L2012/5681Buffer or queue management

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

(57)【要約】 【課題】 レートの精度を維持しかつセルが送信される
レートを動的に調整する柔軟性を提供できるATMセル
の送信の調整方法を実現する。 【解決手段】 転送レートコントローラ10はデータの
発信者が通信リンクによっていつデータが転送されるか
を決定できるようにする。レートの精度を維持しかつセ
ルが転送されるレートを動的に調整するための柔軟性を
提供するATMセルの転送の調整方法が述べられてい
る。前の転送の年代順配列、セルの喪失の優先度、レー
トパラメータの設定、トラフィックタイプ、および優先
度にしたがって、スケジューラ12がお互いに対する仮
想接続の相対的な順序付けまたは配置を決定しかつスケ
ジューリングする。ファインダ14はデータ転送のため
の仮想接続を選択する。したがって、転送レートコント
ローラ10は転送されるデータトラフィックの種別にし
たがって仮想接続に対し個々の転送レートを提供する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、一般的には、集積
回路に関し、かつ、より特定的には、非同期転送モード
(ATM)システムを含む通信システムにおけるデータ
転送レートの制御に関する。
【0002】
【従来の技術】ATM機能回路のセグメンテイションお
よびリアセンブリ(Segmentation and
Reassembly:SAR)部分を使用するター
ミナルまたはエンドステーション(端局)はATMセル
の発信(outgoing)ストリームを作成するため
に何千もの仮想接続(Virtual Connect
ions:VC)を多重化することができる。各々のセ
ルは5バイトのヘッダおよび48バイトのデータを含
む。ネットワークATM送信回路における仮想接続に対
するセルの送信レートはセルのストリームにおいて固定
の時間インターバルまたはスロットを使用することに基
づいている。時間インターバルはカウンタまたはメモリ
をベースとしたテーブルをアドレスすることから得られ
るタイムスロットから得ることができる。例えば、複数
のVCはVCが送信できる時間インターバルまたはスロ
ットを提供するためにハードウエアで構成されるカウン
タ回路にリンクすることができる。しかしながら、固定
のカウンタ時間インターバルは複数または多数の仮想接
続に対する送信レートを制限し、すなわち、同じカウン
タに関連するVCは送信データに対して個々に区別され
たまたは個別化されたレートをもつことができない。従
って、ATMデータセルの送信レートはデータセルの送
信を調整するために発生される固定カウンタの時間イン
ターバルの柔軟性のなさによって制限される。
【0003】
【発明が解決しようとする課題】カウンタをベースとし
たタイムスロットが利用可能になるとき、特定のVCは
セルを送信することを許容される。もし特定されたタイ
ムスロットの間にデータが用意できなければ、そのセル
を送信するための第2の試みはカウンタが次のタイムス
ロットを発生するまで遅延される。従って、ハードウエ
アカウンタからのカウンタのタイムアウト信号による固
定インターバルのセル送信レートは効率が悪い。
【0004】特定のVCを選択するエントリを備えたワ
ードロケーションをもつようスタティックメモリのテー
ブルがプログラムされる。ポインタが該テーブルを通っ
て進みかつあるVCに対するエントリを有する特定のロ
ケーションをアクセスすると、そのVCに関連するデー
タセルは前記リンクによって送信される。従って、特定
のVCに対する送信レートはポインタがメモリテーブル
におけるそのVCを参照しつつタイムスロットのロケー
ションを順次アクセスする速度(pace)によって決
定される。メモリテーブルは各々のVCを参照するテー
ブルエントリの数に従って多くのVCに対する異なる送
信レートに適応できるが、データ送信レートの精度はメ
モリテーブルのサイズおよびポインタの循環動作によっ
て制限される。特に、ポインタがメモリテーブルの最終
エントリをアクセスしたとき、該ポインタは最初のメモ
リロケーションをアクセスするためにメモリテーブルの
先頭に戻される。これはレートの不連続性を生じさせる
可能性がある。
【0005】充填されたメモリテーブルはVCセルが送
信されるべき位置またはシーケンスを表わすデータ値を
有する。VCセルが送信のために予定されていない場
合、ヌル(null)のATMセルに対する特定の値が
そのタイムスロットを表わすメモリテーブルのロケーシ
ョンに格納される。VC送信データレートを設定するた
めにメモリテーブルを使用することはメモリテーブルの
サイズと送信レートとの間の関係を必要とし、すなわ
ち、VCに関連する低速の送信レートは大きなメモリテ
ーブルのサイズを必要とする。送信セルのレートを調整
する上での他の制限はダイナミックな変化が要求される
場合にメモリテーブルにおけるVCの参照または基準を
再配置するためにメモリテーブルを再ロードすることに
関連する。メモリテーブルの内容の再構成はデータ喪失
を防止するために1つのセルの送信に割り当てられた時
間の間に必要とされる。
【0006】遅れて到着するセルのデータに対する調整
はカウンタまたはメモリのタイムスロットテーブルによ
り発生されるインターバルのような固定時間インターバ
ルの送信レートを使用する場合には修正できない。デー
タの送信はカウンタまたはメモリテーブルにおけるポイ
ンタのアクセスタイムスロットに従って送信のための次
の選択が行われるまで遅延される。
【0007】従って、レートの精度を維持しかつセルが
送信されるレートをダイナミックに調整するための柔軟
性を与えるためATMセルの送信を調整する方法が必要
である。送信されるデータトラフィックのタイプに従っ
て仮想接続へ個々の送信レートを提供することが有利で
あろう。
【0008】
【課題を解決するための手段】本発明の一態様では、転
送レートコントローラが提供され、該転送レートコント
ローラは、記憶用タイムテーブル(100)、第1およ
び第2のポインタ出力を有するファインダ(14)であ
って、前記第1および第2のポインタ出力は前記記憶用
タイムテーブル(100)に結合されているもの、そし
て第1および第2のポインタ入力を有するスケジューラ
(12)であって、前記第1および第2のポインタ入力
は前記ファインダ(14)に結合されているもの、を具
備することを特徴とする。
【0009】本発明の他の態様では、仮想接続をスケジ
ューリングする方法が提供され、該方法は、セル転送用
タイムテーブル(100)を提供する段階であって、該
セル転送用タイムテーブルは記憶装置のアレイを含むも
の、前記セル転送用タイムテーブル(100)に結合さ
れたスケジューラ(12)を提供する段階、前記セル転
送用タイムテーブルに結合されたファインダ(14)を
提供する段階、第1の仮想接続をスケジューリングする
段階、第1の仮想接続指示子をエントリとして前記セル
転送用タイムテーブル(100)に入力する段階、前記
第1仮想接続指示子に対し前記セル転送用タイムテーブ
ル(100)を歩進する段階、前記第1の仮想接続指示
子を出力する段階、第2の仮想接続指示子のためのロケ
ーションを計算する段階、データが利用可能なときに第
2の仮想接続をスケジューリングする段階、前記セル転
送用タイムテーブル(100)から前記第1の仮想接続
指示子を除去する段階、そして前記第2の仮想接続指示
子をエントリとして前記セル転送用タイムテーブルに入
力する段階、を具備することを特徴とする。
【0010】本発明のさらに他の態様では、データリン
クにわたりセルを転送する上での優先度を提供する方法
が提供され、該方法は、複数のタイムテーブルを提供す
る段階、第1のタイムテーブル(100)に対する第1
のメモリロケーション(112)における第1のポイン
タを提供する段階、第1のタイムテーブル(100)に
対する第2のメモリロケーション(111)における第
2のポインタを提供する段階、第2のタイムテーブル
(200)に対する第3のメモリロケーション(21
1)において第3のポインタを提供する段階、前記第2
のメモリロケーション(111)において第2のポイン
タにより位置決めされる第1の転送状況指示子にしたが
ってセルを転送する段階、セルの転送の後に第1のタイ
ムテーブル(100)から第1のメモリロケーション
(112)における第1のポインタを増分する段階、そ
の第2のメモリロケーション(113)において複数の
値がある場合に第1のタイムテーブル(100)に対す
る第2のメモリロケーション(113)における第2の
ポインタによって位置決めされる第2の転送状況指示子
にしたがってセルを転送する段階、そして前記第2のポ
インタを進める段階、を具備することを特徴とする。
【0011】
【発明の実施の形態】図1は、本発明の1実施形態に係
わる転送レート制御装置(transferrate
controller)10のブロック図である。2進
データが所定のレートでリンクによって転送するため
に、53バイトのデータおよびヘッダ情報のATMセル
のような、ユニットにアセンブルされあるいは組み立て
られる。用語「伝送する、または送信する、(tran
smit)」および「伝送、または送信、(trans
mission)」は「転送(transfer)」を
意味するために一般的な意味で使用され、かつリンクは
データの移動のための任意の経路である。転送レートコ
ントローラ10は、これに限定されるものではないが、
優先度を含む、1つまたはそれ以上の固定または可変レ
ートパラメータ、バースト性(burstines
s)、および転送特定パラメータ(transfer
specific parameter)によって規定
されるトラフィック種別に対するATMレート制御を行
う。転送レートコントローラ10は、タイムテーブル1
00および200のような、セル転送タイムテーブルに
結合されたスケジューラ(scheduler)12お
よびファインダ(finder)14を含む構成可能な
(configurable)レートコントローラであ
る。
【0012】タイムテーブル100および200はラッ
チ、レジスタ、メモリ、デュアルポートメモリ、その他
のような情報格納装置からなる。24ビットのような、
ある数のビットが前記記憶装置または格納装置における
ワードを形成し、従って該ワードの長さは十分に仮想接
続(VC)を識別するよう構成される。記憶装置の種別
または寸法は本発明の制限として考えられるべきではな
い。タイムテーブル100内の記憶装置を構成する記憶
セルのアレイはテーブルと称される。同様に、タイムテ
ーブル200内の記憶装置を構成する記憶セルのアレイ
はテーブルと称される。テーブル100におけるメモリ
ワードのロケーション111〜120またはタイムテー
ブル200におけるロケーション211〜220のよう
な、テーブルロケーションは、図2に示されており、エ
ントリと称することができる。
【0013】タイムテーブル100および200のよう
な、記憶テーブルは順序付けられたエントリの集合であ
る。1つのエントリは転送状況指示子(transfe
rcontext designators)または仮
想接続指示子(virtual connection
designators)のリストと共にいくつかの
数のタイムスロットを関連させる。1つのエントリによ
って表わされるまたは代表されるタイムスロットの数は
ゼロとすることもできる(エントリがタイムスロットを
表わさない)。エントリによって表わされるタイムスロ
ットの数は1とすることができる(該エントリは1つの
タイムスロットを表わす)。エントリによって表わされ
るタイムスロットの数は数Nとすることができる(該エ
ントリはタイムスロットグループを表わす)。
【0014】タイムスロットグループは同じ特性を有す
る1つより多くのタイムスロットを表わす。連続するタ
イムスロットはグループ分けされて順次的なタイムスロ
ットグループを形成する。等しい遠さのタイムスロット
はグループ分けされて周期的なタイムスロットグループ
を形成することができる。転送状況指示子のリストは、
競合の存在する場合の転送優先度、またはあるタイムス
ロットグループの特定のタイムスロットとの関連のよう
な、同様の特性の転送状況をグループ分けするのに使用
される。
【0015】例えば、もしあるエントリによって表され
るタイムスロットの数が1であれば、該エントリは1つ
のタイムスロットのみに関連する。もしあるエントリが
1つより多くの順次的なタイムスロットに関連すれば、
前記記憶テーブルのサイズは精度の低さを犠牲にして低
減される。1つのエントリに関連する順次的なタイムス
ロットの数は特定の用途に対してあるいは特定の期間の
エントリの使用の間一定である必要はない。好ましい実
施形態はエントリとタイムスロットとの間に1対1の関
係を有する。
【0016】図1のファインダ14は次のメモリロケー
ションがVC指示子を含むかおよびデータを送信するた
めに他のVCに対するそのVCの優先度を決定するため
に、タイムテーブル100および200のような、テー
ブルを歩進する(stepsthrough)。ファイ
ンダ14およびスケジューラ12はファインダバス26
を通してタイムテーブル100および200に結合され
ている。スケジューラ12は端子16において入力、例
えば特定のVCに対してデータが利用可能であることお
よびVCがデータ転送のためにスケジューリングされる
べきことを示すための信号、を受信するよう結合されて
いる。スケジューリングの要求は、これらに限られるも
のではないが、ホストシステムからの送信データの受
信、ネットワークからの受信データの受信、ネットワー
ク事象の受信、そして基準信号の遷移を含む、数多くの
外部作用因または要因(external agent
s)から生じ得る。スケジューラ12は、タイムテーブ
ル100および200のような、テーブルへのロケーシ
ョンのためのターゲットエントリまたは目標エントリ
(target entries)を計算するユニット
(図示せず)を具備する。他のユニット(図示せず)が
転送状況指示子または仮想接続指示子を計算された目標
エントリへまたは、タイムテーブル100および200
のような、テーブルのためのテーブルエントリへと与え
る。他のユニット(図示せず)がデータ転送をスケジュ
ーリングするために外部作用因からの要求を受け入れ
る。
【0017】タイムテーブル100および200に関連
して発信(outgoing)セルストリームにおける
セル時間および転送のためにスケジューリングされたV
Cのロケーションを追跡するポインタがある。例えば、
該ポインタは前記テーブルの1つのエントリとしてのメ
モリワードへのアクセスを提供するアドレスを備えるも
のとすることができる。別の実施形態では、前記ポイン
タはテーブルを構成するレジスタのアレイにおける特定
のレジスタを選択するためのシフトレジスタのゼロのフ
ィールドにおける2進“1”に従って機能する。あるい
は、前記ポインタはVCデータ構造と共に記憶されるメ
モリマップのデータフィールドにおける2進ビットであ
る。当業者が理解するように、ポインタを形成する方法
は多様なものがありかつ本発明を制限するものとして考
えるべきではない。
【0018】ファインダ14の端子36,38,40お
よび42は、それぞれ、ポインタ「ターゲット_スロッ
ト_0(TARGET_SLOT_0)」、「送信_ス
ロット_0(SENDING_SLOT_0)」、「タ
ーゲット_スロット_1(TARGET_SLOT_
1)」、「送信_スロット_1(SENDING_SL
OT_1)」のような、ポインタ出力を提供するよう結
合されている。ファインダ14は転送レートコントロー
ラ10のすべてのポインタを提供しかつ更新する。ファ
インダ14の端子44は前記セグメンテイションおよび
リアセンブリ(SAR)にセル転送のための情報を通知
するよう結合されている。スケジューラ12はVC送信
または伝送タイムスロットを計算するためにポインタ値
を使用する。スケジューラ12のための端子18,2
0,28および30は、それぞれ、ポインタ「ターゲッ
ト_スロット_0」、「送信_スロット_0」、「ター
ゲット_スロット_1」および「送信_スロット_1」
のような、ポインタ入力を受けるよう結合されている。
タイムテーブル100の端子22および24はそれぞれ
ポインタ「ターゲット_スロット_0」および「送信_
スロット_0」を受けるよう結合されている。タイムテ
ーブル200の端子32および34はそれぞれポインタ
「送信_スロット_1」および「ターゲット_スロット
_1」を受けるよう結合されている。
【0019】「送信_スロット_0」および「送信_ス
ロット_1」のような、ポインタはVCが現在転送のた
めに設定されている(staged)ロケーションを示
すためにそれらのテーブルに配置されている。特に、複
数の値またはVCがある格納ロケーションまたはタイム
スロットにおいてタイムテーブル100に対するテーブ
ルにスケジューリングされている場合、転送のためにV
Cを選択することはそのテーブルのタイムスロットにお
けるすべてのVCが送信されるまでポインタ「送信_ス
ロット_0」を進ませない。同様に、タイムテーブル2
00におけるポインタ「送信_スロット_1」はそのテ
ーブルのタイムスロットにおけるすべてのVCが送信さ
れるまで進まない。これに対し、ポインタ「ターゲット
_スロット_0」および「ターゲット_スロット_1」
は各々のVCまたはヌルのセルが転送されたセルのデー
タストリームと共にカレント(current)に留ま
る実時間位置を維持するために1タイムスロット位置だ
け進められる。ヌルのセルの指示子を表わすためにゼロ
の値が使用される。
【0020】複数のテーブルを備えた実施形態では、主
または1次テーブルは、タイムテーブル100のための
ポインタ「ターゲット_スロット_0」およびタイムテ
ーブル200のためのポインタ「ターゲット_スロット
_1」のような、ポインタを有し、それによって、タイ
ムテーブル100および200におけるVCのような、
VCまたはヌルのセルが転送された後にポインタは1タ
イムスロット位置だけ進む。また、各々のテーブルはタ
イムテーブル100のためのポインタ「送信_スロット
_0」およびタイムテーブル200のためのポインタ
「送信_スロット_1」のような、ポインタを有し、そ
れによってポインタがそのタイムテーブルに対するタイ
ムスロットにおいてスケジューリングされたすべてのV
Cが転送された場合にのみ進められる。特に、特定のタ
イムスロットにおけるすべてのVCに対するセルの転送
を完了すると、ポインタ「送信_スロット_0」はVC
指示子を含むかあるいは前記ポインタ「ターゲット_ス
ロット_0」に対するロケーションと整合するタイムテ
ーブル100における次のテーブルロケーションへと進
む。ポインタ「ターゲット_スロット_0」は増分した
値が前記「送信_スロット_0」ポインタの値と整合す
る場合には増分することを妨げられる。タイムテーブル
100に対するセルの転送は追跡されかつ「ターゲット
_スロット_0」に対するポインタレンジ(point
er range)に等しい数のセルのタイムスロット
だけ遅延することを許容される。本発明の1実施形態で
は、ポインタ「ターゲット_スロット_0」は、タイム
テーブル100のような、256のエントリのテーブル
をアドレスするために8ビットのメモリを備えている。
他の実施形態はターゲットを追跡しかつスロットを送る
ために割り当てられたより多くのビットを有し「ターゲ
ット_スロット_0」のポインタ値が増分しかつ「送信
_スロット_0」ポインタ値と整合するのを防止する。
複数のテーブルを設ける別の実施形態は主テーブルに対
し、「送信_スロット_0」および「ターゲット_スロ
ット_0」のような、2つのポインタを含むが、他のテ
ーブルの各々に対してはテーブルごとに、「送信_スロ
ット_1」のような、1つのポインタを含むのみであ
る。
【0021】また、タイムテーブル200に対するポイ
ンタ「送信_スロット_1」はそのテーブルに対するタ
イムスロットにおいてスケジューリングされたすべての
VCが転送された場合にのみ進められる。特定のタイム
スロットにおけるVCまたはヌルのセルの転送の完了に
応じて、ポインタ「送信_スロット_1」は非ゼロの値
を含むかあるいはポインタ「ターゲット_スロット_
1」に対するロケーションと整合するタイムテーブル2
00における次のテーブルロケーションに進められる。
ポインタ「ターゲット_スロット_1」は増分された値
が「送信_スロット_1」ポインタ値と整合する場合に
増分することを妨げられる。タイムテーブル200に対
するセルの転送は追跡されかつ「ターゲット_スロット
_1」に対するポインタレンジに等しい数のセルのタイ
ムスロットだけ遅延することを許容される。例えば、8
ビットのメモリを備えたポインタ「ターゲット_スロッ
ト_1」はタイムテーブル200からVCセルを転送す
る上で256のタイムスロットの最大遅延を許容する。
前述のように、他の実施形態は「ターゲット_スロット
_1」ポインタ値が増分しかつ「送信_スロット_1」
ポインタ値と整合するのを防止するためターゲットを追
跡しかつスロットを送信するためにより多くのビットを
割り当てられる。
【0022】転送レートコントローラ10は各々のVC
のためのレート制御を行いかつVCのための将来のセル
の転送をスケジューリングする。転送レートコントロー
ラ10のスケジューリングは外部要因、例えば、シグナ
リング用データの利用可能性、によってドライブされリ
ンクの帯域幅の割り当てられた部分の利用を最適化す
る。各々のVCに対し優先度が割り当てられ複数のVC
が同じセル転送時間に対してスケジューリングされた場
合の競合を解決し、従って危機的な(critica
l)トラフィックに対するタイミングのコンフリクトを
最小にする。
【0023】データ駆動(data−driven)の
スケジューリングはアプリケーションがデータを入手可
能にしたとき、VCはスケジューラ12によってデータ
を送信するためにスケジューリングされるようにアプリ
ケーション駆動される(application dr
iven)。データが用意されていない場合にタイムス
ロットおよび転送の機会を失いかつ厳格な時間インター
バル手順に固執するデバイス駆動の(device−d
riven)転送に対し、データ駆動の転送はデータが
利用可能になりかつレートおよび他のトラフィック管理
パラメータによって許容されるや否やVCを再スケジュ
ールできるようにする。
【0024】この実施形態では、スケジューラ12によ
って行われる機能の1つはセルを通信リンクにわたり転
送するためのVCのスケジューリングである。VCのス
ケジューリングのタスクは管理情報および複数のVCに
対する特性に従って行われ、この場合図1のタイムテー
ブル100および200のような、テーブルの内容への
VCの配置(placement)または順序付け(o
rder)は各VCに対する転送レートおよび優先度を
決定する。あるVCに対する1つのエントリまたは仮想
接続指示子のみがある与えられた時間における1つのテ
ーブルエントリとして許容される。タイムテーブル10
0および200のような、テーブルにおけるあるVCに
対するカレントまたは現在の(current)および
前の(prior)エントリの間の距離はそのVCに対
する相対転送レートを決定する。また、タイムテーブル
100におけるエントリはタイムテーブル200におけ
るエントリより高い優先度を有する。例えば、時間が重
大なトラフィックを表わすVCはタイムテーブル200
へスケジューリングされるトラフィックの種別に対しよ
り高い優先度を提供するタイムテーブル100へのエン
トリをもつことができる。
【0025】前の転送の年代順配列(chronolo
gy)、セルの喪失の優先度、最大のライン転送レー
ト、トラフィック種別、およびVCに対する優先度に関
する情報はスケジューラ12がお互いに関してVCの相
対的な順序付け、取扱い(handling)、または
配置(placement)を決定できるようにする。
【0026】図2は、図1の実施形態に係わる転送レー
トコントローラに対するテーブルエントリを表わすブロ
ック図である。タイムテーブル100および200のよ
うな、テーブルが示されているが、テーブルの数は本発
明を制限するものとして考えるべきではない。セル転送
タイムテーブル100は、111〜120のような、テ
ーブルロケーションにアクセスするポインタ「ターゲッ
ト_スロット_0」および「送信_スロット_0」を備
えたテーブルを具備する。セル転送タイムテーブル20
0は、211〜220のような、テーブルロケーション
にアクセスするポインタ「ターゲット_スロット_1」
および「送信_スロット_1」を備えたテーブルを具備
する。前に述べたように、テーブルロケーションまたは
メモリワードの幅および長さおよび数によって決定され
るテーブルのサイズは本発明を制限するものではない。
【0027】動作においては、図2に示されるタイムテ
ーブル100および200は始めにまたは初期化におい
てヌルのセルを示すために特定の値で満たされ、すなわ
ち、転送のために何らのVCもスケジューリングされて
おらずかつヌルのセルのデータのみが転送されることを
示す。タイムテーブル100および200に対するそれ
ぞれテーブルロケーション112〜120および211
〜220におけるテーブルエントリはヌルのセルを表わ
すためにゼロのエントリを有する。ファインダ14(図
1を参照)は転送のための次のエントリに対してタイム
テーブル100に対するアドレスロケーションを循環す
る。
【0028】あるVCが確立されたとき、1組のレート
パラメータおよびトラフィック種別が規定される。例え
ば、VC1はタイムテーブル100に関連する優先度で
利用可能なリンクのセルレートの3分の1で送信するよ
うセットアップすることができる。スケジューラ12
(図1を参照)はデータがVC1のために利用可能であ
ることを通知されかつスケジューラ12は1組のレート
パラメータおよびトラフィック種別に従ってタイムテー
ブル100へのVC1の次のエントリのためにロケーシ
ョンを決定する。VC1に対する転送の前の経歴がない
場合には、スケジューラ12はポインタ「送信_スロッ
ト_0」に続くロケーションにエントリを与える。もし
「送信_スロット_0」がスロット111に先行するロ
ケーションにあれば、VC1に対する2進コード指示は
タイムテーブル100のテーブルロケーション111に
入力される。ラベルVC1はこの2進コードを表わしか
つロケーション111におけるVC1は転送のために利
用可能な最初のセルとしてスケジューリングされる。セ
ルはポインタ「送信_スロット_0」および「送信_ス
ロット_1」によって選択されるロケーションに見られ
るVCに対するエントリおよび優先度と一致する順序で
転送される。タイムテーブル100のロケーション11
1〜120またはタイムテーブル200のロケーション
211〜220のような、テーブルロケーションはタイ
ムスロットと称される。
【0029】図3は、図1の実施形態に係わる転送レー
トコントローラ10のタイムテーブル100および20
0のためのエントリを含むブロック図である。双方のタ
イムテーブル100および200はVC指示子と共にス
ケジューラ12(図1を参照)によってロードされたテ
ーブルロケーションを有する。前の転送の年代順配列
(chronology)、セル喪失優先度、1組のレ
ートパラメータ、トラフィックタイプ、および優先度に
関する情報にしたがって、スケジューラ12はお互いに
対するVCの相対的な順序付けまたは配置を決定しかつ
スケジューリングしている。
【0030】特に、タイムテーブル100のロケーショ
ン111によって表わされるタイムスロットはVC1に
対するエントリを有する。さらに、ロケーション113
はVC4およびVC5に対するエントリを有する。ロケ
ーション112および114〜120のような他のロケ
ーションはタイムテーブル100においてゼロで示され
るようにヌルのセルに対するエントリを有する。タイム
テーブル200のロケーション211はVC2およびV
C3に対するエントリを有し、ロケーション214はV
C6に対するエントリを有し、かつロケーション218
はVC7に対するエントリを有する。ロケーション21
2〜213,215〜217および219〜220のよ
うな他のロケーションはタイムテーブル200において
ゼロで示されるようにヌルのセルに対するエントリを有
する。VC1〜VC7はデータリンクにわたるセルのト
ラフィックの特定の通信を示すための付加された特性を
備えた仮想接続である。
【0031】タイムテーブル100および200におけ
る特定のテーブルロケーションでのVC1〜VC7のエ
ントリにより、本発明の好ましい実施形態はVC1〜V
C7のエントリに対するロケーション、ヌルのセルの指
示子、およびテーブル優先度にしたがってVCセルを転
送するためのシーケンスを規定する。例えば、タイムテ
ーブル100のポインタ「ターゲット_スロット_0」
および「送信_スロット_0」はVC1に対するエント
リを備えたロケーション111を選択している。タイム
テーブル200のポインタ「ターゲット_スロット_
1」および「送信_スロット_1」はVC2およびVC
3のためのエントリを備えたロケーション211を選択
している。ファインダ14(図1を参照)はファインダ
バス26を通して送るべき次のセルに対しタイムテーブ
ル100および200を歩進する(steps thr
ough)。
【0032】ファインダ14はタイムテーブル100に
おけるVC1に対するロケーション111におけるエン
トリおよびタイムテーブル200のロケーション211
におけるVC2およびVC3のエントリを突き止める。
あるロケーションにおける複数のエントリは転送のため
にVCをスケジューリングする上での競合を示す。ある
テーブルロケーションにおける複数のエントリによる競
合を解決するために与えられたテーブル内に規定された
優先度がありかつまたテーブルの間に優先度があり、し
たがってファインダ14はタイムテーブル100におけ
るロケーション111におけるVC1を選択する(後に
説明する)。ファインダ14は転送を開始するために端
子44にVC1の指示子を出力する。
【0033】ロケーション111からのVC1の転送に
より、タイムテーブル100のポインタ「ターゲット_
スロット_0」および「送信_スロット_0」はロケー
ション112に進み、該ロケーション112はヌルのセ
ルを表わす特定の値を含む。「ターゲット_スロット_
1」はタイムテーブル200のロケーション212に進
む。VC1に対するセルの転送はタイムテーブル100
のロケーション111から値VC1をクリアするよう作
用する。次に、スケジューラ12は、VC1に対するパ
ラメータおよび端子16(図1を参照)におけるVC1
に対するスケジュール要求信号にしたがって、現在のロ
ケーション111に関するVC1に対する次の転送をス
ケジューリングするためのオフセット値を計算しかつ新
しいVC1をタイムテーブル100に入力する(図示せ
ず)。タイムテーブル100が、1次テーブルとして、
共に同じロケーションを選択するポインタ「送信_スロ
ット_0」および「ターゲット_スロット_0」を有し
かつそのロケーションの値がヌルのセルに対すものであ
る場合は、VCデータを転送するための優先度は、タイ
ムテーブル200のような、2次テーブルに転送され
る。
【0034】さらに図3を参照すると、タイムテーブル
200に対するロケーション211におけるポインタ
「送信_スロット_1」はVC2およびVC3の値を含
む。優先度によれば、ファインダ14(図1を参照)は
転送のためにVC2およびVC3からなるリストから次
のエントリを選択する。一実施形態では、前記リストの
第1のエントリ、VC2、が選択される。他の実施形態
は異なる選択基準を使用することができる。VC2のた
めの指示子はVC2に対するセルの転送を開始するため
端子44において出力される。ロケーション211にお
けるVC2によって表わされるセルの転送により、ポイ
ンタ「ターゲット_スロット_0」はタイムテーブル1
00におけるロケーション113に進み、ポインタ「タ
ーゲット_スロット_1」はタイムテーブル200にお
けるロケーション213に進み、そしてポインタ「送信
_スロット_1」はタイムテーブル200におけるロケ
ーション211に留まっている。VC2に対するセルの
転送はロケーション211から値VC2をクリアするよ
う作用する。次に、スケジューラ12は、VC2に対す
るパラメータおよび端子16におけるVC2に対するス
ケジュール要求信号にしたがって、VC2に対する次の
転送をスケジューリングしかつタイムテーブル(図示せ
ず)へのエントリを行なう。ポインタ「送信_スロット
_1」はロケーション211から進まずかつ値VC3に
よって留まっている。
【0035】ファインダ14はポインタ「送信_スロッ
ト_0」をタイムテーブル100のロケーション113
に突き止めかつVC4およびVC5に対する値を見付け
る。ヌルの値以外の値が「送信_スロット_0」により
選択された位置にあれば、タイムテーブル100はデー
タを転送するためにタイムテーブル200より高い優先
度を有することになる。したがって、ファインダ14は
タイムテーブル100におけるロケーション113を選
択しかつVC4に対する指示子が端子44に出力され
る。ロケーション113からのVC4に対するセルの転
送により、ポインタ「ターゲット_スロット_0」はロ
ケーション114に進み、一方ポインタ「送信_スロッ
ト_0」はタイムテーブル100におけるロケーション
113に値VC5によって留まっている。VC4に対す
るデータの転送はロケーション113から値VC4をク
リアするよう作用する。スケジューラ12は、VC4に
対するパラメータおよび端子16におけるVC4に対す
るスケジュール要求信号にしたがって、VC4に対する
次の転送をスケジューリングしかつテーブルへのエント
リを行なう(図示せず)。
【0036】タイムテーブル100に対するポインタ
「送信_スロット_0」はロケーション113にあり該
ロケーションは値VC5を含む。ファインダ14(図1
を参照)はタイムテーブル100およびロケーション1
13を選択し、したがってVC5に対する指示子が端子
44に出力されるようになる。ロケーション113から
のVC5に対するセルの転送により、ポインタ「ターゲ
ット_スロット_0」はロケーション115に進みかつ
ポインタ「送信_スロット_0」はタイムテーブル10
0のロケーション115に進む。ポインタ「ターゲット
_スロット_1」はタイムテーブル200のロケーショ
ン215に進む。VC5に対するデータの転送はロケー
ション113からの値VC5をクリアするよう作用す
る。次に、スケジューラ12は、VC5に対するパラメ
ータおよび端子16におけるVC5に対するスケジュー
ル要求信号にしたがって、VC5に対する次の転送をス
ケジューリングしかつテーブルへのエントリを行なう
(図示せず)。
【0037】タイムテーブル100に対するロケーショ
ン115におけるポインタ「送信_スロット_0」はヌ
ルのセルに対する特定の値を含む。前述のように、「送
信_スロット_0」および「ターゲット_スロット_
0」のような、ポインタが同じロケーションに位置しか
つそのロケーションにヌルのセルの値がある場合は、デ
ータを送信する優先度は、タイムテーブル100のよう
な、1次テーブルから、タイムテーブル200のよう
な、2次テーブルへとわたされる。ファインダ14(図
1を参照)はタイムテーブル200におけるポインタ
「送信_スロット_1」に対するロケーション211を
見付け出す。VC3に対する指示子は端子44において
出力される。ロケーション211からのVC3の転送に
より、ポインタ「ターゲット_スロット_0」および
「送信_スロット_0」はタイムテーブル100のロケ
ーション116に進み、ポインタ「ターゲット_スロッ
ト_1」はタイムテーブル200におけるロケーション
216に進み、そしてポインタ「送信_スロット_1」
はタイムテーブル200のロケーション214に進む。
VC3に対するデータの転送はロケーション211から
の値VC3をクリアするよう作用する。次に、スケジュ
ーラ12は、VC3に対するパラメータおよび端子16
におけるVC3に対するスケジュール要求信号にしたが
って、VC3に対する次の転送をスケジューリングしか
つテーブルへのエントリを行なう(図示せず)。
【0038】前と同様に、「送信_スロット_0」およ
び「ターゲット_スロット_0」のような、ポインタが
同じタイムスロットに位置しかつその位置にヌルのデー
タが入力されている場合、データを送信する優先度は、
タイムテーブル100のような、1次テーブルから、タ
イムテーブル200のような、2次テーブルへと受けわ
たされる。ファインダ14(図1を参照)はポインタ
「送信_スロット_1」をタイムテーブル200から値
VC6を備えたロケーション214に突き止める。VC
6に対する指示子は端子44に出力される。ロケーショ
ン214からのVC6の転送により、ポインタ「ターゲ
ット_スロット_0」および「送信_スロット_0」は
タイムテーブル100のロケーション117に進み、か
つポインタ「ターゲット_スロット_1」および「送信
_スロット_1」はタイムテーブル200のロケーショ
ン217に進む。VC6に対するデータの転送はロケー
ション214から値VC6をクリアするよう作用する。
スケジューラ12は、VC6に対するパラメータおよび
端子16におけるVC6に対するスケジュール要求信号
にしたがって、VC6に対する次の転送をスケジューリ
ングしかつテーブルへのエントリを行なう(図示せ
ず)。
【0039】ポインタ「ターゲット_スロット_0」お
よび「送信_スロット_0」がタイムテーブル100の
ロケーション117にありかつポインタ「ターゲット_
スロット_1」および「送信_スロット_1」がタイム
テーブル200のロケーション217にあることによ
り、両方のテーブルはヌルのセルに対する特定の値を含
む選択されたロケーションを有する。ファインダ14は
端子44にヌルのセルの指示子を出力する。ヌルのセル
が転送されたとき、ファインダ14は送るべき次のセル
に対してタイムテーブル100および200を歩進す
る。ヌルのセルの転送により、ポインタ「ターゲット_
スロット_0」および「送信_スロット_0」はタイム
テーブル100のロケーション118に進みかつポイン
タ「ターゲット_スロット_1」および「送信_スロッ
ト_1」はタイムテーブル200のロケーション218
に進む。前と同様に、ポインタ「送信_スロット_0」
がポインタ「ターゲット_スロット_0」と同じタイム
スロットに位置しかつヌルのセルの値がそのロケーショ
ンに入力されたとき、データを送る優先度は、タイムテ
ーブル100のような、1次テーブルから、タイムテー
ブル200のような、2次テーブルへと受けわたされ
る。ファインダ14(図1を参照)はロケーション21
8にポインタ「送信_スロット_1」を突き止めかつタ
イムテーブル200に値VC7を見付ける。VC7に対
する指示子は端子44において出力される。ロケーショ
ン218からのVC7の転送により、ポインタ「ターゲ
ット_スロット_0」および「送信_スロット_0」は
タイムテーブル100のロケーション119に進みかつ
ポインタ「ターゲット_スロット_1」および「送信_
スロット_1」はタイムテーブル200のロケーション
219に進む。VC7に対するデータの転送はロケーシ
ョン218から値VC7をクリアするよう作用する。ス
ケジューラ12は、VC7に対するパラメータおよび端
子16におけるVC7に対するスケジュール要求信号に
したがって、VC7に対する次の転送をスケジューリン
グしかつテーブルへのエントリを行なう(図示せず)。
【0040】ポインタ「ターゲット_スロット_0」お
よび「送信_スロット_0」がタイムテーブル100の
ロケーション119にありかつポインタ「ターゲット_
スロット_1」および「送信_スロット_1」がタイム
テーブル200のロケーション219にあることによ
り、両方のポインタはヌルのセルに対する値を有するロ
ケーションを選択している。ヌルのセルのエントリによ
り、ファインダ14はヌルのセルの指示子を端子44に
出力する。したがって、この例では、データはVC1,
VC2,VC4,VC5,VC3,VC6、ヌルのセ
ル、VC7、およびヌルのセルのシーケンスで転送され
ている。各転送により、ポインタ「ターゲット_スロッ
ト_0」および「ターゲット_スロット_1」は進めら
れ、したがって該ポインタはデータストリームにおける
転送されたセルのタイムスロットと共にカレント(cu
rrent)状態に留まっている。
【0041】「送信_スロット_0」および「送信_ス
ロット_1」のような、ポインタはあるロケーションに
そのロケーションから全てのエントリがクリアされるま
で留まっている。いったんあるロケーションからエント
リがクリアされると、ポインタ「送信_スロット_0」
はタイムテーブル100内の非ゼロ(non zer
o)の値を有する次のロケーションへあるいはポインタ
「ターゲット_スロット_0」に対するロケーションの
整合まで進められる。ポインタ「送信_スロット_0」
がポインタ「ターゲット_スロット_0」のロケーショ
ンに到達する前に非ゼロの値のロケーションに到達した
時、ポインタ「送信_スロット_0」は、ファインダ1
4がそのロケーションを選択しかつそのタイムスロット
からの転送がクリアされるまでそのロケーションに留ま
っている。
【0042】同様に、ポインタ「送信_スロット_1」
はあるロケーションに、そのロケーションから全てのエ
ントリをクリアするまで、留まっている。いったんエン
トリがあるロケーションからクリアされると、ポインタ
「送信_スロット_1」はタイムテーブル200内の非
ゼロのを有する次のロケーションへあるいはポインタ
「ターゲット_スロット_1」に対するロケーションに
到達するまで進む。ポインタ「送信_スロット_1」が
ポインタ「ターゲット_スロット_1」のロケーション
に到達する前に非ゼロの値のロケーションに到達したと
き、ポインタ「送信_スロット_1」は、ファインダ1
4がそのロケーションを選択しかつそのタイムスロット
からの転送がクリアされるまでそのロケーションに留ま
っている。
【0043】上記方法は、転送のためにVC選択を述
べ、タイムスロットから複数のエントリを選択する場合
の優先度を提供し、いくつかのテーブルから選択する場
合の優先度を提供し、かつ転送のために次のVCを動的
にスケジューリングする上記方法は簡略化のためこの例
で選択された2つのテーブルに限定されるものではな
い。当業者は、説明した方法は多数のテーブルを備えた
実施形態に適用することができる。本発明の実施形態に
対しては、テーブルの長さはレートの不連続性を生じさ
せることはなく、それはポインタ「送信_スロット_
0」および「ターゲット_スロット_0」はタイムテー
ブル100を通って巡回または循環しかつVC転送のた
めのエントリは再び動的にタイムテーブル100に入る
からである。同様に、ポインタ「送信_スロット_1」
および「ターゲット_スロット_1」はタイムテーブル
200を通って巡回または循環しかつVC転送のための
エントリはレートの不連続性を生じることなくタイムテ
ーブル200へと動的に入力される。
【0044】
【発明の効果】以上から、転送レートコントローラ10
はデータの発信者がいつデータが通信リンクによって転
送されるかを決定できるようにする。レートの精度を維
持し、リンクへの公正なアクセスを提供し、かつセルが
転送されるレートを動的に調整する柔軟性を提供するた
めにATMセルの転送を調整する方法が説明された。前
の転送の年代順配列、セルの喪失の優先度、1組のレー
トパラメータ、トラフィックタイプ、および優先度に関
する情報にしたがって、スケジューラ12はお互いに対
するVCの相対的な順序付けまたは配置を決定しかつス
ケジューリングしている。転送レートコントローラ10
は仮想接続に対する転送レートの個別のかつ動的な制御
を提供する。転送レートコントローラ10によってサポ
ートされる仮想接続の最大数は特定の実施形態に対して
符号化できる独自のVC指示子の数によって決定され
る。
【図面の簡単な説明】
【図1】本発明の一実施形態に係わる転送レートコント
ローラを示すブロック図である。
【図2】図1の実施形態に係わる転送レートコントロー
ラのセル転送タイムテーブルのためのテーブルエントリ
を示す説明図である。
【図3】図1の実施形態に係わる転送レートコントロー
ラのセル転送タイムテーブルのためのテーブルエントリ
を示す説明図である。
【符号の説明】
10 転送レートコントローラ 12 スケジューラ 14 ファインダ 16 入力 26 ファインダバス 18,20,28,30 スケジューラ12の端子 36,38,40,42 ファインダ14の端子 100,200 タイムテーブル 22,24 タイムテーブル100の端子 32,34 タイムテーブル200の端子
───────────────────────────────────────────────────── フロントページの続き (72)発明者 マーティン・ルドウィッグ・ドー アメリカ合衆国アリゾナ州85225、チャン ドラー、ノース・シャムウェイ・アベニュ ー 1330 (72)発明者 アラン・ゲアリー・エリス アメリカ合衆国アリゾナ州、フェニック ス、イースト・アゲイブ・ロード 4219

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 転送レートコントローラであって、 記憶用タイムテーブル(100)、 第1および第2のポインタ出力を有するファインダ(1
    4)であって、前記第1および第2のポインタ出力は前
    記記憶用タイムテーブル(100)に結合されているも
    の、そして第1および第2のポインタ入力を有するスケ
    ジューラ(12)であって、前記第1および第2のポイ
    ンタ入力は前記ファインダ(14)に結合されているも
    の、 を具備することを特徴とする転送レートコントローラ。
  2. 【請求項2】 仮想接続をスケジューリングする方法で
    あって、 セル転送用タイムテーブル(100)を提供する段階で
    あって、該セル転送用タイムテーブルは記憶装置のアレ
    イを含むもの、 前記セル転送用タイムテーブル(100)に結合された
    スケジューラ(12)を提供する段階、 前記セル転送用タイムテーブルに結合されたファインダ
    (14)を提供する段階、 第1の仮想接続をスケジューリングする段階、 第1の仮想接続指示子をエントリとして前記セル転送用
    タイムテーブル(100)に入力する段階、 前記第1仮想接続指示子に対し前記セル転送用タイムテ
    ーブル(100)を歩進する段階、 前記第1の仮想接続指示子を出力する段階、 第2の仮想接続指示子のためのロケーションを計算する
    段階、 データが利用可能なときに第2の仮想接続をスケジュー
    リングする段階、 前記セル転送用タイムテーブル(100)から前記第1
    の仮想接続指示子を除去する段階、そして前記第2の仮
    想接続指示子をエントリとして前記セル転送用タイムテ
    ーブルに入力する段階、 を具備することを特徴とする仮想接続をスケジューリン
    グする方法。
  3. 【請求項3】 データリンクにわたりセルを転送する上
    での優先度を提供する方法であって、 複数のタイムテーブルを提供する段階、 第1のタイムテーブル(100)に対する第1のメモリ
    ロケーション(112)における第1のポインタを提供
    する段階、 第1のタイムテーブル(100)に対する第2のメモリ
    ロケーション(111)における第2のポインタを提供
    する段階、 第2のタイムテーブル(200)に対する第3のメモリ
    ロケーション(211)において第3のポインタを提供
    する段階、 前記第2のメモリロケーション(111)において第2
    のポインタにより位置決めされる第1の転送状況指示子
    にしたがってセルを転送する段階、 セルの転送の後に第1のタイムテーブル(100)から
    第1のメモリロケーション(112)における第1のポ
    インタを増分する段階、 その第2のメモリロケーション(113)において複数
    の値がある場合に第1のタイムテーブル(100)に対
    する第2のメモリロケーション(113)における第2
    のポインタによって位置決めされる第2の転送状況指示
    子にしたがってセルを転送する段階、そして前記第2の
    ポインタを進める段階、 を具備することを特徴とするデータリンクにわたりセル
    を転送する上での優先度を決定する方法。
JP15925297A 1996-06-04 1997-06-02 転送レートコントローラおよび動作方法 Expired - Lifetime JP3942237B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US08/658,046 US5889763A (en) 1996-06-04 1996-06-04 Transfer rate controller and method of operation
US08/658,046 1996-06-04

Publications (2)

Publication Number Publication Date
JPH1065712A true JPH1065712A (ja) 1998-03-06
JP3942237B2 JP3942237B2 (ja) 2007-07-11

Family

ID=24639692

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15925297A Expired - Lifetime JP3942237B2 (ja) 1996-06-04 1997-06-02 転送レートコントローラおよび動作方法

Country Status (3)

Country Link
US (1) US5889763A (ja)
EP (1) EP0812123A3 (ja)
JP (1) JP3942237B2 (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6181711B1 (en) * 1997-06-26 2001-01-30 Cisco Systems, Inc. System and method for transporting a compressed video and data bit stream over a communication channel
JP3369108B2 (ja) * 1998-06-10 2003-01-20 富士通株式会社 パケットデータ送出装置
US7114000B1 (en) * 1999-11-29 2006-09-26 Cisco Technology, Inc. Scheduling network traffic using multiple logical schedule tables
JP3526269B2 (ja) * 2000-12-11 2004-05-10 株式会社東芝 ネットワーク間中継装置及び該中継装置における転送スケジューリング方法
US7443793B2 (en) 2002-02-28 2008-10-28 Agere Systems Inc. Processor with dynamic table-based scheduling using linked transmission elements for handling transmission request collisions
US7224681B2 (en) * 2002-02-28 2007-05-29 Agere Systems Inc. Processor with dynamic table-based scheduling using multi-entry table locations for handling transmission request collisions
US7215675B2 (en) 2002-02-28 2007-05-08 Agere Systems Inc. Processor with software-controlled programmable service levels
US7245624B2 (en) * 2002-02-28 2007-07-17 Agere Systems Inc. Processor with table-based scheduling using software-controlled interval computation

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5535301A (en) * 1993-03-23 1996-07-09 The United States Of America As Represented By The United States Department Of Energy Method for guessing the response of a physical system to an arbitrary input
JP3354689B2 (ja) * 1994-02-28 2002-12-09 富士通株式会社 Atm交換機、交換機及びそのスイッチングパス設定方法
GB2288097B (en) * 1994-03-23 1998-09-23 Roke Manor Research ATM queuing and scheduling apparatus
EP0690596B1 (en) * 1994-06-28 2002-05-15 Hewlett-Packard Company, A Delaware Corporation Method and apparatus for scheduling the transmission of cells of guaranteed-bandwidth virtual channels
EP0702473A1 (en) * 1994-09-19 1996-03-20 International Business Machines Corporation A method and an apparatus for shaping the output traffic in a fixed length cell switching network node
EP0705007A3 (en) * 1994-09-30 2003-01-29 Roke Manor Research Limited ATM queuing and scheduling apparatus
US5533020A (en) * 1994-10-31 1996-07-02 International Business Machines Corporation ATM cell scheduler
US5633870A (en) * 1995-07-07 1997-05-27 Sun Microsystems, Inc. Method and apparatus for controlling data flow through an ATM interface
US5712851A (en) * 1995-12-28 1998-01-27 Lucent Technologies Inc. Adaptive time slot scheduling apparatus and method utilizing a linked list mechanism

Also Published As

Publication number Publication date
US5889763A (en) 1999-03-30
EP0812123A2 (en) 1997-12-10
JP3942237B2 (ja) 2007-07-11
EP0812123A3 (en) 2000-07-05

Similar Documents

Publication Publication Date Title
EP1064761B1 (en) Communication system and method for scheduling multiple and simultaneous connections in a communication system
US5859835A (en) Traffic scheduling system and method for packet-switched networks
US5835494A (en) Multi-level rate scheduler
US6414963B1 (en) Apparatus and method for proving multiple and simultaneous quality of service connects in a tunnel mode
US5889779A (en) Scheduler utilizing dynamic schedule table
KR100334922B1 (ko) 효율적인출력요구패킷스위치와방법
US6349089B1 (en) Flexible scheduler in an asynchronous transfer mode (ATM) switch
JP2630813B2 (ja) パケットフロー制御方法および装置
US6349097B1 (en) Multicasting in switching apparatus
US6141346A (en) Point-to-multipoint transmission using subqueues
US6262989B1 (en) Apparatus and method for providing different quality of service connections in a tunnel mode
US5870629A (en) System for servicing plurality of queues responsive to queue service policy on a service sequence ordered to provide uniform and minimal queue interservice times
CA2156096A1 (en) Traffic shaper and packet communication apparatus
US5402426A (en) Method and arrangement for checking the observance of prescribed transmission bit rates in an ATM switching equipment
JP3942237B2 (ja) 転送レートコントローラおよび動作方法
US6208652B1 (en) Increment scheduler
US7106693B1 (en) Method and apparatus for pacing the flow of information sent from a device
JP2795257B2 (ja) トラフィックシェーパのセル出力競合制御方式
JPH09238159A (ja) トラヒックシェーパ装置
GB2308959A (en) Data switching apparatus with fair queuing
EP0614585B1 (en) Method and unit for the reconstruction of the correct sequence of atm cells
US7130267B1 (en) System and method for allocating bandwidth in a network node
US6226306B1 (en) Data transmission rate control using a transmission control scheme suitable for subbands forming an entire band
US6343076B1 (en) ATM cell spacer
JP3287529B2 (ja) トラヒックシェイピング装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040528

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20041217

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20050711

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20060712

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060725

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20061025

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20061030

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070124

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20070313

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20070403

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100413

Year of fee payment: 3

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: R3D03

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100413

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110413

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120413

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120413

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130413

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130413

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140413

Year of fee payment: 7

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term