KR960043817A - 동시화면표시장치의 라인보상방법 및 그 회로 - Google Patents

동시화면표시장치의 라인보상방법 및 그 회로 Download PDF

Info

Publication number
KR960043817A
KR960043817A KR1019950012476A KR19950012476A KR960043817A KR 960043817 A KR960043817 A KR 960043817A KR 1019950012476 A KR1019950012476 A KR 1019950012476A KR 19950012476 A KR19950012476 A KR 19950012476A KR 960043817 A KR960043817 A KR 960043817A
Authority
KR
South Korea
Prior art keywords
line
field memory
field
signal
sub
Prior art date
Application number
KR1019950012476A
Other languages
English (en)
Other versions
KR0139125B1 (ko
Inventor
조용훈
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950012476A priority Critical patent/KR0139125B1/ko
Publication of KR960043817A publication Critical patent/KR960043817A/ko
Application granted granted Critical
Publication of KR0139125B1 publication Critical patent/KR0139125B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Studio Circuits (AREA)

Abstract

본 발명은 하나의 디스플레이장치에 주화면과 부화면을 동시에 출력할 수 있는 픽쳐-인-픽쳐(Picture In Picture; PIP) 기능을 구비한 영상시스템에 관한 것이다. 본 발명에 의한 라인보상동작은 주화면과 부화면이 같은 필드일 때 주화면은 우수필드이고 부화면이 기수필드이면 1라인을 보상해 준다. 본 발명에 의한 동시화면표시장치는 부화면의 필드가 뒤집히는것을 보상할 때 어떤 경우에도 그 차이가 1라인 이하가 된다. 따라서, 본 발명은 안정된 부화면을 출력할 수 있는 동시화면표시장치를 제공하는 효과를 가져온다.

Description

동시화면표시장치의 라인보상방법 및 그 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제6도는 본 발명에 의한 PIP기능을 구비한 영상시스템의 라인보상부를 나타낸 회로도, 제7도는 제6도의 본 발명에 의한 라인보상부의 동작을 설명하기 위한 라인보상표, 제8도는 제7도의 라인보상표에 따른 부화면의 라인배치도.

Claims (12)

  1. 주화면과 동기가 다른 부화면신호를 필드메모리에 기록하였다가 주화면의 동기신호에 맞춰 독출하여 주화면위에 동시에 디스플레이하는 영상 시스템에서 상기 필드메모리로부터 독출되는 라인이 상기 필드메모리에 기록되는 라인을 앞지르는 순간 이후에 상기 필드메모리로부터 독출되는 라인을 보상해주는 방법에 있어서, 상기 앞지르기가 발생하는 이후에 주화면이 우수필드(Even Field)이고 부화면은 기수필드(Odd Field)일 때만 상기 필드메모리의 독출라인값에 1라인을 보상해 주는 단계를 포함하는 동시화면표시장치의 라인보상방법.
  2. 제1항에 있어서, 상기 단계는, 상기 부화면이 동화상일 경우에만 라인을 보상하는 것을 특징으로 하는 동시화면표시장치의 라이보상방법.
  3. 제2항에 있어서, 상기 단계는, 상기 필드메모리의 기록되는 라인값과 독출되는 라인값을 비교하여 상기 필드메모리에서 앞지르기가 발생하는 위치를 검출하는 단계; 상기 앞지르기가 발생하면 상기 주화면과 부화면의 필드에 따라 보상신호를 발생하는 단계; 및 상기 보상신호를 상기 필드메모리의 독출라인값에 더하여 독출라인을 보상하는 단계로 구성되는 것을 특징으로 하는 동시화면표시장치의 라인보상방법.
  4. 제3항에 있어서, 상기 검출단계는, 상기 필드메모리에 기록되는 라인값과 필드메모리로부터 독출되는 라인값이 같을 때 상기 필드메모리에서 앞지르기가 발생하는 위치로 판단하는 것을 특징으로 하는 동시화면표시장치의 라인보상방법.
  5. 주화면과 동기가 다른 부화면신호를 필드메모리에 기록하였다가 주화면의 동기신호에 맞춰 독출하여 주화면위에 동시에 디스플레이하는 영상시스템에서 상기 필드메모리로부터 독출되는 라인이 상기 필드메모리에 기록되는 라인을 앞지르는 순간 이후에 상기 필드메모리로부터 독출되는 라인을 보상해주는 장치에 있어서, 상기 앞지르기가 발생하는 이후에 입력되는 주화면의 필드판별신호가 우수필드(Even Field)를 나타내고 부화면의 필드판별신호는 기수필드(Odd Field)를 나타낼 때만 상기 필드메모리의 독출라인값에 1라인을 보상해 주는 라인보상부를 포함하는 동시화면표시장치.
  6. 제5항에 있어서, 상기 라인보상부는 상기 부화면이 동화상일 경우에만 라인을 보상하는 것을 특징으로 하는 동시화면표시장치.
  7. 제6항에 있어서, 상기 라인보상부는 상기 앞지르기가 발생하는 위치를 검출하기 위한 수단; 상기 앞지르기가 발생하는 위치에서 상기 주화면과 부화면의 필드에 따라 보상신호를 발생하기 위한 수단; 및 상기 보상신호를 상기 필드메모리의 독출라인값에 보상하기 위한 수단으로구성되는 것을 특징으로 하는 동시화면표시장치.
  8. 제7항에 있어서, 상기 검출수단은 상기 필드메모리에 기록되는 라인값과 필드메모리로부터 독출되는 라인값이 같을 때 상기 필드메모리에서 앞지르기 발생하는 위치로 판단하는 것을 특징으로 하는 동시화면표시장치.
  9. 제8항에 있어서, 상기 검출수단은 상기 필드메모리에 기록되는 라인값과 독출되는 라인값을 비교하기 위한 비교기; 및 상기 비교결과를 셋트(S)단자로 입력받고 주화면의 수직동기 신호를 리셋(R)단자로 입력받아 출력신호를 발생하는 RS-플립플롭으로 구성되는 것을 특징으로하는 동시화면표시장치.
  10. 제9항에 있어서, 상기 보상신호발생수단은 상기 부화면이 동화상인지 정지화상인지를 나타내는 신호와 상기 주화면과 부화면의 필드판별신호를 논리곱하기 위한 논리곱소자로 구성되는 것을 특징으로 하는 동시화면표시장치.
  11. 제10항에 있어서, 상기 부화면의 필드판별신호는 상기 부화면의 필드판별신호를 입력받아 반전하기 위한 인버터; 상기 반전된 신호를 D입력단자로 입력받고 상기 주화면의수직동기신호를 클럭단자로 입력받아 출력신호를 발생하기 위한 D-플립플롭; 상기 D-플립플롭의 출력값과 상기 RS-플립플롭의 출력값을 배타논리합하기 위한 배타논리합소자로 구성되는 부화면 필드판별신호입력부를 통해 상기 논리곱소자에 입력되는 것을 특징으로 하는 동시화면표시장치.
  12. 제7항에 있어서, 상기 보상수단은 상기 필드메모리의 독출라인값에 상기 보상신호를 더하기 위한 가산기로 구성되는 것을 특징으로 하는 동시화면표시장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950012476A 1995-05-18 1995-05-18 동시화면표시장치의 라인보상방법 및 그 회로 KR0139125B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950012476A KR0139125B1 (ko) 1995-05-18 1995-05-18 동시화면표시장치의 라인보상방법 및 그 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950012476A KR0139125B1 (ko) 1995-05-18 1995-05-18 동시화면표시장치의 라인보상방법 및 그 회로

Publications (2)

Publication Number Publication Date
KR960043817A true KR960043817A (ko) 1996-12-23
KR0139125B1 KR0139125B1 (ko) 1998-05-15

Family

ID=19414866

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950012476A KR0139125B1 (ko) 1995-05-18 1995-05-18 동시화면표시장치의 라인보상방법 및 그 회로

Country Status (1)

Country Link
KR (1) KR0139125B1 (ko)

Also Published As

Publication number Publication date
KR0139125B1 (ko) 1998-05-15

Similar Documents

Publication Publication Date Title
KR920015356A (ko) 전자카메라시스템에 있어서 재생시 화면편집장치
KR840001420A (ko) 칼라 정지화상 재생 장치
JPS63207284A (ja) ピクチヤーインピクチヤーのビデオ信号発生回路
KR910010348A (ko) 화소수 변환 회로
KR940005153A (ko) 비비월 주사 비디오 신호를 갖는 비월 주사 비디오 신호의 디스플레이 장치
KR880012091A (ko) 픽쳐-인-픽쳐 비디오 신호 발생기
KR960043817A (ko) 동시화면표시장치의 라인보상방법 및 그 회로
KR850000859A (ko) 정보신호의 전송 방식
US5715019A (en) Video signal processing apparatus for prompter
JPS61172484A (ja) ビデオフイ−ルドデコ−ダ
KR100226145B1 (ko) 액정디스플레이(lcd)의 화상반전시 노이즈제거장치와 방법
EP1458189A2 (en) Video signal processing apparatus
JP2792050B2 (ja) ノンインターレース走査識別装置
KR910017857A (ko) 디스플레이 제어 방식
JP2692501B2 (ja) 映像信号の文字位置移動回路
KR970004746A (ko) 플라즈마 디스플레이 패널 텔레비젼의 프레임 메모리장치
KR0157542B1 (ko) 텔레비젼의 필드주파수 변환회로
KR970073024A (ko) 두화면 텔레비전의 정지화면 재생장치
KR960043855A (ko) 티브이(tv) 엔코더
JPH113066A (ja) 液晶表示装置
KR980007567A (ko) 텔레비전 수상기의 부화면 동기안정화장치
JPH0779389A (ja) 多画面テレビ受像機
KR970073026A (ko) 텔레비젼의 입력신호 절환방법
JPH11341388A (ja) 2画面表示装置
JPS61166276A (ja) 映像信号処理装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050128

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee