KR960032908A - 잡음 제거 회로 - Google Patents

잡음 제거 회로 Download PDF

Info

Publication number
KR960032908A
KR960032908A KR1019960003231A KR19960003231A KR960032908A KR 960032908 A KR960032908 A KR 960032908A KR 1019960003231 A KR1019960003231 A KR 1019960003231A KR 19960003231 A KR19960003231 A KR 19960003231A KR 960032908 A KR960032908 A KR 960032908A
Authority
KR
South Korea
Prior art keywords
error
error signal
filter
output
compensated
Prior art date
Application number
KR1019960003231A
Other languages
English (en)
Other versions
KR100377037B1 (ko
Inventor
코이프만 블라디미르
아펙 야친
리베르만 서지오
Original Assignee
에이치. 이보트손
모토로라 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에이치. 이보트손, 모토로라 인코포레이티드 filed Critical 에이치. 이보트손
Publication of KR960032908A publication Critical patent/KR960032908A/ko
Application granted granted Critical
Publication of KR100377037B1 publication Critical patent/KR100377037B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/22Analogue/digital converters pattern-reading type
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M7/00Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits
    • H03M7/30Compression; Expansion; Suppression of unnecessary data, e.g. redundancy reduction
    • H03M7/3002Conversion to or from differential modulation
    • H03M7/3004Digital delta-sigma modulation
    • H03M7/3015Structural details of digital delta-sigma modulators
    • H03M7/302Structural details of digital delta-sigma modulators characterised by the number of quantisers and their type and resolution
    • H03M7/3022Structural details of digital delta-sigma modulators characterised by the number of quantisers and their type and resolution having multiple quantisers arranged in cascaded loops, each of the second and further loops processing the quantisation error of the loop preceding it, i.e. multiple stage noise shaping [MASH] type
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/50Digital/analogue converters using delta-sigma modulation as an intermediate step
    • H03M3/502Details of the final digital/analogue conversion following the digital delta-sigma modulation
    • H03M3/504Details of the final digital/analogue conversion following the digital delta-sigma modulation the final digital/analogue converter being constituted by a finite impulse response [FIR] filter, i.e. FIRDAC

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Analogue/Digital Conversion (AREA)
  • Noise Elimination (AREA)

Abstract

(제1도 참조)
잡음 제거 회로(1)는 D/A 변환기를 사용하며, 이 D/A 변환기는 제1변조기(11)와 데이타 출력부를 포함한다. 회로(1)는 변조기(11)의 양자화 에러 신호를 측정하기 위해 에러 측정 수단(12, 13, 14)을 구비한다. 필터(19)는 에러 신호를 수신하여 필터된 에러 신호를 제공한다. 필터 보상기(17)는 데이타 출력에 결합되어 보상된 출력을 제공한다. 스케일러(15)는 필터된 에러 신호를 수신하도록 결합되어 스케일된 필터 에러 신호를 제공한다. 제2변조기(16)는 스케일된 필터 에러 신호를 수신하도록 결합되어 에러 데이타의 단일 비트 스트립을 제공한다. 합 장치(18)는 에러 데이타의 단일 비트 스트림과 제1변조기로부터의 보상된 출력을 합하여 정정된 출력을 제공함으로써 에러 신호를 필터되고 스케일되고 또한 변조되며, 데이타 출력은 보상되어 실질적으로 감소된 양자화 에러를 갖는 보상된 출력이 얻어진다.

Description

잡음 제거 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 잡음 제거 회로의 바람직한 실시예를 도시한 도면,
제3도는 제2도의 시프트 레지스터와 콤 필터 장치를 상세히 도시한 도면.

Claims (8)

  1. 시그마-델타 변조기와 데이타 출력부를 갖는 D/A 변환기를 사용하는 잡음 제거 회로에 있어서, 시그마-델타 변조기의 에러 신호를 측정하며 이 에러 신호는 변조기의 양자화 에러를 나타내는 에러 측정 수단과, 에러 신호를 수신하도록 결합되어 필터된 에러 신호를 제공하는 필터링 수단과, D/A 변환기의 데이타 출력에 결합되어 보상된 출력을 제공하는 필터 보상 수단과, 필터된 에러 신호를 수신하도록 결합되어 이 필터된 에러 신호에 따라 스케일된 필터 에러 신호를 제공하는 스케일링 수단과, 스케일된 필터 에러 신호를 수신하도록 결합되어 에러 데이타용 단일 비트 스트림을 제공하는 변조 수단, 및 에러 데이타의 단일 비트 스트림과 D/A 변환기로부터의 보상된 출력을 합하여 정정된 출력을 제공하는 합 수단을 포함하며, 상기 에러 신호는 필터되고 스케일되며 또한 변조되고 상기 데이타 출력은 보상되어 실질적으로 감소된 양자화 에러를 갖는 정정된 출력을 얻는 것을 특징으로 하는 잡음 제거 회로.
  2. 제1항에 있어서, 상기 에러 측정 수단은 필터 제1지연 장치 및 공제 장치를 구비하는 것을 특징으로 하는 잡음 제거 회로.
  3. 제1항 또는 제2항에 있어서, 상기 보상 수단은 상기 필터링 수단과 관련된 지연을 보상하는 것을 특징으로 하는 잡음 제거 회로.
  4. 제1항 내지 제3항중 어느 한 항에 있어서, 상기 보상 수단은 제2지연 장치인 것을 특징으로 하는 잡음 제거 회로.
  5. 제1항 내지 제4항중 어느 한 항에 있어서, 상기 필터링 수단은 콤 필터인 것을 특징으로 하는 잡음 제거 회로.
  6. 제1항 내지 제5항중 어느 한 항에 있어서, 상기 합 수단을 포함하는 것을 특징으로 하는 잡음 제거 회로.
  7. 어느 선행항의 직렬 구성으로 된 복수의 잡음 제거 회로를 구비하는것을 특징으로 하는 잡음 제거 회로 장치.
  8. 제4항에 있어서, 각 회로의 보상 수단은 또한 그 회로의 상대 위치를 직렬로 보상하는 것을 특징으로 하는 잡음 제거 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960003231A 1995-02-10 1996-02-10 잡음제거회로 KR100377037B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
GB9502586A GB2298096B (en) 1995-02-10 1995-02-10 Noise cancelling circuit and arrangement
GB9502586 1995-02-10

Publications (2)

Publication Number Publication Date
KR960032908A true KR960032908A (ko) 1996-09-17
KR100377037B1 KR100377037B1 (ko) 2003-06-09

Family

ID=10769367

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960003231A KR100377037B1 (ko) 1995-02-10 1996-02-10 잡음제거회로

Country Status (6)

Country Link
US (1) US5724038A (ko)
EP (1) EP0726656B1 (ko)
JP (1) JPH08274665A (ko)
KR (1) KR100377037B1 (ko)
DE (1) DE69609999T2 (ko)
GB (1) GB2298096B (ko)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100219155B1 (ko) * 1996-09-11 1999-09-01 윤종용 디지탈/아날로그 변환장치
JP2002504277A (ja) * 1997-04-18 2002-02-05 イェスパー ステーンスガール−メイセン 非線形分離および線形再接合に基づくオーバサンプルされたディジタル・アナログ変換器
DE19851637A1 (de) * 1998-11-10 2000-05-11 Bosch Gmbh Robert Sigma-Delta-Modulator und Verfahren zur Unterdrückung eines Quantisierungsfehlers in einem Sigma-Delta-Modulator
DE19854124C1 (de) * 1998-11-24 2000-08-24 Bosch Gmbh Robert Sigma-Delta D/A-Wandler
WO2000039932A2 (en) * 1998-12-14 2000-07-06 Steensgaard Madsen Jesper Serial d/a converter
US6473011B1 (en) 1999-08-19 2002-10-29 Jesper Steensgaard-Madsen Serial D/A converter compensating for capacitor mismatch errors
ATE247878T1 (de) * 1999-11-19 2003-09-15 Ami Semiconductor Belgium Bvba Wandlerschnittstellenanordnung mit einem sigma- delta-modulator mit nullpunktabgleich und verstärkungseinstellung
US6535154B1 (en) * 2001-11-05 2003-03-18 Texas Instruments Incorporated Enhanced noise-shaped quasi-dynamic-element-matching technique
DE10162566A1 (de) * 2001-12-19 2003-08-21 Siemens Ag Sigma-Delta-Wandler mit Rauschunterdrückung
US7230996B2 (en) 2002-06-13 2007-06-12 Matsushita Electric Industrial Co., Ltd. Transmitting circuit device and wireless communications device
US6741197B1 (en) * 2003-01-13 2004-05-25 Cirrus Logic, Inc. Digital-to-analog converter (DAC) output stage
CN1914806A (zh) * 2004-01-28 2007-02-14 皇家飞利浦电子股份有限公司 用于将多位数字信号转换成模拟信号的da转换器系统和方法
EP1583245A3 (en) * 2004-03-10 2006-09-13 Matsushita Electric Industrial Co., Ltd. Data converter device and data conversion method, and transmitter circuit, communications device and electronic device using the same

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2543095B2 (ja) * 1987-09-14 1996-10-16 松下電器産業株式会社 オ―バ―サンプリング型d/a変換器
US5235334A (en) * 1992-03-30 1993-08-10 Motorola, Inc. Digital-to-analog converter with a linear interpolator
US5369403A (en) * 1992-09-01 1994-11-29 The State Of Oregon Acting By And Through The State Board Of Higher Education On Behalf Of Oregon State University Dual quantization oversampling digital-to-analog converter
US5323157A (en) * 1993-01-15 1994-06-21 Motorola, Inc. Sigma-delta digital-to-analog converter with reduced noise
US5414424A (en) * 1993-08-26 1995-05-09 Advanced Micro Devices, Inc. Fourth-order cascaded sigma-delta modulator
US5585802A (en) * 1994-11-02 1996-12-17 Advanced Micro Devices, Inc. Multi-stage digital to analog conversion circuit and method

Also Published As

Publication number Publication date
EP0726656A1 (en) 1996-08-14
JPH08274665A (ja) 1996-10-18
GB2298096B (en) 1998-09-02
EP0726656B1 (en) 2000-08-30
DE69609999T2 (de) 2001-03-01
KR100377037B1 (ko) 2003-06-09
GB2298096A (en) 1996-08-21
DE69609999D1 (de) 2000-10-05
US5724038A (en) 1998-03-03
GB9502586D0 (en) 1995-03-29

Similar Documents

Publication Publication Date Title
KR960032908A (ko) 잡음 제거 회로
GB2255457B (en) Analogue-to-digital converters,digital-to-analogue converters,and digital modulators
DK0613256T3 (da) Analog-digitalomsætter med moduleret rystesignal
JPH01288016A (ja) アナログ−デジタル変換回路
DE69212886D1 (de) Komparator für über den gesamten Versorgungsspannungsbereich sich erstreckende Eingangs-/Ausgangssignale
KR950033826A (ko) 소형컴퓨터 인터페이스 시스템상의 신호로부터 노이즈를 제거하는 이중필터링 글리치 제거기
ATE456193T1 (de) Wandler, schaltung und verfahren zur kompensation von ungenauigkeiten in eienem sigma delta wandler
KR920022683A (ko) 샘플링 주파수 변환기
KR900005778A (ko) 화상 신호 처리 방법 및 회로
CA2130639A1 (en) Optical Passband Filter
CA2282089A1 (fr) Architecture modulaire de pilotage d'un aerodyne presentant un faible cout tout en etant apte a assurer un niveau eleve de securite de fonctionnement
DE69301528D1 (de) Filtermodul für Frequenzumrichter
KR920019104A (ko) 시그마·델타형 d/a변환기 시스템
KR970072711A (ko) 잡음성분을 줄인 1비트 a/d 변환장치
DK0760954T3 (da) Fasestøjdetektor
ATE210312T1 (de) Anordnung zum summieren von produkten zweier gleichen oder unterschiedlichen signale
CA2043856A1 (en) Apparatus for correcting a color tone of a video signal
JP3758849B2 (ja) データ変換装置
KR910002248A (ko) 디지탈 신호 노이즈 삭제 방법 및 그 장치
KR970032183A (ko) 텔레비젼 신호를 처리하는 a/d 변환기를 갖는 장치
DK7990A (da) Koblingsfelt for digitale audiosignaler
JP3131716B2 (ja) 音声検出装置
KR950009904B1 (ko) 디지탈 위상 변조기
KR840008253A (ko) 자기 또는 기타 매체에 기록하기 위한 secam형 칼라 텔레비젼 신호 처리장치
SE9804505D0 (sv) Echo and distortion cancellation arrangement

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee