KR960011730A - 정보 처리 장치 - Google Patents

정보 처리 장치 Download PDF

Info

Publication number
KR960011730A
KR960011730A KR1019950030630A KR19950030630A KR960011730A KR 960011730 A KR960011730 A KR 960011730A KR 1019950030630 A KR1019950030630 A KR 1019950030630A KR 19950030630 A KR19950030630 A KR 19950030630A KR 960011730 A KR960011730 A KR 960011730A
Authority
KR
South Korea
Prior art keywords
memory
access
memory module
access mode
mode
Prior art date
Application number
KR1019950030630A
Other languages
English (en)
Inventor
다까시 마루야마
마사끼 반
마스미 데라오
Original Assignee
가나이 쯔도무
가부시끼가이샤 히다찌 세이사꾸쇼
즈쯔야마 이찌로
히다찌 주부 소프트웨어 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가나이 쯔도무, 가부시끼가이샤 히다찌 세이사꾸쇼, 즈쯔야마 이찌로, 히다찌 주부 소프트웨어 가부시끼가이샤 filed Critical 가나이 쯔도무
Publication of KR960011730A publication Critical patent/KR960011730A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • G06F12/0607Interleaved addressing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Memory System (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

임의의 용량을 갖는 메모리 모듈을 장착하기 위한 복수의 메모리 슬롯(6)과, 상기 메모리 슬롯에 장착된 메모리 모듈에의 억세스 지시를 하는 처리부(2)와, 상기 메모리 모듈에의 억세스를 제어사는 메모리 제어부(4)로 이루어진 정보 처리 장치(1)에 있어서 메모리 슬롯에 장착된 메모리 모듈의 용량을 검출하는 수단(4)를 구비하고, 메모리 제어부(4)가 상기 검출 수단(4)에 의해 검출된 용량에 따라 상기 메모리 모듈의 억세스 모드를 다이나믹하게 설정하도록 했다.

Description

정보 처리 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 일실시예를 도시한 시스템 구성도.
제2도는 메모리 모듈에의 억세스시의 타이밍차트.
제3도는 메모리 모듈에의 억세스시의 다른 예를 도시한 타이밍차트.

Claims (16)

  1. 메모리 모듈을 장착하기 위한 복수의 메모리 슬롯, 상기 메모리 슬롯에 장착된 메모리 모듈에의 억세스 지시를 하는 처리부, 상기 메모리 슬롯에 장착된 메모리 모듈의 속성을 검출하는 수단 및 상기 검출 수단에 의해 검출된 속성에 따라 상기 메모리 모듈에의 억세스 모드를 결정하고 결정된 상기 억세스 모드에 맞춰 상기 메모리 모듈에의 억세스를 제어하는 메모리 제어부로 이루어진 것을 특징으로 하는 정보 처리 장치.
  2. 제1항에 있어서, 상기 메모리 모듈의 속성은 메모리 모듈의 용량인 것을 특징으로 하는 정보 처리 장치.
  3. 제2항에 있어서, 상기 메모리 제어부는 동일한 용량의 메모리 모듈이 n개(n은 2이상의 양의 정부)인 경우에, 해당 n개의 메모리 모듈에의 억세스 모드를 n웨이 인터리브 모드로 하는 것을 특징으로 하는 정보 처리 장치.
  4. 제2항에 있어서, 상기 검출 수단은 해당 정보 처리 장치의 작동시에 각 메모리 슬롯에 장착된 메모리 모듈마다 테스트 데이타를 일정한 어드레스를 할당하여 기입하고, 해당 메모리 모듈의 상기 기입된 어드레스와 동일한 어드레스로 부터 데이타를 읽어내며, 상기 읽어낸 데이타와 상기 테스트 데이타를 비교함으로써 메모리 모듈르ㅣ 용량을 검출하는 것을 특징으로 하는 정보 처리 장치.
  5. 제4항에 있어서, 상기 일정한 어드레스는 메모리 모듈에 통상 이용되는 메모리 용량의 경계 어드레스인 것을 특징으로 하는 정보 처리 장치.
  6. 제5항에 있어서, 상기 일정한 어드레스는 2MB, 4MB, 8MB를 나타내는 어드레스인 것을 특징으로 하는 정보 처리 장치.
  7. 제2항에 있어서, 상기 메모리 슬롯의 억세스 모드의 고정을 설정하는 수단과, 상기 메모리 제어부는 상기 검출 수단의 검출 내용의 여하에 관계없이 상기 설정 수단에 설정된 메모리 슬롯에 장착된 메모리 모듈에의 억세스 모드를 미리 고정된 억세스 모드로 하는 것을 특징으로 하는 정보 처리 장치.
  8. 제7항에 있어서, 상기 설정 수단에 의해 억세스 모드의 고정이 설정된 메모리 슬롯이 2개 있는 경우에는 상기 메모리 제어부는 상기 고정된 메모리 슬롯에 장착된 메모리 모듈을 2웨이 인터리브 모드로 하는 것을 특징으로 하는 정보 처리 장치.
  9. 메모리 모듈을 장착하기 위한 복수의 메모리 슬롯과, 상기 메모리 슬롯에 장착된 메모리 모듈에의 억세스 지시를 하는 처리부와, 상기 메모리 모듈에의 억세스를 제어하는 메모리 제어부를 포함하는 정보 처리 장치에 있어서의 메모리 억세스 방법에 있어서, 장치의 작동시에 상기 메모리 슬롯에 장착된 메모리 모듈의 용량을 검출하는 단계, 검출된 용량에 따라 상기 메모리 모듈에의 억세스 모드를 결정하는 단계, 상기 메모리 제어부에 보유하는 단계 및 상기 처리부로 부터의 억세스 지시에 따라 기 메모리 제어부에 보유한 억세스 모드를 참조하여 해당하는 억세스 모드로 해당 메모리 모듈을 억세스하는 단계로 이루어진 것을 특징으로 하는 메모리 억세스 방법.
  10. 제9항에 있어서, 상기 억세스 모드를 결정하는 단계는 동일한 용량의 메모리 모듈의 유무를 검출하고, 동일한 용량의 메모리 모듈이 n개(n은 2이상의 양의 정수)이면 해당 n개의 메모리 모듈에의 억세스 모드를 n웨이 인터리브 모드로 하는 것을 특징으로 하는 메모리 억세스 방법.
  11. 제9항에 있어서, 상기 검출하는 단계는 각 메모리 슬롯에 장착된 각각의 메모리 모듈에 대하여 복수종류의 테스트 데이타에 소정의 복수개의 어드레스를 할당하여 기입하고, 해당 메모리 모듈의 상기 복수개의어드레스로 부터 데이타를 읽어내며, 상기 읽어낸 데이타와 상기 테스트 데이타를 비교함으로써 메모리 모듈의용량을 검출하는 것을 특징으로 하는 메모리 억세스 방법.
  12. 제11항에 있어서, 상기 복수개의 어드레스는 메모리 모듈에 통상 이용되는 메모리 용량의 경계 어드레스인 것을 특징으로 하는 메모리 억세스 방법.
  13. 제12항에 있어서, 상기 일정한 어드레스는 2MB, 4MB, 8MB를 나타내는 어드레스인 것을 특징으로 하는 메모리 억세스 방법.
  14. 제9항에 있어서, 상기 메모리 제어부는 상기 메모리 슬롯의 억세스 모드의 고정을 유지하는 메모리를 포함하고, 상기 억세스 모드를 결정하는 단계는 결정에 앞서 상기 메로리를 참조하여 상기 메모리에 억세스 모드의 고정이 유지된 메모리 슬롯에 장착된 메모리 모듈에의 억세스 모드는 상기 검출 단계의 검출 결과에 관계없이 미리 고정된 억세스 모드로 하는 것을 특징으로 하는 메모리 억세스 방법.
  15. 제14항에 있어서, 상기 결정하는 단계는 상기 메모리로 고정이 설정된 메모리 슬롯이 2개 있는 경우에는 상기 고정된 메모리 슬롯에 장착딘 메모리 모듈을 2웨이 인터리브 모드로 하는 것을 특징으로 하는 메모리 억세스 방법.
  16. 메모리 모듈을 장착하기 위한 복수의 메모리 슬롯, 상기 메모리 슬롯에 장착된 메모리 모듈에의 억세스 지시를 하는 처리부, 상기 메모리 슬롯에 장착된 메모리 모듈의 용량을 해당 메모리 모듈에의 데이타의 기입, 읽어내는 처리에 의 검출하는 수단, 검출된 모든 메모리 모듈의 용량을 비교하고, 동일한 용량의 메모리 모듈이 있는 경우에 그 억세스 순서를 결정하는 수단 및 상기 검출 수단이 동일한 용량의 메모리 모듈을 검출한 경우에 해당 메모리 모듈에의 억세스 모드를 n´웨이 인터리브 모드로 하여 상기 결정 수단에 의해 결정된 순서에 따라 해당 메모리 모듈에의 억세스를 제어하는 메모리 제어부로 이루어진 것을 특징으로 하는 정보 처리 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950030630A 1994-09-20 1995-09-19 정보 처리 장치 KR960011730A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP94-224516 1994-09-20
JP6224516A JPH0887446A (ja) 1994-09-20 1994-09-20 情報処理装置

Publications (1)

Publication Number Publication Date
KR960011730A true KR960011730A (ko) 1996-04-20

Family

ID=16815024

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950030630A KR960011730A (ko) 1994-09-20 1995-09-19 정보 처리 장치

Country Status (2)

Country Link
JP (1) JPH0887446A (ko)
KR (1) KR960011730A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990080822A (ko) * 1998-04-22 1999-11-15 윤종용 메모리 모듈 감지 방법
KR100351653B1 (ko) * 1998-09-30 2002-09-11 인터내셔널 비지네스 머신즈 코포레이션 메모리 모듈 식별 장치 및 방법

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4603481B2 (ja) * 2005-12-22 2010-12-22 エヌイーシーコンピュータテクノ株式会社 情報処理装置、情報処理方法、および、プログラム

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990080822A (ko) * 1998-04-22 1999-11-15 윤종용 메모리 모듈 감지 방법
KR100351653B1 (ko) * 1998-09-30 2002-09-11 인터내셔널 비지네스 머신즈 코포레이션 메모리 모듈 식별 장치 및 방법

Also Published As

Publication number Publication date
JPH0887446A (ja) 1996-04-02

Similar Documents

Publication Publication Date Title
US5295255A (en) Method and apparatus for programming a solid state processor with overleaved array memory modules
KR900003736A (ko) Ic카드의 데이터처리시스템 및 그 데이터처리방법
EP0818731A1 (en) Memory board, memory access method and memory access device
KR860004356A (ko) 데이타 처리장치
KR890007162A (ko) 데이타 처리장치
KR880013065A (ko) 컴퓨터 리소스 구성방법 및 장치
KR920008598A (ko) 직접 또는 인터리브모드로 메모리를 액세스하는 메모리 컨트롤러 및 이를 구비한 데이타 처리시스템
KR850002909A (ko) 자동 메모리 보드 재배치 장치
KR910012925A (ko) 개인용 컴퓨터 시스템의 부품 및, 메모리를 초기화 및 어드레싱 시키는 방법
US5003506A (en) Memory capacity detection apparatus and electronic applied measuring device employing the same
US6032273A (en) Method and apparatus for identifying read only memory
KR860000595A (ko) 정보처리장치를 위한 메모리액세스 제어방식
KR890007173A (ko) 애드레스 버스 제어장치
CA1273123C (en) VECTOR ACCESS CONTROL SYSTEM
KR910001542A (ko) 정보 처리 장치의 비교 체크 기능 검사를 위한 시스템
KR960011730A (ko) 정보 처리 장치
KR910006847A (ko) 기억용량이 다른 2종류의 확장메모리를 액세스하는 퍼스널컴퓨터
KR880000859A (ko) 마이크로 프로세서
KR870001524A (ko) 마이크로 컴퓨우터를 사용하는 데이터처리 시스템
KR950015092A (ko) 소프트웨어 재배치가능 모드 시스템
KR900016872A (ko) 메모리 용량이 확장 가능한 데이타 처리 장치
KR970071269A (ko) 집적디지탈처리장치 및 그 동작검사방법.
JP4250250B2 (ja) メモリ管理装置
KR880011664A (ko) 마이크로컴퓨터 시스템
KR940011048B1 (ko) 확장용 메모리를 위한 어드레싱장치 및 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application