KR960008567A - 다중 프로세서에서의 공통버스 점유권 요구방법 - Google Patents

다중 프로세서에서의 공통버스 점유권 요구방법 Download PDF

Info

Publication number
KR960008567A
KR960008567A KR1019940020737A KR19940020737A KR960008567A KR 960008567 A KR960008567 A KR 960008567A KR 1019940020737 A KR1019940020737 A KR 1019940020737A KR 19940020737 A KR19940020737 A KR 19940020737A KR 960008567 A KR960008567 A KR 960008567A
Authority
KR
South Korea
Prior art keywords
processor
common bus
bus
buses
software
Prior art date
Application number
KR1019940020737A
Other languages
English (en)
Other versions
KR970002883B1 (ko
Inventor
이석란
Original Assignee
박성규
대우통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박성규, 대우통신 주식회사 filed Critical 박성규
Priority to KR1019940020737A priority Critical patent/KR970002883B1/ko
Publication of KR960008567A publication Critical patent/KR960008567A/ko
Application granted granted Critical
Publication of KR970002883B1 publication Critical patent/KR970002883B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40169Flexible bus arrangements
    • H04L12/40176Flexible bus arrangements involving redundancy
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware
    • G06F11/1608Error detection by comparing the output signals of redundant hardware
    • G06F11/1625Error detection by comparing the output signals of redundant hardware in communications, e.g. transmission, interfaces
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/368Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control
    • G06F13/376Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control using a contention resolving method, e.g. collision detection, collision avoidance

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Quality & Reliability (AREA)
  • Hardware Redundancy (AREA)
  • Multi Processors (AREA)

Abstract

이중화되어 있는 공통버스의 신뢰도를 향상하고, 운용자에게 공통버스의 정상 또는 비정정상태를 알려주는 방법이 개시된다. 이와같은 본 발명의 방법은 상위레벨 프로세서(10), 다수개의 프로세서를 갖는 하위레벨 프로세서(20), 제1 및 제2버스를 갖는 이중화된 공통버스(30) 및 상기 프로세서(20)와 상기 이중화된 공통버스(30)를 제외하는 소프트웨어측의 주처리 프로세서(40)를 구비하여, 상기 하의위벨 프로세서(20)에 접속한 소프트웨어측 주처리 프로세서(40)가 상기 다수개의 하위레벨 프로세서(20)로부터의 데이타를 송신하기 위한 공통 버스 점유권을 상기 하위레벨 프로세서(20)내의 공통버스 정합회로축으로 요구하는 방법으로서, 상기 소프트웨어측 주처리 프로세서(40)가 상기 제1 및 제 버스로 이중화된 공통버스(30)중 현재 실행중인 어느 한 버스의 상태를 감지하여, 정상상태일 경우에만 상기 프로세서(20)측의 버스 정합회로로 공통버스 점유권을 요구하는 단계와; 상기 소프트웨어측 주처리 프로세서(40)가 상기 공동버스(30)중 현재 실행중인 어느 하나의 버스상태를 감지하여, 비정상상태일 경우에는 이를 운영자에게 통보하는 단계와; 상기 통보 단계후, 상기 소프트웨어측의 주처리 프로세서(40)가 상기 제1 및 제2버스를 갖는 공통버스(30)중에서 비정상상태인 버스를 정상상태의 버스로 교체하는 단계를 구비한다.

Description

다중 프로세서에서의 공통버스 점유권 요구방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 다중 프로세서에서의 공통버스 점유권 요구 방법이 실행되는 일반적인 블럭도.
제2도 (a) 및 (b)는 본 발명에 따른 다중 프로세서에서의 공통 버스 점유권 요부방법의 일실시예를 설명하는 흐름도.

Claims (2)

  1. 상위레벨 프로세서(10), 다수개의 프로세서를 갖는 하위레벨 프로세서(20), 제1 및 제2버스를 갖는 이중화된 공통버스(30) 및 상기 프로세서(20)와 상기 이중화된 공통버스(30)를 제어하는 소프트웨어측의 주처리프로세서(40)를 구비하여, 상기 하위레벨 프로세서(20)에 접속된 소프트웨어측 주처리 프로세서(40)가 상기 다수개의 하위레벨 프로세서(20)로부터의 데이타를 송신하기 위한 공통 버스 점유권을 상기 하위레벨 프로세서(20)내의 공통버스 정합회로측으로 요구하는 방법으로서, 상기 소프트웨어측 주처리 프로세서(40)가 상기 제1 및 제2버스로 이중화된 공통버스(30)중 현재 실행중인 어느 한 버스의 상태를 감지하여, 정상상태일 경우에만 상기 프로세서(20)측의 버스 정합회로로 공통버스 점유권을 요구하는 단계와; 상기 소프트웨어측 주처리 프로세서(40)가 상기 공통버스(30)중 현재 실행중인 어느 하나의 버스상태를 감지하여, 비정상상태일 경우에는 이를 운영자에게 통보하는 단계와; 상기 통보 단계후, 상기 소프트웨어측의 주처리 프로세서(40)가 상기 제1 및 제2버스를 갖는 공통버스(30)중에서 비정상상태인 비스를 정상상태의 버스로 교체하는 단계를 포함하는 다중 프로세서에서의 공통버스 점유권 요구 방법.
  2. 제1항에 있어서, 상기 이중화된 공동버스(30)에서 이정상 상태의 버스를 정상상태의 버스로 교체하는 단계는, 상기 소프트웨어측의 수처리 프로세서(40)가 상기 프로세서(20)측의 버스 정합회로로 버스 점유권을 요구한 후, 상기 프로세서(20)내의 다수의 프로세서중 어떤 프르세서가 데이타를 송신할 수 있는 순서가 오면, 상기 어스 정합회로에서 공롱버스를 사용해도 된다는 인터럽트 신호를 상기 주처리 제어부(40)로 발생하는 다중 프로세서에서의 공통버스 점유권 요구 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940020737A 1994-08-23 1994-08-23 다중 프로세서에서의 공통 버스 점유권 요구 방법 KR970002883B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940020737A KR970002883B1 (ko) 1994-08-23 1994-08-23 다중 프로세서에서의 공통 버스 점유권 요구 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940020737A KR970002883B1 (ko) 1994-08-23 1994-08-23 다중 프로세서에서의 공통 버스 점유권 요구 방법

Publications (2)

Publication Number Publication Date
KR960008567A true KR960008567A (ko) 1996-03-22
KR970002883B1 KR970002883B1 (ko) 1997-03-12

Family

ID=19390904

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940020737A KR970002883B1 (ko) 1994-08-23 1994-08-23 다중 프로세서에서의 공통 버스 점유권 요구 방법

Country Status (1)

Country Link
KR (1) KR970002883B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100293364B1 (ko) * 1997-12-27 2001-07-12 박종섭 공통버스를 이용한 이동통신 교환기의 상위, 하위 프로세서간통신 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100293364B1 (ko) * 1997-12-27 2001-07-12 박종섭 공통버스를 이용한 이동통신 교환기의 상위, 하위 프로세서간통신 방법

Also Published As

Publication number Publication date
KR970002883B1 (ko) 1997-03-12

Similar Documents

Publication Publication Date Title
US4639856A (en) Dual stream processor apparatus
KR900018829A (ko) 데이타 처리 시스템과 데이타 처리 시스템에 시스템 특성을 추가로 제공하는 방법 및 그 기구
JPH11250029A (ja) 少なくとも2つのプロセッサからなるコンピュータ装置のモニタ方法および装置
DE3850293D1 (de) Hochverfügbares serielles Bussystem.
JPS6280733A (ja) 情報処理装置
KR960008567A (ko) 다중 프로세서에서의 공통버스 점유권 요구방법
KR900010537A (ko) 멀티버스 멀티프로세서 시스템의 언블럭킹 방법
JPH11338833A (ja) マルチプロセッサ型コントローラ及びスケーラブルコントローラシステム
KR0146912B1 (ko) 메모리 분산형 프로세서
JPS6353575B2 (ko)
JPH11143846A (ja) 情報処理装置の接続方式
JPS6252905B2 (ko)
JPS56143072A (en) Hung up release and processing system in multiprocessor processing system
KR960029993A (ko) 컴퓨터 분야의 인터럽트 제어 장치
JPH07129424A (ja) Ecc機能回路の1ビット誤り検知通知装置
JP2904991B2 (ja) 数値制御装置
KR940000986A (ko) 리던던시를 갖는 통신제어회로
JP3008646B2 (ja) 障害情報処理方式
JPS63168757A (ja) バスエラ−検出方式
JPH04275663A (ja) 障害プロセッサの判定方式
JPS62251941A (ja) デ−タ処理装置
JPH05120048A (ja) 障害識別方式
JPH03273347A (ja) マイクロプロセッサ監視回路
KR100208281B1 (ko) 교환시스템에 있어서 하위프로세서
JPH0311453A (ja) マルチcpu装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application
J2X1 Appeal (before the patent court)

Free format text: APPEAL AGAINST DECISION TO DECLINE REFUSAL

G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20010331

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee