KR950025508A - 캐시 제어 시스템 및 데이타 저장 장치와 그 동작방법 - Google Patents
캐시 제어 시스템 및 데이타 저장 장치와 그 동작방법 Download PDFInfo
- Publication number
- KR950025508A KR950025508A KR1019940024923A KR19940024923A KR950025508A KR 950025508 A KR950025508 A KR 950025508A KR 1019940024923 A KR1019940024923 A KR 1019940024923A KR 19940024923 A KR19940024923 A KR 19940024923A KR 950025508 A KR950025508 A KR 950025508A
- Authority
- KR
- South Korea
- Prior art keywords
- storage element
- data
- cache
- sector
- read
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3206—Monitoring of events, devices or parameters that trigger a change in power modality
- G06F1/3215—Monitoring of peripheral devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/325—Power saving in peripheral device
- G06F1/3275—Power saving in memory, e.g. RAM, cache
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
- G06F12/0866—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches for peripheral storage systems, e.g. disk cache
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
- G06F12/0804—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches with main memory updating
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Memory System Of A Hierarchy Structure (AREA)
Abstract
본 발명에서는 자기 디스크 광 디스크(magnetic or optical disk) 같은 이동가능하게 장착된 저장 소자 및 고체 캐시 메모리(solid-state cache memory)를 포함하는 데이타 저장 장치(data storage apparatus)에 사용되는 캐시 제어 시스템에 개시된다. 여기에서 사전결정된 시간 간격(predetermined time period) 동안 데이타 액세스가 발생하지 않을때 저장 소자는 동작 속도로 동작하지 않으며, 판독 또는 기록 명령이 캐시 메모리 및 캐시 메모리와 저장 장치간의 데이타의 일관성(consistency of data)를 유지하기 위해 그들 사이의 데이타의 전송을 위한 캐시 대체 메카니즘(cache replacement mechanism)에 대한 엑세스에 만족하지 않는다면 구성 장치는 저장 소자상에 저장된 데이타를 액세스하기 위해 배열된다. 이 시스템은 캐시 대체 메카니즘이 판독 또는 기록 요구가 저장 소자에 대한 액세스를 발생하고 난 후에 저장 소자가 동작 속도로 동작할때만, 캐시 메모리와 저장소자간의 데이타의 전송을 수행한다는점에서 특성화된다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제5도는 데이타를 기록할 동안의 데이타 저장 장치의 동작을 도시한 도면,
제6도는 데이타 저장 장치가 동작할 동안의 시간에 따른 전력 소모를 도시한 도면.
Claims (11)
- 이동가능하게 장착된 저장 소자(a movable mounted storage element)(104) 및 고체 캐시 메모리(solid-state cache memory)(106)를 가지는 데이타 저장 장치(data storage apparatus)(110)에 사용되는 캐시 제어시스템(cache control system)으로서, 상기 데이타 저장 장치내에서 상기 저장 소자는 사전결정된 시간 주기(predetermined time period)동안 데이타 액세스(data access)가 발생하지 않을 때 동작 속도(operaing)로 작동하지 않고, 상기 캐시 제어 시스템(108)은 컴퓨터(100)로 부터의 판독/기록 요구(read/write request)에 응답하며 또한 상기 저장 소자(104)에 저장된 데이타를 액세스하는 상기 캐시 메모리(106) 및 저장 소자(104)사이에서 데이타의 일관성(cocsistency)이 유지되도록 상기 캐시 메모리(106) 및 데이타를 전송하는 캐시 대체 메카니즘(cache replcement mechanism)을 포함함에 있어서, 상기 캐시 대체 메카니즘은, 동작시, 판독/기록 요구가 상기 저장 소자에 대한 액세스(access)를 발생시킨 후에 상기 저장 소자가 동작 속도로 동작하는 동안 에만 상기 캐시 메모리(106)와 상가 저장 소자(104)간의 데이타의 전송을 수행하는 것을 특징으로 하는 캐시 제어 시스템.
- 제1항 또는 2항에 있어서, 캐시 대체 메카니즘은 사전 결정된 시간동안 판독 혹은 기록 요구가 상기 저장소자(104)에 대한 액세스를 발생시킬 때 마다 상기 캐시 메모리로 부터 상기 저장 소자로 사전 결정된 시간동안 데이타 전송을 수행하는 캐시 제어 시스템.
- 제1항 또는 2항에 있어서, 상기 판독 혹은 기록 요구가 사전결정된 양 이상의 데이타(more than a predetermined amount of data)를 포함하는 경우 상기 캐시 메모리내의 상기 데이타를 변경하지 않고서 상기 저장 소자상의 상기 데이타를 액세스하는 장치를 포함하는 캐시 제어 시스템.
- 제1항 내지 3항에의 어느 한 항에 있어서, 상기 데이타 저장 장치에서 데이타는 섹타(sector)로 배열되고, 상기 캐시 제어 시스템은 상기 적어도 상기 섹터들의 서브-세트(a subset of the sectors)에 대해, 각 섹터에 연관된 섹터들의 세트(a set of sectors)를 식별하는 수단(228)을 포함하고; 상기 대체 메카니즘은 판독 또는 기록 요구가 상기 저장 소자(104)로 부터 판독된 섹터에 대해 발생할때, 상기 저장 소자(104)로부터 상기 캐시 메모리(106)로 상기 연관된 섹터들의 세트의 모든 구성원들(members)을 전송하는 캐시 제어 시스템.
- 제4항에 있어서, 상기 저장 소자(104)에 대한 액세스를 발생할 판독 혹은 기록 요구에 응답하며, 현재 시간에서 임의의 섹터에 연관된 섹터 그룹내의 상기 임의의 섹터(any sector in the group of sectors associated with the sector)가 가장 최근에 액세스된 시간을 감산한 값의 비증가(non-increasing) 순서로, , 상기 저장 소자내의 대응하는 섹터상에 저장된 것보다 더 새로운 정보를 포함하는 상기 캐시 내의 섹터를 상기 저장 소자(104)에 전송하는 수단을 포함하는 캐시 제어 시스템.
- 제3 또는 4항에 있어서, 선행하는 사전결정된 시간 간격(a preceding predetermined time interval)내에서 액세스된 섹터들을 특정 시간에서 식별(identify)하는 수단과; 판독 또는 기록 요구가 상기 저장 소자(104)로 부터 판독되는 섹터에 대해 발생할 때, 상기 선행하는 사전결정된 시간 간격내에서 액세스된 상기 섹터들을 하나의 섹터와 연관된 섹터들의 세트에 부가하므로써 상기 섹터들의 세트를 갱신하도록 배열된 메카니즘을 포함하는 캐시 제어 시스템.
- 제6항에 있어서, 상기 갱신 메카니즘은, 상기 연관된 섹터들의 세트내의 각각의 섹터가 상기 선행하는 사전 결정된 시간 주기내에 액세스되었는지의 여부를 판정하고 상기 선행하는 사전결정된 시간 주기내에 상기 섹터가 액세스 되지 않은 사전결정된 수의 경우들(a predetermined number of occasion)에 대해 판정한 후에 상기 세트로 부터 상기 섹터를 제거하도록 배열되는 캐시 제어 시스템.
- 제4내지 7항의 어느 한 항에 있어서, 적어도 섹터들의 서브세트(subset)에 대해, 각 섹터가 상기 캐시로 전송되었을 때, 각 섹터가 가장 최근의 한번 혹은 그 이상 액세스되었는 지의 표시를 판정하고 저장하는 수단과; 상기 캐시 대체 메카니즘은 섹터가 상기 캐시로 전송되었을 때 상기 섹터가 최근에 한번 혹은 그 이상 엑세스 되었을경우에만 판독 또는 기록요구가 상기 저장 소자(104)로 부터 판독되는 상기 섹터에 대해 발생하였을 때, 상기 저장 소자로 부터 상기 캐시 메모리로 상기 섹터를 전송하도록 배열되는 캐시 제어 시스템.
- 제1 내지 제8항의 어느 한 항에 기재된 캐시 제어 시스템과, 광 드라이버 또는 자기 드라이버(optical or magnetic disk) 및 불휘발성 고체 캐시 메모리(non-volatile solid state cache memory)를 포함하는 데이타 저장 장치(data storage appratus).
- 제9항에 있어서, 상기 데이타 저장 장치는 개인용 또는 휴대용 컴퓨터(personal or portable computer)에 사용하기 위한 디스크 저장 부-시스템의 형태를 갖는 데이타 저장 장치.
- 상기 데이타 저장장치내에서 상기 저장 소자는 사전 결정된 시간 주기동안 데이타 액세스가 발생하지 않을 때 작동하지 않고, 상기 캐시 제어 시스템은 컴퓨터(100)로 부터의 판독/기록 요구에 응답하며 또한 상기 저장 소자(104)에 저장된 데이타를 액세싱하는 상기 캐시 메모리 및 저장 소자사이에서 데이타의 일관성이 유지되도록 상기 캐기 메모리 및 데이타를 전송하는 캐시 대체 메카니즘은 동작시, 판독/기록 요구가 상기 저장 소자에 대한 액세스를 발생시킨 후에 상기 저장 소자가 동작 속도로 동작하는 동안에만 상기 캐시 메모리(106)와 상기 저장 소자(104)간의 데이타의 전송을 수행하는 것을 특징으로 하는 이동가능하게 장착된 저장 소자(104) 및 고체 캐시 메모리(106)를 가진 데이타 저장 장치(110) 동작 방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
GB9402054.2 | 1994-02-03 | ||
GB9402054A GB2286267A (en) | 1994-02-03 | 1994-02-03 | Energy-saving cache control system |
Publications (1)
Publication Number | Publication Date |
---|---|
KR950025508A true KR950025508A (ko) | 1995-09-18 |
Family
ID=10749787
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940024923A KR950025508A (ko) | 1994-02-03 | 1994-09-30 | 캐시 제어 시스템 및 데이타 저장 장치와 그 동작방법 |
Country Status (7)
Country | Link |
---|---|
US (1) | US8285924B1 (ko) |
EP (1) | EP0666539A3 (ko) |
JP (1) | JPH07219848A (ko) |
KR (1) | KR950025508A (ko) |
CN (1) | CN1051387C (ko) |
GB (1) | GB2286267A (ko) |
TW (1) | TW343305B (ko) |
Families Citing this family (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0883148A (ja) * | 1994-09-13 | 1996-03-26 | Nec Corp | 磁気ディスク装置 |
JP3423243B2 (ja) | 1999-03-26 | 2003-07-07 | 三洋電機株式会社 | デジタルカメラ |
JP3510829B2 (ja) * | 1999-12-14 | 2004-03-29 | 三洋電機株式会社 | データ記録装置 |
JP2002197415A (ja) | 2000-12-27 | 2002-07-12 | Fujitsu Ltd | データ記憶装置 |
US6757784B2 (en) * | 2001-09-28 | 2004-06-29 | Intel Corporation | Hiding refresh of memory and refresh-hidden memory |
US7826342B2 (en) * | 2003-01-15 | 2010-11-02 | Telefonaktiebolaget Lm Ericsson | Correlation method for channel estimation for OFDM |
WO2004074971A2 (en) * | 2003-02-20 | 2004-09-02 | Koninklijke Philips Electronics N.V. | Method and circuit for writing data to a disk |
US7549023B2 (en) * | 2003-04-21 | 2009-06-16 | Intel Corporation | Method and apparatus to update a cache for security records |
US20040221117A1 (en) * | 2003-05-02 | 2004-11-04 | Shelor Charles F. | Logic and method for reading data from cache |
US7174471B2 (en) | 2003-12-24 | 2007-02-06 | Intel Corporation | System and method for adjusting I/O processor frequency in response to determining that a power set point for a storage device has not been reached |
US7334082B2 (en) * | 2003-12-30 | 2008-02-19 | Intel Corporation | Method and system to change a power state of a hard drive |
US7634615B2 (en) | 2004-06-10 | 2009-12-15 | Marvell World Trade Ltd. | Adaptive storage system |
US7617359B2 (en) | 2004-06-10 | 2009-11-10 | Marvell World Trade Ltd. | Adaptive storage system including hard disk drive with flash interface |
US7702848B2 (en) | 2004-06-10 | 2010-04-20 | Marvell World Trade Ltd. | Adaptive storage system including hard disk drive with flash interface |
US7788427B1 (en) | 2005-05-05 | 2010-08-31 | Marvell International Ltd. | Flash memory interface for disk drive |
US7730335B2 (en) | 2004-06-10 | 2010-06-01 | Marvell World Trade Ltd. | Low power computer with main and auxiliary processors |
US7958292B2 (en) * | 2004-06-23 | 2011-06-07 | Marvell World Trade Ltd. | Disk drive system on chip with integrated buffer memory and support for host memory access |
US20080263324A1 (en) | 2006-08-10 | 2008-10-23 | Sehat Sutardja | Dynamic core switching |
JP5374313B2 (ja) * | 2009-10-16 | 2013-12-25 | ファナック株式会社 | 不揮発性メモリ保護機能を備えた情報処理装置 |
US8949544B2 (en) * | 2012-11-19 | 2015-02-03 | Advanced Micro Devices, Inc. | Bypassing a cache when handling memory requests |
JP6130750B2 (ja) * | 2013-07-16 | 2017-05-17 | 株式会社東芝 | メモリ制御回路およびプロセッサ |
US9898413B2 (en) * | 2013-10-29 | 2018-02-20 | Shannon Systems Ltd. | Auto-adaptive system to implement partial write buffering for storage systems dynamic caching method and system for data storage system |
CN103760876B (zh) * | 2014-01-29 | 2018-06-22 | 北京北方华创微电子装备有限公司 | 报警信息的存储方法及存储装置 |
CN112100087B (zh) * | 2019-06-17 | 2024-04-02 | 慧荣科技股份有限公司 | 数据储存装置以及非挥发式存储器控制方法 |
CN112099985B (zh) | 2019-06-17 | 2023-09-12 | 慧荣科技股份有限公司 | 数据储存装置以及非挥发式存储器控制方法 |
CN112130750B (zh) | 2019-06-25 | 2023-11-07 | 慧荣科技股份有限公司 | 数据储存装置以及非挥发式存储器控制方法 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB979633A (en) | 1960-04-20 | 1965-01-06 | Nat Res Dev | Improvements in or relating to electronic digital computing machines |
US4433374A (en) * | 1980-11-14 | 1984-02-21 | Sperry Corporation | Cache/disk subsystem with cache bypass |
US4437155A (en) | 1980-11-14 | 1984-03-13 | Sperry Corporation | Cache/disk subsystem with dual aging of cache entries |
JPS58105365A (ja) * | 1981-12-18 | 1983-06-23 | Fujitsu Ltd | デイスクキヤツシユ制御装置を用いた磁気デイスク書込み方式 |
JPS6055421A (ja) * | 1983-09-06 | 1985-03-30 | Canon Inc | デ−タ処理装置 |
JPS62256025A (ja) * | 1986-04-28 | 1987-11-07 | Nec Corp | 情報機器 |
JPH02205913A (ja) * | 1989-02-03 | 1990-08-15 | Seiko Epson Corp | 情報処理装置 |
JPH0322156A (ja) * | 1989-06-20 | 1991-01-30 | Tokico Ltd | 磁気ディスク装置 |
JP2877378B2 (ja) * | 1989-09-29 | 1999-03-31 | 株式会社東芝 | パーソナルコンピュータ |
JP2753391B2 (ja) | 1990-11-30 | 1998-05-20 | 株式会社日立製作所 | デイスク装置 |
MX9200970A (es) | 1991-03-05 | 1993-08-01 | Zitel Corp | Memoria de deposito. |
US5293609A (en) * | 1991-04-19 | 1994-03-08 | International Business Machines Corporation | Hit-density-based replacement for data cache with prefetching |
US5410653A (en) * | 1992-06-16 | 1995-04-25 | International Business Machines Corporation | Asynchronous read-ahead disk caching using multiple disk I/O processes and dynamically variable prefetch length |
US5420983A (en) * | 1992-08-12 | 1995-05-30 | Digital Equipment Corporation | Method for merging memory blocks, fetching associated disk chunk, merging memory blocks with the disk chunk, and writing the merged data |
JP4205852B2 (ja) | 2000-11-14 | 2009-01-07 | 富士フイルム株式会社 | 平版印刷版用支持体の製造方法及び製造装置 |
-
1994
- 1994-02-03 GB GB9402054A patent/GB2286267A/en not_active Withdrawn
- 1994-06-07 TW TW083105178A patent/TW343305B/zh active
- 1994-09-30 KR KR1019940024923A patent/KR950025508A/ko not_active Application Discontinuation
- 1994-11-21 JP JP6286903A patent/JPH07219848A/ja active Pending
- 1994-12-27 US US08/364,334 patent/US8285924B1/en not_active Expired - Fee Related
-
1995
- 1995-01-09 CN CN95101132A patent/CN1051387C/zh not_active Expired - Fee Related
- 1995-01-13 EP EP95300217A patent/EP0666539A3/en not_active Ceased
Also Published As
Publication number | Publication date |
---|---|
CN1051387C (zh) | 2000-04-12 |
EP0666539A2 (en) | 1995-08-09 |
GB9402054D0 (en) | 1994-03-30 |
US8285924B1 (en) | 2012-10-09 |
GB2286267A (en) | 1995-08-09 |
EP0666539A3 (en) | 1995-09-27 |
TW343305B (en) | 1998-10-21 |
CN1120699A (zh) | 1996-04-17 |
JPH07219848A (ja) | 1995-08-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR950025508A (ko) | 캐시 제어 시스템 및 데이타 저장 장치와 그 동작방법 | |
EP0978040B1 (en) | Memory device | |
EP0080875B1 (en) | Data storage system for a host computer | |
KR880011667A (ko) | 퍼스널 컴퓨터 작동 방법 | |
US20150261669A1 (en) | Devices and methods for operating a solid state drive | |
EP1729218A1 (en) | Nonvolatile storage system | |
JP2012507100A (ja) | 論理ユニット動作 | |
KR960009220A (ko) | 불휘발성 메모리 및 그것을 이용한 메모리카드와 정보처리장치 및 불휘발성 메모리의 소프트웨어 라이트 프로텍트 제어방법 | |
CN101714062A (zh) | 改进的混合驱动器 | |
KR940022572A (ko) | 일괄소거형 비휘발성 메모리 | |
KR20060029272A (ko) | Dram들의 부분적인 새로 고침을 위한 방법 및 장치 | |
US4423479A (en) | Cache/disk subsystem with acquire write command | |
US4419725A (en) | Cache/disk subsystem with tagalong copy | |
KR20010050881A (ko) | 캐시 메모리의 제어 방법, 컴퓨터 시스템, 하드 디스크드라이브 장치 및 하드 디스크 제어 장치 | |
KR900002189A (ko) | 컴퓨터 시스템에 있어서 데이타 신뢰성의 개선방법 및 장치 | |
KR890007161A (ko) | 프로세서-메모리 데이타 전송시에 사용되는 다중-비퍼 | |
JPS6464047A (en) | Disk cache control system | |
KR880011663A (ko) | 메모리 관리장치와 이 장치에서 사용하기 위한 방법 및 이 장치를 가지고 있는 시스템 | |
JPH04111113A (ja) | ハードディスクエミュレータ | |
EP0108651A2 (en) | Dynamic addressing for variable track length cache memory | |
KR100490603B1 (ko) | 플래시 메모리 동작 제어 방법 및 장치 | |
JP3183661B2 (ja) | ディスク制御装置 | |
CN112988083B (zh) | 一种冷数据的存储方法和系统 | |
KR940703050A (ko) | 다중 기록 캐쉬를 포함한 메모리 유닛(memory unit including a multiple write cache) | |
KR200193638Y1 (ko) | 교환기에서의 데이터 저장장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application |