KR950006176Y1 - 원거리 입출력 장치의 액세스 제어회로 - Google Patents

원거리 입출력 장치의 액세스 제어회로 Download PDF

Info

Publication number
KR950006176Y1
KR950006176Y1 KR2019930010950U KR930010950U KR950006176Y1 KR 950006176 Y1 KR950006176 Y1 KR 950006176Y1 KR 2019930010950 U KR2019930010950 U KR 2019930010950U KR 930010950 U KR930010950 U KR 930010950U KR 950006176 Y1 KR950006176 Y1 KR 950006176Y1
Authority
KR
South Korea
Prior art keywords
register
output
input
address
output device
Prior art date
Application number
KR2019930010950U
Other languages
English (en)
Other versions
KR950001976U (ko
Inventor
유태흥
Original Assignee
삼진전자산업 주식회사
이춘식
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼진전자산업 주식회사, 이춘식 filed Critical 삼진전자산업 주식회사
Priority to KR2019930010950U priority Critical patent/KR950006176Y1/ko
Publication of KR950001976U publication Critical patent/KR950001976U/ko
Application granted granted Critical
Publication of KR950006176Y1 publication Critical patent/KR950006176Y1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Transfer Systems (AREA)

Abstract

내용 없음.

Description

원거리 입출력 장치의 액세스 제어회로
제 1 도는 본 고안의 원거리 입출력 장치의 액세스 제어 회로의 회로도.
제 2a,b 도는 본 고안의 데이타 액세스 타이밍도.
* 도면의 주요부분에 대한 부호의 설명
1 : 어드레스 레지스터 2 : 라이트 레지스터
3 : 리드 레지스터 4 : 디코더
5 : 플립플롭 6-13 : 오아게이트
14 : 앤드게이트 15, 16 : 인버터
17-20 : 버퍼
본 고안은 중앙처리장치(CPU)로 부터 원거리에 떨어져 있는 입출력(I/O) 장치를 직접 액세스하기 위한 버스의 제어 회로에 관한 것이다.
종래에는 제어 대상이 되는 시스템(입출력 장치)을 원거리에서 제어하기 위해서는 제어를 담당하는 메인 시스템(메인보드)의 중앙처리장치와는 별도로 입출력 장치측에 또다른 중앙처리장치를 구비하고 양자간에는 직렬통신 선로를 구축하여 상호 통신을 통한 제어가 이루어지게 되므로 원거리에 위치한 입출력 장치를 제어하기 위한 별도의 프로세서가 요구되는 문제점과, 이에 따른 비용상승, 개발 기간의 장기화가 초래되는 문제점이 있다.
본 고안은 이와같은 종래의 문제점을 해결하기 위하여서 중앙처리장치에서 입출력장치를 액세스할때 어드레스를 제공하는 어드레스 저장수단과, 라이트 데이타를 저장하는 라이트 데이타 저장수단과, 리드 데이타를 저장하는 리드 데이타 저장수단과, 리드/라이트 타이밍을 제어하는 제어로직을 구비하여 원거리에서 메인 보드의 중앙처리장치가 입출력장치의 데이타 리드/라이트 액세스를 제어할 수 있도록 한 원거리 입출력 장치의 액세스 제어 회로를 제공함을 목적으로 하며, 이하 첨부된 도면을 참조하여 본 고안의 구성 및 그에 따른 작용 효과를 설명하면 다음과 같다.
먼저, 제 1 도를 참조하면 본 고안의 원거리 입출력 장치의 액세스 제어 회로는, 액세스 하고자 하는 입출력 디바이스의 어드레스를 저장하는 어드레스 레지스터(1)와, 상기 어드레스 레지스터(1)에 의해 지정된 디바이스에 기록할 데이타를 저장하는 라이트 레지스터(2)와, 상기 어드레스 레지스터(1)에 의해 지정된 디바이스에서 데이타를 읽어오기 위한 리드레지스터(3)와, 중앙처리장치에서 출력되는 어드레스를 디코드하는 디코더(4)와, 버스 인에이블 신호를 출력하기 위한 플립플롭(5)과, 상기 어드레스 레지스터(1)의 인에이블 제어를 위한 오아게이트(6)와, 상기 라이트 레지스터(2)의 인에이블 제어를 위한 오아게이트(7)(8)와, 상기 리드 레지스터(3)의 인에이블 제어를 위한 오아게이트(9)(10)와, 상기 플립플롭(5)의 동작 클록을 공급하기 위한 오아게이트(11)(12)(13) 및 앤드 게이트(14)와, 시스템 리세트를 위한 인버터(15)(16)와, 상기 플립플롭(5)에서 출력되는 버스인에이블 신호를 출력하는 버퍼(17)와, 입출력장치로 부터의 대기 신호를 공급받기 위한 버퍼(18)와, 버스 리드 및 라이트 신호를 각각 출력하기 위한 버퍼(19)(20)로 구성되며, 도면에서 부호 R1-R21은 저항이다.
이와같이 구성된 본 고안의 원거리 입출력 장치의 액세스 제어 회로 동작을 도면 제 1 도 및 제 2a,b 도를 참조하여 설명하면 다음과 같다.
먼저, 시스템 리세트 신호(SYSRST)가 출력되면 인버터(15)(16)로 반전된 신호에 의해 리세트 신호(RESET)가 로우로 액티브 되어 입출력장치는 초기화 되고, 중앙처리장치에서 입출력장치로 부터 데이타를 읽어오는 경우(DATA READ)는, 읽어올 입출력 장치를 선택하는 데이타를 데이타 버스(CD0-CD7)상에 출력하고, 이 데이타는 어드레스 레지스터(1)의 입력단(D0-D7)에 공급되어 출력단(Q0-Q7)을 통해 출력되는 한편, 읽어올 입출력장치를 선택하는 어드레스(CA0-CAN)를 출력하며, 이 어드레스는 디코더(4)에서 디코드되어 해당기기의 인에이블 신호가 플립플롭(5)의 입력단(D)에 공급됨과 함께 데이타 레지스터 선택신호(DRSEL)가 로우로 액티브 되어 오아게이트(6)(9)(12)(13)의 일측에 입력된다.
그리고, 중앙처리장치에서 입출력 리드신호(CIOR)가 액티브되면 오아게이트(6)의 출력인 어드레스 기록 인에이블 신호(BAW)가 액티브되어 어드레스 레지스터(1)에 클록(CLK)이 공급되므로서 상기한 바와같이 해당기기의 어드레스가 어드레스 버스(BA0-BA7)상에 출력되게 되고, 리드신호(CIOR)는 또한 오아게이트(11)(12)(13)와 앤드게이트(14)를 통해 플립플롭(5)에 클록(CLK)이 인가되므로 플립플롭(5)의 출력(Q)이 액티브 되어 버스 인에이블 신호(BIOEN)가 액티브되고, 따라서 버퍼(17)를 통해 버스 인에이블 신호(BUSEN)가 액티브되며, 또한 오아게이트(9)(10)의 출력인 리드 인에이블 신호(RDEN)가 액티브되어 리드 레지스터(3)의 제어단(G1)(G2)이 인에이블된다.
그리고, 리드 인에이블 신호(RDEN)가 액티브되면 버퍼(19)를 통해 버스 리드신호(BRD)가 액티브되므로 이에 따라 입출력장치는 상기 어드레스 레지스터(1)에서 선택된 기기의 어드레스에 대응되는 데이타를 데이타버스(BD0-DB7)상에 출력한다.
데이타 버스(BD0-BD7)에 실린 데이타는 리드 레지스터(3)의 입력단(A1-A8)에 입력되어 저장되고 출력단(Y1-Y8)을 통해 중앙처리장치의 데이타 버스(CD0-CD7)로 공급되어 데이타 리드 사이클이 수행된다.
이때 입출력장치에서 비지(BUSY)상태인 경우는 버스 대기신호(BRDY)를 액티브 시키고, 이 신호는 버퍼(18)를 통해 중앙처리장치에 대기신호(CRDY)로 입력되므로서 입출력장치가 다른 동작을 수행하고 있음을 인식하도록 한다.
이 대기신호(CRDY)가 하이 상태일때 중앙처리장치는 상기한 리드 사이클을 수행하여 데이타를 읽어오고, 로우상태로 액티브 되어 있으면 하이가 될때 까지 잠시 대기하였다가 수행한다.
한편, 기록할 입출력 장치를 선택하는 데이타를 데이타 버스(CD0-CD7)상에 출력하고, 이 데이타는 어드레스 레지스터(1)의 입력단(D0-D7)에 공급되어 출력단(Q0-Q7)을 통해 출력되는 한편, 기록할 입출력장치를 선택하는 어드레스(CA0-CAN)를 출력하며, 이 어드레스는 디코더(4)에서 디코드 되어 해당 기기의 인에이블 신호가 플립플롭(5)의 입력단(D)에 공급됨과 함께 데이타 레지스터 선택신호(DRSEL)가 로우로 액티브 되어 오아게이트(6)(9)(12)(13)의 일측에 입력된다.
그리고, 중앙처리장치에서 입출력 라이트신호(CIOW)가 액티브되면 오아 게이트(6)를 통해 어드레서 기록인에이블 신호(BAW)가 액티브되어 상기한 바와같이 해당 기기의 어드레스를 어드레스 레지스터(1)가 버스(BA0-BA7)상에 출력하게 된다.
또한 상기 입출력 라이트 신호(CIOW)는 오아게이트(11)(12)(13)와 앤드게이트(14)를 통해 플립플롭(5)에 클록(CLK)이 인가되므로 플립플롭(5)의 출력(Q)이 액티브되어 버스 인에이블 신호(BIOEN)가 액티브되고, 따라서 버퍼(17)를 통해 버스 인에이블 신호(BUSEN)가 액티브되며, 또한 오아게이트(7)(8)의 출력인 라이트 인에이블 신호(WDENEN)가 액티브되어 라이트레지스터(2)의 제어단(G1)(G2)이 인에이블된다.
그리고, 라이트 인에이블 신호(WDEN)가 액티브되면 버퍼(20)를 통해 버스 라이트신호(BWR)가 액티브되므로 이에 따라 라이트 레지스터(2)는 상기 어드레스 레지스터(1)에서 선택된 기기의 어드레스에 대응되는 데이타를 데이타 버스(BD0-BD7)상에 출력한다.
즉, 중앙처리장치에서 데이타 버스(CD0-CD7)상에 실온은 데이타는 라이트 레지스터(2)의 입력단(A1-A8)에 입력되어 저장되고 출력단(Y1-Y8)을 통해 입출력장치의 데이타 버스(BD0-BD7)로 공급되어 데이타 라이트 사이클이 수행된다.
이상에서 설명한 바와같이 본 고안에 의하면 CPU보드로 부터 원거리에 위치한 표시 패널등에 적용할 수 있고, 또한 CPU보드로 부터 원거리에 위치한 다수의 입출력 인터페이스에 적용하거나, CPU보드로 부터 원거리에서 시스템을 조작하기 위한 키 매트릭스 회로의 인터페이스 등에 적용하여 효율적으로 데이타 리드/라이트 제어를 할 수 있는 것이다.

Claims (1)

  1. 액세스 하고자 하는 입출력 디바이스의 어드레스를 저장하는 어드레스 레지스터(1)와, 상기 어드레스 레지스터(1)에 의해 지정된 디바이스에 기록할 데이타를 저장하는 라이트 레지스터(2)와, 상기 어드레스 레지스터(1)에 의해 지정된 디바이스에서 데이타를 읽어오기 위한 리드 레지스터(3)와, 중앙처리장치에서 출력된는 어드레스를 디코드하는 디코더(4)와, 버스 인에이블 신호를 출력하기 위한 플립플롭(5)와, 상기 어드레스 레지스터(1)의 인에에블 제어를 위한 오아게이트(6)와, 상기 라이트 레지스터(2)의 인에이블 제어를 위한 오아게이트(7)(8)와, 상기 리드 레지스터(3)의 인에이블 제어를 위한 오아게이트(9)(10)와, 상기 플립플롭(5)의 동작 클록을 공급하기 위한 오아게이트(11)(12)(13) 및 앤드 게이트(14)와, 시스템 리세트를 위한 인버터(15)(16)와, 상기 플립플롭(5)에서 출력되는 버스인에이블 신호를 출력하는 버퍼(7)와, 입출력장치로 부터의 대기 신호를 공급받기 위한 버퍼(18)와, 버스 리드 및 라이트 신호를 각각 출력하기 위한 버퍼(19)20)로 구성된 원거리 이출력 장치의 액세스 제어회로.
KR2019930010950U 1993-06-21 1993-06-21 원거리 입출력 장치의 액세스 제어회로 KR950006176Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019930010950U KR950006176Y1 (ko) 1993-06-21 1993-06-21 원거리 입출력 장치의 액세스 제어회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019930010950U KR950006176Y1 (ko) 1993-06-21 1993-06-21 원거리 입출력 장치의 액세스 제어회로

Publications (2)

Publication Number Publication Date
KR950001976U KR950001976U (ko) 1995-01-04
KR950006176Y1 true KR950006176Y1 (ko) 1995-08-04

Family

ID=19357468

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019930010950U KR950006176Y1 (ko) 1993-06-21 1993-06-21 원거리 입출력 장치의 액세스 제어회로

Country Status (1)

Country Link
KR (1) KR950006176Y1 (ko)

Also Published As

Publication number Publication date
KR950001976U (ko) 1995-01-04

Similar Documents

Publication Publication Date Title
US5251304A (en) Integrated circuit microcontroller with on-chip memory and external bus interface and programmable mechanism for securing the contents of on-chip memory
JPH0612863A (ja) デュアルポートdram
KR960025077A (ko) 엑스 터미널에서의 피시엠시아이에이 카드 제어기 접속 장치
JPH0146946B2 (ko)
KR920004946A (ko) Vga의 입출력 포트 액세스 회로
KR950006176Y1 (ko) 원거리 입출력 장치의 액세스 제어회로
US5737566A (en) Data processing system having a memory with both a high speed operating mode and a low power operating mode and method therefor
US4888685A (en) Data conflict prevention for processor with input/output device
KR100227740B1 (ko) 공유메모리를 이용한 데이터 액세스 제어장치
JPH1069336A (ja) 集積回路
KR100321496B1 (ko) 듀얼포트 메모리 컨트롤러
KR950000125B1 (ko) 듀얼 포트램을 이용한 at-버스와 입출력 콘트롤러 프로세서의 인터페이스 회로
JPH064398A (ja) 情報処理装置
KR0143317B1 (ko) 양방향 액세스 가능한 대용량 메모리 장치
JPH0450625B2 (ko)
JPS607825B2 (ja) メモリ−システム
SU1418720A1 (ru) Устройство дл контрол программ
KR920008958B1 (ko) 표시제어장치
KR100279715B1 (ko) 타 유니트내의 메모리 구동 제어장치
RU1807522C (ru) Буферное запоминающее устройство
KR940005776B1 (ko) 톨러런트 시스템의 다중 캐쉬 제어장치
KR940006830B1 (ko) Pc/at의 주사기와 글로버메모리 제어 시스템
KR920010334B1 (ko) 은행터미널 루프 제어시스템
JP2919357B2 (ja) Cpuインタフェース回路
JP2793447B2 (ja) コントローラのアクセス制御方式

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
LAPS Lapse due to unpaid annual fee