KR940015822A - 다중 프로세서 시스템에서 메모리 모듈의 상태변화 시험방법 - Google Patents

다중 프로세서 시스템에서 메모리 모듈의 상태변화 시험방법 Download PDF

Info

Publication number
KR940015822A
KR940015822A KR1019920026633A KR920026633A KR940015822A KR 940015822 A KR940015822 A KR 940015822A KR 1019920026633 A KR1019920026633 A KR 1019920026633A KR 920026633 A KR920026633 A KR 920026633A KR 940015822 A KR940015822 A KR 940015822A
Authority
KR
South Korea
Prior art keywords
state change
state
memory module
cache memory
multiprocessor system
Prior art date
Application number
KR1019920026633A
Other languages
English (en)
Inventor
한우종
박남진
윤석한
윤용호
Original Assignee
양승택
재단법인 한국전자통신연구소
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 재단법인 한국전자통신연구소 filed Critical 양승택
Priority to KR1019920026633A priority Critical patent/KR940015822A/ko
Publication of KR940015822A publication Critical patent/KR940015822A/ko

Links

Landscapes

  • Memory System Of A Hierarchy Structure (AREA)
  • Multi Processors (AREA)

Abstract

본 발명은 다중 프로세서 시스템에서 복수의 캐쉬 메모리 모듈(2a∼2n)이 존재할때 이들의 복잡한 상태천이동작을 효과적으로 시험하여 오류의 장소 및 시기등의 정보를 얻기 용이하게 하는 것으로, 복수의 캐쉬 메모리 모듈(2a∼2n)의 상태 변화가능의 경우를 분류하여 각 경우에 대한 시험방법을 제시함으로써 효과적으로 오류를 발견할 수 있도록 해준다.

Description

다중 프로세서 시스템에서 메모리 모듈의 상태변화 시험방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 다중 프로세서 시스템의 개략도, 제2도는 프로세서 모듈의 요구에 의한 캐쉬 메모리 모듈의 상태 변화도, 제4도 프로세서 모듈의 요구에 의한 캐쉬 메모리 모듈의 상태변화 시험플로우.

Claims (2)

  1. 다중 프로세서 시스템에서 메모리 모듈의 상태변화를 시험하는 방법에 있어서, 무효화상태(I)와 비변경 독점상태(E)와 공유상태(S) 및 변경상태(M)를 갖는 복수의 캐쉬 메모리모듈(3a∼3n)의 상태천이 형태를 의미있는 경우들의 집합으로 분류하여 단계적으로 상기 복수의 캐쉬 메모리 모듈(3a∼3n)의 상태변화를 시험하는 것을 특징으로 하는 다중 프로세서 시스템에서 메모리 모듈의 상태변화 시험방법.
  2. 제1항에 있어서, 상기 상태천이 형태집합은 상기 복수의 캐쉬 메모리 모듈(3a…3n)각각이 속한 프로세서블록(1a…1n)내의 프로세서 모듈(2a…2n)에 의한 상태변화인 경우와, 상기 복수의 캐쉬 메모리 모듈(3a…3n)각각이 속하지 않은 다른 프로세서 블록의 프로세서 모듈에 의한 상태변화인 경우로 나누어지는 것을 특징으로 하는 다중 프로세서 시스템에서 메모리 모듈의 상태변화 시험방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920026633A 1992-12-30 1992-12-30 다중 프로세서 시스템에서 메모리 모듈의 상태변화 시험방법 KR940015822A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920026633A KR940015822A (ko) 1992-12-30 1992-12-30 다중 프로세서 시스템에서 메모리 모듈의 상태변화 시험방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920026633A KR940015822A (ko) 1992-12-30 1992-12-30 다중 프로세서 시스템에서 메모리 모듈의 상태변화 시험방법

Publications (1)

Publication Number Publication Date
KR940015822A true KR940015822A (ko) 1994-07-21

Family

ID=67215262

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920026633A KR940015822A (ko) 1992-12-30 1992-12-30 다중 프로세서 시스템에서 메모리 모듈의 상태변화 시험방법

Country Status (1)

Country Link
KR (1) KR940015822A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100933820B1 (ko) * 2006-02-07 2009-12-24 인텔 코오퍼레이션 메모리 속성들을 사용하기 위한 기술
US8078801B2 (en) 2006-12-27 2011-12-13 Intel Corporation Obscuring memory access patterns

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100933820B1 (ko) * 2006-02-07 2009-12-24 인텔 코오퍼레이션 메모리 속성들을 사용하기 위한 기술
US7991965B2 (en) 2006-02-07 2011-08-02 Intel Corporation Technique for using memory attributes
US8560781B2 (en) 2006-02-07 2013-10-15 Intel Corporation Technique for using memory attributes
US8812792B2 (en) 2006-02-07 2014-08-19 Intel Corporation Technique for using memory attributes
US8078801B2 (en) 2006-12-27 2011-12-13 Intel Corporation Obscuring memory access patterns

Similar Documents

Publication Publication Date Title
KR920001332A (ko) 고성능 프로세서의 브랜치 예상 동작 방법 및 장치
ATE259081T1 (de) Mehrprozessorsystem prüfungsschaltung
KR910012962A (ko) Dma제어기
KR840006850A (ko) 데이타 처리 시스템에서 메모리 매핑(mapping) 방법
KR880005511A (ko) 멀티 프로세서 시스템 및 그것에 사용된 코 프로세서
KR920001323A (ko) 브랜치를 제거하여 컴퓨터 성능을 개선하는 프로세서 동작방법
KR920008746A (ko) 내장캐시메모리를 갖는 마이크로프로세서에서의 시험 가능한 램구조
DE3886756D1 (de) Betriebsmittelzugriff für Multiprozessorrechnersystem.
KR940015822A (ko) 다중 프로세서 시스템에서 메모리 모듈의 상태변화 시험방법
JPS5539994A (en) Multiprocessor system
JP3766339B2 (ja) 入出力制御装置及びコンピュータシステム
KR910008568A (ko) 퍼스널 컴퓨터 패리티 체크 시스템
SU1283768A1 (ru) Устройство дл обслуживани запросов
SU611257A1 (ru) Устройство дл контрол оперативной пам ти
KR960018958A (ko) 다중 프로세서 시스템에서 아토믹 명령어 수행시 데이타 버퍼를 사용한 메인 메모리 액세스 장치
JPS59191656A (ja) メモリicシミュレ−タ
JPH0448257B2 (ko)
JPH02281341A (ja) デバッグ時のライトデータ確認方法
KR970071241A (ko) 다중처리 시스템의 캐시 스테이트 램(ram) 관리방법
KR870009286A (ko) 컴퓨터 시스템
KR920010380A (ko) 다중 처리시스템 및 다중 처리시스템의 동기제어방법
KR970049517A (ko) 고속 중형컴퓨터에 있어서 isdn보드의 데이타 전달방법
KR960018924A (ko) 디비엠에스(dbms)의 실시간 지원을 위한 데이타 조작어 처리 방법
JPS60225270A (ja) 共有資源管理方式
KR910012941A (ko) 듀얼포트를 이용한 프로세서간 통신방식

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20031231

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee