KR940006872Y1 - 멀티 칩 모듈(Multi Chip Module)의 회로기판 구조 - Google Patents

멀티 칩 모듈(Multi Chip Module)의 회로기판 구조 Download PDF

Info

Publication number
KR940006872Y1
KR940006872Y1 KR2019910017137U KR910017137U KR940006872Y1 KR 940006872 Y1 KR940006872 Y1 KR 940006872Y1 KR 2019910017137 U KR2019910017137 U KR 2019910017137U KR 910017137 U KR910017137 U KR 910017137U KR 940006872 Y1 KR940006872 Y1 KR 940006872Y1
Authority
KR
South Korea
Prior art keywords
chip
circuit board
board structure
bare
chips
Prior art date
Application number
KR2019910017137U
Other languages
English (en)
Other versions
KR930009740U (ko
Inventor
고준수
Original Assignee
금성일렉트론 주식회사
문정환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 금성일렉트론 주식회사, 문정환 filed Critical 금성일렉트론 주식회사
Priority to KR2019910017137U priority Critical patent/KR940006872Y1/ko
Publication of KR930009740U publication Critical patent/KR930009740U/ko
Application granted granted Critical
Publication of KR940006872Y1 publication Critical patent/KR940006872Y1/ko

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/4007Surface contacts, e.g. bumps
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K13/00Apparatus or processes specially adapted for manufacturing or adjusting assemblages of electric components
    • H05K13/08Monitoring manufacture of assemblages
    • H05K13/082Integration of non-optical monitoring devices, i.e. using non-optical inspection means, e.g. electrical means, mechanical means or X-rays

Abstract

내용 없음.

Description

멀티 칩 모듈(Multi Chip Module)의 회로기판 구조
제1도 내지 제3도는 본 고안에 의한 멀티 칩 모듈의 회로기판 구조를 설명하기 위한 도면으로서, 제1도는 멀티 칩 실장용 회로기판의 구조도.
제2도는 제1도의 회로기판에 베어 칩이 실장된 상태의 구조도.
제3도는 컨덕티브 페이스트에 의해 분리된 회로가 연결된 것을 보이는 구조도.
*도면의 주요부분에 대한 부호의 설명
1 : 베어 칩 2 : 칩이 연결될 라인
3 : 테스트 패드 5 : 컨덕티브 페이스트
본 고안은 멀티 칩 모듈(Multi Chip Module)의 회로기판 구조에 관한 것으로, 특히 멀티 칩 실장을 위한 회로기판의 패턴(pattern)을 각각 분리 형성하고 칩을 실장하여 테스트한 후 단절된 부위를 컨덕티브 페이스트(Conductive paste)로 연결함으로써 개개의 칩의 특성평가 및 리페어(Repair)에 적당하도록 한 멀티 칩 모듈(Multi Chip Module)의 회로기판 구조에 관한 것이다.
통상 멀티 칩 모듈은 베어 칩(Bare Chip)상태에서 1차적인 전기적 특성반을 체크(Check)한 후 모듈에 실장하여 풀 모드(full mode)로 테스트하게 되어 있는 바, 이러한 베어 칩이 실장되는 종래의 회로기판 구조는 칩이 마운팅(Mounting)될 자리만을 제외하고는 모든 패턴이 완전 연결된 구조로 되어 있고 이 기판에 베어 칩을 마운팅한 후 모듈 레벨 레스트(Module Level Test)를 하여 만일 불량이 발생하면 리페어하도록 되어 있다.
그러나, 이러한 구조의 회로기판을 적용한 멀티 칩 모듈은 베어 칩을 완전히 테스트하지 못하고 모듈에 실장한 후 테스트함으로서 모듈의 기능 불량시 불량 칩을 찾는데 어려움이 있었으며, 또한 어느 하나의 칩이 불량인 경우에도 모듈단위의 불량으로서 리페어되는 것이므로 생산성이 저하되고 그 만큼 원가상승을 초래하게 되는 문제점이 있는 것이었다.
본 고안은 상기한 바와같은 종래의 문제점을 해소하기 위하여 안출한 것으로, 멀티 칩 모듈 기판 설계시 각각의 칩이 마운트될 부분의 주변회로를 분리 형성하고 각각의 칩이 연결될 라인의 가장자리에 테스트 패드를 형성하여 각각의 칩을 실장한후 전기적인 테스트를 한 결과 만약 불량이 발생하면 리페어하고 모든 칩이 정상이면 분리된 회로를 컨덕티브 페이스트를 이용하여 연결시킴으로써 보드레벨의 테스트를 실시할 수 있도록 구성한 것인 바, 이를 첨부한 도면 제1도 내지 제3도를 참조하여 보다 상세하게 설명하면 다음과 같다.
제1도는 본 고안에 의한 멀티 칩 실장용 회로기판의 구조도로서 이에 도시한 바와같이 칩(1)이 마운트될 부분의 주변회로는 분리 형성되어 있고 상기 칩(1)이 연결될 라인(2)의 가장자리에는 테스트 패드(3)가 형성되어 있다.
제2도는 상기한 바와같은 구조의 회로기판에 베어 칩이 마운팅된 상태를 보이는 도면으로서 이에 도시한 바아같이 기판(4)의 칩 마운트부(4a)에 베어 칩(1)이 실장되어 테스트 패드(3)와 접촉되어 있으며 이 상태에서 전기적인 테스트를 실시한다. 테스트결과 불량이 발생하면 리페어시키고 모든 개개의 칩이 양호하면 제3도에 도시한 바와같이 분리 형성된 칩 마운트부(4a)의 주변회로를 전기적인 회로에 맞추어 컨덕티브 페이스트(5)를 이용하여 연결시킨다.
이때, 상기 컨덕티브 페이스트(5)는 솔더 페이스트를 사용할 수 있고 레이저 어시스트 엘렉트로 플래팅할 수도 있으며 그외에도 전도성의 어떠한 물질을 이용하여 형성할 수 있다.
또한, 상기 기판(4)에 실장되는 베어 칩(1)은 와이어 본딩, 플립-칩 및 플립-TAB등의 어떠한 전기적 연결방법을 포함한다.
이와같이 구성되는 본 고안에 의한 멀티 칩 모듈의 회로기판 구조를 이용한 멀티 칩 모듈은 종래에 비하여 다음과 같은 효과가 있다.
즉, 베어 칩을 멀티-칩에 실장시 칩 레벨에서 풀 모드 테스트(Full Mode Test)가 어려우나 본 고안을 적용하여 1차 본딩한 후 회로기판의 테스트 패드를 이용하여 개개의 칩을 풀 모드로 테스트할 수 있는 효과가 있으며 또한, 모듈 레벨에서 테스트함으로 인해 불량 발생시 불량 칩의 원인 규명이 어려운 경우가 발생할 수 있으나 본 고안을 적용하여 1차 본딩한 후 풀 모드로 테스트가 된 칩을 적용하므로 모듈의 불량을 줄일 수 있는 효과가 있다.

Claims (6)

  1. 멀티 칩 실장용 회로기판 구조에 있어서, 다수개의 베어 칩(1)이 마운트될 부분의 주변회로를 각각 분리 형성하고, 상기 각 칩(1)이 연결될 라인(2)의 가장자리에 각각 테스트 패드(3)를 형성하여 베어 칩(1)을 실장한 후, 각각의 칩(1)을 전기적인 테스트를 실시한 결과, 불량이면 리페어하고 정상이면 분리된 회로를 컨덕티브 페이스트(5)를 이용하여 연결시킴으로써 보드 레벨의 테스트를 실시할 수 있도록 구성한 것을 특징으로 하는 멀티 칩 모듈(Multi Chip Module)의 회로기판구조.
  2. 제1항에 있어서, 상기 컨덕티브 페이스트(5)는 솔더페이스트로 형성됨을 특징으로 하는 멀티 칩 모듈(Multi Chip Module)의 회로기판구조.
  3. 제1항에 있어서, 상기 컨덕티브 페이스트(5)는 레이저-어시스트 엘렉트로 플래팅됨을 특징으로 하는 멀티 칩 모듈(Multi Chip Module)의 회로기판구조.
  4. 제1항에 있어서, 상기 베어 칩(1)은 와이어 본딩에 의해 전기적으로 연결된 것임을 특징으로 하는 멀티 칩 모듈(Multi Chip Module)의 회로기판구조.
  5. 제1항에 있어서, 상기 베어 칩(1)은 플립-칩 형태로 전기적으로 연결된 것임을 특징으로 하는 멀티 칩 모듈(Multi Chip Module)의 회로기판구조.
  6. 제1항에 있어서, 상기 베어 칩(1)은 플립-TAB형태로 전기적으로 연결된 것임을 특징으로 하는 멀티 칩 모듈(Multi Chip Module)의 회로기판구조.
KR2019910017137U 1991-10-15 1991-10-15 멀티 칩 모듈(Multi Chip Module)의 회로기판 구조 KR940006872Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910017137U KR940006872Y1 (ko) 1991-10-15 1991-10-15 멀티 칩 모듈(Multi Chip Module)의 회로기판 구조

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910017137U KR940006872Y1 (ko) 1991-10-15 1991-10-15 멀티 칩 모듈(Multi Chip Module)의 회로기판 구조

Publications (2)

Publication Number Publication Date
KR930009740U KR930009740U (ko) 1993-05-26
KR940006872Y1 true KR940006872Y1 (ko) 1994-10-01

Family

ID=19320594

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910017137U KR940006872Y1 (ko) 1991-10-15 1991-10-15 멀티 칩 모듈(Multi Chip Module)의 회로기판 구조

Country Status (1)

Country Link
KR (1) KR940006872Y1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100481706B1 (ko) * 2002-03-25 2005-04-11 주식회사 넥사이언 플립칩의 제조방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100481706B1 (ko) * 2002-03-25 2005-04-11 주식회사 넥사이언 플립칩의 제조방법

Also Published As

Publication number Publication date
KR930009740U (ko) 1993-05-26

Similar Documents

Publication Publication Date Title
US6002178A (en) Multiple chip module configuration to simplify testing process and reuse of known-good chip-size package (CSP)
US4760335A (en) Large scale integrated circuit test system
JP3294740B2 (ja) 半導体装置
US20020061668A1 (en) Probe card and method of fabricating same
US5748450A (en) BGA package using a dummy ball and a repairing method thereof
US6177722B1 (en) Leadless array package
US6664794B1 (en) Apparatus and method for evaluating the surface insulation resistance of electronic assembly manufacture
KR940006872Y1 (ko) 멀티 칩 모듈(Multi Chip Module)의 회로기판 구조
JPH1117058A (ja) Bgaパッケージ、その試験用ソケットおよびbgaパッケージの試験方法
US5461544A (en) Structure and method for connecting leads from multiple chips
AU611446B2 (en) Improved vlsi package having multiple power planes
US20030079909A1 (en) Stacking multiple devices using direct soldering
JP2571023B2 (ja) Bga型半導体装置
JPH0951199A (ja) 半導体装置
KR100216894B1 (ko) Bga 반도체패키지의 전기테스트장치
JP2002280693A (ja) 電子部品の実装方法
JPH06260799A (ja) 回路基板検査方法および回路基板
KR19980059240A (ko) 테스트 장치
JP3167681B2 (ja) 電子回路装置
JP4126127B2 (ja) 電気的機能検査方法
JP3182943B2 (ja) ハイブリッドic
KR20030010256A (ko) 프로브 카드
KR930011117B1 (ko) 반도체 패키지 및 그 실장방법
JP2556412B2 (ja) 半導体装置用回路基板
JPH1065087A (ja) モジュールi/oリード構造

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20040920

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee