KR940005003A - 인터리브된 데이터를 통신하기 위한 방법 및 그 장치 - Google Patents
인터리브된 데이터를 통신하기 위한 방법 및 그 장치 Download PDFInfo
- Publication number
- KR940005003A KR940005003A KR1019930015455A KR930015455A KR940005003A KR 940005003 A KR940005003 A KR 940005003A KR 1019930015455 A KR1019930015455 A KR 1019930015455A KR 930015455 A KR930015455 A KR 930015455A KR 940005003 A KR940005003 A KR 940005003A
- Authority
- KR
- South Korea
- Prior art keywords
- data
- deinterleaver
- synchronization
- pseudorandom
- interleaver
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0071—Use of interleaving
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/27—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
- H03M13/2732—Convolutional interleaver; Interleavers using shift-registers or delay lines like, e.g. Ramsey type interleaver
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/33—Synchronisation based on error coding or decoding
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0045—Arrangements at the receiver end
- H04L1/0054—Maximum-likelihood or sequential decoding, e.g. Viterbi, Fano, ZJ algorithms
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Probability & Statistics with Applications (AREA)
- Theoretical Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Artificial Intelligence (AREA)
- Error Detection And Correction (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
- Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
- Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
- Recording Measured Values (AREA)
- Compression Or Coding Systems Of Tv Signals (AREA)
Abstract
인터리버(34)는 디인터리버(42)로의 통신을 위한 의사무작위로 인터리브된 데이터를 공급하기 위해 의사무작위 순서로 정보를 처리한다. 의사무작위로 인터 리브된 데이터는 본래의 정보를 복원하기 위해 인터리버(34)수단 에서 이용된 것에 대응하는 의사무작위 순서로 디인터리버(42)에서 처리된다. 디인터리버에서의 의사문작위 처리는 시행착오에 의거하여 인터리버에서의 의사무작위 처리와 동기화되고 있다. 1실시예에 있어서는, 디인터리버로부터 데이터를 수신하는 비터비 디코더(44)가 지정된 임계치 내에서 재정규화율을 갖고, 소정의 기준을 충족시키기에 충분한 동기화워드가 디인터리버로부터의 데이타출력에서 검출되는 경우에 완전한 동기화가 발생한다. 다른 실시예에 있어서는, 연속적인 기간동안 디인터리버에서의 의사무작위 처리를 위한 새로운 개시어드레스를 초기와시키기 위해 타이머가 사용되고, 개시어드레스가 소정의 동기화기준을 충족시키기에 충분한 동기화워드가 디인터리버로부터의 데이터출력에서 검출되었다는 것을 인식한 경우에 동기화가 실현된다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명을 포함한 통신시스템의 블럭도,
제2도는 컨볼루셔널 인터리버/디인터리버구조를 나타낸 개략적인 도면.
Claims (24)
- 연속적인 순서로 인터리버의 복수개의 입력포트로 데이터를 기입하는 단계와, 상기 데이터를 의사무작위 인터리브 포맷으로 공급하기 위해 의사무작위 순서로 상기 인터리버의 복수개의 출력포트로부터 데이터를 독출하는 단계, 의사무작위로 인터리브된 데이터를 상기 입력포트중 제1입력포트에서 개시되는 상기 의사무작위 순서로 복수개의 입력포트에 입력하기 위해 디인터리버로 통신하는 단계, 제1동기화 상태가 검출되지 않은 경우에 제1동기화상태를 검출하기 위해 상기 연속적인 순서로 상기 디인터리버의 복수개의 출력포트를 감시하는 단계 및, 상기 제1동기화상태가 검출될때까지 상기 인터리브된 데이터를 다른 입력포트에서 개시되는 상기 의사무작위 순서로 상기 디인터리버에 입력하는 단계를 구비하여 이루어진 것을 특징으로 하는 인터리브된 데이터를 통시하기 위한 방법.
- 제1항에 있어서, 상기 제1동기화상태는, 상기 디인터리버로부터 데이터를 수신하는 비터비 디코더가 지정된 임계치내에서 재정규화율을 갖는 경우에 발생하는 것을 특징으로 하는 인터리브된 데이터를 통신하기 위한 방법.
- 제2항에 있어서, 상기 인터리버의입력포트로 기입되는 데이터는 주기동기화워드를 포함하고 있고, 소정의 기준을 충족시키기에 충분한 동기화워드가 상기 디인터리버로부터의 데이타출력에서 검출되는 경우에 제2동기화 상태가 발생하며, 상기 제2동기호상태가 발생한 경우에 재정규화율 임계치를 상승시키는 단계를 더 구비하여 이루어진 것을 특징으로 하는 인터리브된 데이터를 통신하기 위한 방법.
- 제3항에 있어서, 상기 제2동기화상태가 발생한 후에 상기 디인터리버로부터의 데이터출력을 계속해서 감시하는 단계와, 상기 소정의 기준이 더 이상 충족되지 않는 경우에 상기 재정규화율 임계치를 하강시키는 단계를 더 구비하여 이루어진 것을 특징으로 하는 인터리브된 데이터를 통신하기 위한 방법.
- 제1항에 있어서, 상기 인터리버의 입력포트로 기입되는 데이터는 주기동기화 워드를 포함하고 있고, 상기 입력단계는 개시입력포트가 소정의 동기화기준을 충족시키기에 충분한 상기 동기화워드가 상기 인터리버로부터의 데이터출력에서 검출되었다는 것을 인식할 때까지 연속적인 기간동안 다른 입력포트에서 상기 인터리브된 데이터의 입력을 개시하는 것을 특징으로 하는 인터리브된 데이터를 통신하기 위한 방법.
- 의사무작위 순서로 인터리버의 복수개으 입력포트로 데이터를 기입하는 단계와, 상기 데이터를 의사무작위 인터리브 포맷으로 공급하기 위해 연속적인 순서로 상기 인터리버의 복수개의 출력포트로부터 데이터를 독출하는 단계, 의사무작위로 인터리브된 데이터를 상기 입력포트중 제1입력포트에서 개시되는 상기 연속적인 순서로 복수개의 입력포트에 입력하기 위해 디인터리버로 통시하는 단계, 제1동기화상태가 검출되지 않은 경우에 제1동기화 상태를 검출하기 위해 상기 의사무작위 순서로 상기 인터리버의 복수개의 출력포트를 가시하는 단계 및, 상기 제1동기화상태가 검출될 때가지 다른 출력포트에서 개시되는 상기 의사 무작위 순서로 상기 디인터리버로부터 데이터를 출력하는 단계를 구비하여 이루어진 것을 특징으로 하는 인터리브된 데이터를 통신하기 위한 방법.
- 제6항에 있어서, 사익 제1동기화상태는 , 상기 디인터리버로부터 데이터를 수신하는 비터비 디코더가 지정된 임계치내에서 재정규화율을 갖는 경우에 발새하는 것을 특징으로 하는 인터리브된 데이터를 통신하기 위한 방법.
- 제7항에 있어서, 상기 인터리버의 입력포트로 기입되는 주기동기화워드를 포함하고 있고, 소정의 기준을 충족시키기에 충분한 동기화워드가 상기 디인터리버로부터의 데이터출력에서 검출되는 경우에 제2동기화 상태가 발생하며, 상기 제2동기화상태가 발생한 경우에 상기 재정규화율 임계치를 상승시키는 단계를 더 구비하여 이루어진 것을 특징으로 하는 인터리브된 데이터를 통신하기 위한 방법.
- 제8항에 있어서, 상기 제2동기화상태가 발생한 후에 상기 디인터리보로부터의 데이터출력을 계속해서 감시하는 단계와, 상기 소정의 기준이 더 이상 충족되지 않는 경우에 상기 재정규화율 임계치를 하강시키는 단계를 더 구비하여 이루어진 것을 특징으로 하는 인터리브된 데이터를 통신하기 위한 방법.
- 제6항에 있어서, 상기 인터리버의 입력포트로 기입되는 데이터는 주기동기화워드를 포함하고 있고, 상기 출력 단계는, 개시출력포트가 소정의 동기화기준을 충족시키기에 충분한 상기 동기화워드가 상기 디인터리버로부터의 데이터출력에서 검출되었다는 것을 인식할 때가지 연속적인 기간동안 다른 출력포트에서 데이터의 출력을 개기하는 것을 특징으로 하는 인터리브된 데이터를 통신하기 위한 방법.
- 의사무작위로 인터리브된 데이터를 공급하기 위해 의사무작위 순서로 정보를 처리하기 위한 인터리버수단과, 의사무작위로 인터리브된 데이트를 디인터리버로 통신하기 위한 수단, 상기 정보를 복원하기 위해서 상기 인터리버수단에서 이용된 것에 대응하는 의사무작위 순서로 상기 디인터리버에서 의사무작위로 인터리브된 데이터를 처리하기 위한 수단 및, 상기 인터리버에서의 의사무작위 처리와 상기 디인터리버에서의 의사무작위 처리를 동기화시키기 위한 수단을 구비하여 구성된 것을 특징으로 하는 인터리브된 데이터를 통신하기 위한 장치,
- 제11항에 있어서, 상기 디인터리버는 상기 의사무작위 순서로 데이터를 수신하기 위한 복수개의 입력포트와 연속적인 순서로 데이터를 출력하기 위한 복수개의 출력포트를 구비하고 있고, 상기 동기화수단은 상기 디인티리버로부터의 데이터출력에 응답하여 제1동기화상태를 검출하며, 상기 제1동기화상태가 검출되지 않은 경우, 상기 제1동기화상태가 검출될 때까지 다른 입력포트에서 상기 디인터리버로의 데이터의 의사무작위 입력을 개시하는 것을 특징으로 하는 인터리브된 데이터를 통신하기 위한 장치.
- 제12항에 있어서, 상기 동기화상태는, 상기 디인터리버로부터 데이터를 수신하는 비터비 디코더가 지정된 임계치 내에서 재정규화율을 갖는 경우에 발생하는 것을 특징으로 하는 인터리브된 데이터를 통신하기 위한 장치.
- 제13항에 있어서, 상기 인터리버의 입력포트로 기입되는 데이터는 주기동기화워드를 포함하고 있고, 소정의 기준을 충족시키기에 충분한 동기화워드가 상기 디인터리버로부터의 데이터출력에서 검출되는 경우에 제2동 기차상태가 밭생하며, 상기 제2동기화상태가 발생란 경우에 상기 재정규화율 임계치를 상승시키기 위한 수단을 더 구비하여 구성된 것을 특징으로 하는 인터리브된 데이터를 통신하기 위한 장치.
- 제14항에 있어서, 상기 제2동기화상태가 발생한 후에 상기 디인터리버로부터의 데이터출력을 계속해서 감시하기 위한 수단과, 상기 소정의 기준이 더 이상충족되지 않는 경우에 상기 재정규화율 일계치를 하강시키기 위한 수단을 더 구비하여 구성된 것을 특징으로 하는 인터리브된 데이터률 통신하기 위한 장치.
- 제11항에 있어서, 상기 디인터리버는 상기 연속적인 순서로 데이터를 수신하기 위한 복수개의 입력포트와 상기 의사무작위 순서로 데이터를 출력하기 위한 복수개의 출력포트를 구비하고 있고, 상기 동기화수단은 상기 디인터리버로부터의 데이터출력에 응답하여 제1동기화상태를 검출하며, 상기 제1동기화상태가 검출되지 않은 경우, 상기 제1동기화상태를 검출하며, 상기 제1동기화상태가 검출되지 않은 경우, 상기 제1동기화상태가 검출될 때까지 다른 출력포트에서 상기 디인터리버로부터의 데이터의 의사무작위 출력을 개시하는 것을 특징으로 하는 인티러브된 데이터를 통신하기 위한 장치.
- 제16항에 있어서, 상기 동기화상태는, 상기 디인터리버로부터 데이터를 수신하는 비터비 디코더가 지정된 임격치내에서 재정규화율을 갖는 경우에 발생하는 것을 특징으로 하는 인터리브된 데이터를 통신하기 위한 장치.
- 제17항에 있어서, 상기 인터리버의 입력포트로 기입되는 데이터는 주기동기화워드를 포함하고 있고, 소정의 기준을 충족시키기에 충분한 동기화워드가 상기 디인터리버로부터의 데이터출력에서 검출되는 경우에 제2동기화상태가 발생하며, 상기 제2동기화상태가 발생한 경우에 상기 재정규화율 임계치률 상승시키기 위한 수단을 더 구비하여 구성된 것을 특징으로 하는 인터리브된 데이터를 통신하기 위한 장치.
- 제18항에 있어서, 상기 제2동기화상태가 발생한 후에 상기 디인터리버로부터의 데이터출력을 계속해서 감시하기 위한 수단과, 상기 소정의 기준이 더 이상충족되지 않는 경우에 상기 재정규화율 임계치를 하강시키기위한 수단을 더 구비하여 구성된 것을 특징으로 하는 인터리브된 데이터를 통신하기 위한 장치.
- 제11항에 있어서, 상기 인터리버수단이 컨볼루셔널 인터리버로 구성되고, 상기 디인터리버로 구성된 것을 특징으로 하는 인터리브된 데이터를 통신하기 위한 장치.
- 출력으로부터 디인터리브된 데이터를 공급하기 위해 그 입력에서 의사무작위로 인터리브된 데이터를 수신하도록 접속된 디인터리버수단과, 상기 디인터리버수단으로부터의 데이터출력을 수시하도록 접속된 비터비 디코더, 상기 비터비 디코더의 재정구화율을 임계치와 비교하기 위한 수단, 상기 디인터리버수단으로부터의 데이터출력에서 주기동기화워드을 검출·계수하기 위한 수단 및, 상기 비교수단 및 검출·계수수단에 응답하여 상기 비터비 디코더가 지정된 임계치내에서 재정규화율을 갖고, 소정의 기준을 충족시키기에 충분한 동기화워드가 상기 디인터리버로부터의 데이터출력에서 검출되도록 상기 디인터리버수단에 의한 의사무작위 데이터처리를 동기화 시키기 위한 수단을 구비하여 구서오딘 것을 특징으로 하는 위사무작위로 인터리브된 데이터로부터 정보를 복원하기 위한 수신장치.
- 제21항에 있어서, 상기 소정의 기준의 충족딘 경우에 상기 재정구화율 임계치를 상승시키기 위한 수단을 더 구비하여 구성된 것을 특징으로 하는 수신장치.
- 제22항에 있어서, 상기 재정구화율 임계치가 상기 상승수단에 의해 상승된 후에 상기 디인터리버수단으로부터의 데이터출력을 계속해서 감시하기 위한 수단과, 상기 소정의 기준이 더 이상 충족되지 않는 경우에 상기 감지수단에 응답하여 상기 재정구화율 임계치를 하강시키기 위한 수단을 더 구비하여 구성된 것을 특징으로 하는 수신장치.
- 제21항에 있어서, 상기 디인터리버수단이 컨볼루셔널 디인터리버로 구성된 것을 특징으로 하는 수신장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US7/927,827 | 1992-08-10 | ||
US07/927,827 US5241563A (en) | 1992-08-10 | 1992-08-10 | Method and apparatus for communicating interleaved data |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940005003A true KR940005003A (ko) | 1994-03-16 |
KR970000391B1 KR970000391B1 (ko) | 1997-01-09 |
Family
ID=25455315
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930015455A KR970000391B1 (ko) | 1992-08-10 | 1993-08-10 | 인터리브된 데이터를 통신하기 위한 방법 및 그 장치 |
Country Status (11)
Country | Link |
---|---|
US (1) | US5241563A (ko) |
EP (1) | EP0582827B1 (ko) |
JP (1) | JP3402680B2 (ko) |
KR (1) | KR970000391B1 (ko) |
AT (1) | ATE195834T1 (ko) |
AU (1) | AU656297B2 (ko) |
CA (1) | CA2098772C (ko) |
DE (1) | DE69329264T2 (ko) |
MX (1) | MX9304826A (ko) |
NO (1) | NO932828L (ko) |
TW (1) | TW257913B (ko) |
Families Citing this family (48)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5438369A (en) * | 1992-08-17 | 1995-08-01 | Zenith Electronics Corporation | Digital data interleaving system with improved error correctability for vertically correlated interference |
US5657342A (en) * | 1992-10-23 | 1997-08-12 | Olmstead; David | Adaptive data rate packet communication system |
JP2699824B2 (ja) * | 1993-09-28 | 1998-01-19 | 日本電気株式会社 | 可変レート伝送における伝送誤り訂正符号付加装置 |
US5572532A (en) * | 1993-12-29 | 1996-11-05 | Zenith Electronics Corp. | Convolutional interleaver and deinterleaver |
US5673291A (en) * | 1994-09-14 | 1997-09-30 | Ericsson Inc. | Simultaneous demodulation and decoding of a digitally modulated radio signal using known symbols |
JP2877248B2 (ja) * | 1994-05-20 | 1999-03-31 | エヌ・ティ・ティ移動通信網株式会社 | Cdmaシステムにおける送信電力制御方法および装置 |
CA2153956A1 (en) * | 1994-07-15 | 1996-01-16 | Masami Aizawa | Transmission system and apparatus therefor |
US5519734A (en) * | 1994-08-15 | 1996-05-21 | Lsi Logic Corporation | Synchronization arrangement for decoder-de-interleaver |
US5627935A (en) * | 1994-11-11 | 1997-05-06 | Samsung Electronics Co., Ltd. | Error-correction-code coding & decoding procedures for the recording & reproduction of digital video data |
US5563915A (en) | 1994-11-30 | 1996-10-08 | Thomson Consumer Electronics Inc. | Data deinterleaver in a digital television signal decoding system |
KR0157546B1 (ko) * | 1995-01-19 | 1998-11-16 | 김광호 | 디지탈 전송신호의 복원 장치 |
US5719875A (en) * | 1996-06-11 | 1998-02-17 | Lucent Technologies Inc. | Systematic convolution interleavers and deinterleavers |
US5812603A (en) * | 1996-08-22 | 1998-09-22 | Lsi Logic Corporation | Digital receiver using a concatenated decoder with error and erasure correction |
KR100186627B1 (ko) * | 1996-09-21 | 1999-05-15 | 삼성전자 주식회사 | 베이스 밴드 인터리버 |
KR100219842B1 (ko) * | 1997-03-12 | 1999-09-01 | 서평원 | 이동 전화시스템 |
DE69829736T2 (de) * | 1997-05-13 | 2006-02-09 | Matsushita Electric Industrial Co., Ltd., Kadoma | Paketsender |
US6055277A (en) * | 1997-05-29 | 2000-04-25 | Trw Docket No. | Communication system for broadcasting to mobile users |
US6560461B1 (en) | 1997-08-04 | 2003-05-06 | Mundi Fomukong | Authorized location reporting paging system |
US6253347B1 (en) * | 1997-11-05 | 2001-06-26 | Hitachi America, Ltd. | Automatic synchronization circuit for trellis decoder |
US7733966B2 (en) * | 1997-12-30 | 2010-06-08 | Summit Technology Systems, Lp | System and method for space diversified linear block interleaving |
WO1999037054A1 (en) * | 1998-01-16 | 1999-07-22 | Kent Ridge Digital Labs | A method of data storage and apparatus therefor |
US6178530B1 (en) | 1998-04-24 | 2001-01-23 | Lucent Technologies Inc. | Addressing scheme for convolutional interleaver/de-interleaver |
US6535497B1 (en) * | 1998-05-11 | 2003-03-18 | Telefonaktiebolaget Lm Ericsson (Publ) | Methods and systems for multiplexing of multiple users for enhanced capacity radiocommunications |
US6353900B1 (en) * | 1998-09-22 | 2002-03-05 | Qualcomm Incorporated | Coding system having state machine based interleaver |
WO2000027035A1 (en) * | 1998-10-30 | 2000-05-11 | Broadcom Corporation | Generalized convolutional interleaver/deinterleaver |
US6871303B2 (en) | 1998-12-04 | 2005-03-22 | Qualcomm Incorporated | Random-access multi-directional CDMA2000 turbo code interleaver |
US6304991B1 (en) * | 1998-12-04 | 2001-10-16 | Qualcomm Incorporated | Turbo code interleaver using linear congruential sequence |
AU4207800A (en) | 1999-04-09 | 2000-11-14 | Sony Electronics Inc. | Interleavers and de-interleavers |
US7058086B2 (en) * | 1999-05-26 | 2006-06-06 | Xm Satellite Radio Inc. | Method and apparatus for concatenated convolutional encoding and interleaving |
US6154452A (en) * | 1999-05-26 | 2000-11-28 | Xm Satellite Radio Inc. | Method and apparatus for continuous cross-channel interleaving |
JP2001266499A (ja) * | 2000-03-23 | 2001-09-28 | Sony Corp | データ記録装置及びデータ記録方法、データ再生装置及びデータ再生方法、並びに、データ記録再生装置及びデータ記録再生方法 |
US6848065B1 (en) * | 2000-06-21 | 2005-01-25 | Telefonaktiebolaget Lm Ericsson (Publ) | Bit error rate estimation |
US6975692B2 (en) * | 2000-12-04 | 2005-12-13 | Koninklijke Philips Electronics N.V. | Scaling of demodulated data in an interleaver memory |
US7418050B1 (en) * | 2002-05-09 | 2008-08-26 | Qualcomm Incorporated | MIMO modulation in a wireless network with at least one degenerate node |
KR100518295B1 (ko) * | 2003-03-14 | 2005-10-04 | 삼성전자주식회사 | 디지털 통신 시스템의 디인터리빙장치 및 그의디인터리빙방법 |
FR2871313B1 (fr) * | 2004-06-08 | 2006-08-18 | Thales Sa | Procede de transmission d'un signal de radionavigation |
US7383295B2 (en) * | 2004-06-18 | 2008-06-03 | Seagate Technology, Llc | Selective sequence generation method and apparatus |
US7716563B2 (en) * | 2004-11-30 | 2010-05-11 | Ciena Corporation | Method and apparatus for the efficient implementation of a totally general convolutional interleaver in DMT-based xDSL systems |
US7376882B2 (en) * | 2005-04-14 | 2008-05-20 | The Boeing Company | Adaptable channel compensation for reliable communication over fading communication links |
US8229983B2 (en) | 2005-09-27 | 2012-07-24 | Qualcomm Incorporated | Channel switch frame |
US8670437B2 (en) * | 2005-09-27 | 2014-03-11 | Qualcomm Incorporated | Methods and apparatus for service acquisition |
US8358987B2 (en) * | 2006-09-28 | 2013-01-22 | Mediatek Inc. | Re-quantization in downlink receiver bit rate processor |
WO2008061164A2 (en) * | 2006-11-14 | 2008-05-22 | Qualcomm Incorporated | Systems and methods for channel switching |
BRPI0718810A2 (pt) * | 2006-11-15 | 2013-12-03 | Qualcomm Inc | Sistemas e métodos para aplicativos utilizando quadros de comutação de canal |
US8185785B2 (en) | 2006-11-28 | 2012-05-22 | At&T Intellectual Property I, L.P. | Broadcasting of digital video to mobile terminals |
JP2010261768A (ja) * | 2009-05-01 | 2010-11-18 | Sony Corp | 半導体集積回路、情報処理装置、および出力データ拡散方法、並びにプログラム |
GB2512601B (en) * | 2013-04-02 | 2016-02-10 | Sony Corp | Transmitters and methods for transmitting signals |
TWI567568B (zh) * | 2016-03-22 | 2017-01-21 | 文鼎科技開發股份有限公司 | 字型調整方法 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4641327A (en) * | 1985-07-09 | 1987-02-03 | Codex Corporation | Frame synchronization in trellis-coded communication systems |
JPH0687554B2 (ja) * | 1987-02-20 | 1994-11-02 | 日本電信電話株式会社 | 併用誤り制御インタリ−ブ方式 |
US5117427A (en) * | 1988-03-03 | 1992-05-26 | Mitsubishi Denki Kabushiki Kaisha | Communication system with concatenated coding error correction |
US5042033A (en) * | 1989-06-05 | 1991-08-20 | Canadian Marconi Corporation | RAM-implemented convolutional interleaver |
US5068878A (en) * | 1990-02-06 | 1991-11-26 | Eastman Kodak Company | Method and apparatus for data interleave with pseudo-randomized resynchronization |
SE465797B (sv) * | 1990-03-07 | 1991-10-28 | Ericsson Telefon Ab L M | Foerfarande att oeverfoera synkroniseringsinformation vid krypterad oeverfoering i ett mobilradiosystem |
US5103459B1 (en) * | 1990-06-25 | 1999-07-06 | Qualcomm Inc | System and method for generating signal waveforms in a cdma cellular telephone system |
US5081679A (en) * | 1990-07-20 | 1992-01-14 | Ericsson Ge Mobile Communications Holding Inc. | Resynchronization of encryption systems upon handoff |
-
1992
- 1992-08-10 US US07/927,827 patent/US5241563A/en not_active Expired - Lifetime
-
1993
- 1993-06-17 AU AU41322/93A patent/AU656297B2/en not_active Ceased
- 1993-06-18 CA CA002098772A patent/CA2098772C/en not_active Expired - Lifetime
- 1993-07-03 DE DE69329264T patent/DE69329264T2/de not_active Expired - Fee Related
- 1993-07-03 AT AT93110651T patent/ATE195834T1/de not_active IP Right Cessation
- 1993-07-03 EP EP93110651A patent/EP0582827B1/en not_active Expired - Lifetime
- 1993-07-26 TW TW082105936A patent/TW257913B/zh active
- 1993-08-09 NO NO932828A patent/NO932828L/no unknown
- 1993-08-09 MX MX9304826A patent/MX9304826A/es unknown
- 1993-08-10 JP JP21691193A patent/JP3402680B2/ja not_active Expired - Fee Related
- 1993-08-10 KR KR1019930015455A patent/KR970000391B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
EP0582827B1 (en) | 2000-08-23 |
AU4132293A (en) | 1994-02-17 |
AU656297B2 (en) | 1995-01-27 |
DE69329264D1 (de) | 2000-09-28 |
CA2098772C (en) | 1999-08-31 |
US5241563A (en) | 1993-08-31 |
NO932828D0 (no) | 1993-08-09 |
JP3402680B2 (ja) | 2003-05-06 |
NO932828L (no) | 1994-02-11 |
JPH06112930A (ja) | 1994-04-22 |
TW257913B (ko) | 1995-09-21 |
ATE195834T1 (de) | 2000-09-15 |
EP0582827A3 (en) | 1995-10-18 |
MX9304826A (es) | 1994-02-28 |
EP0582827A2 (en) | 1994-02-16 |
DE69329264T2 (de) | 2001-04-26 |
KR970000391B1 (ko) | 1997-01-09 |
CA2098772A1 (en) | 1994-02-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR940005003A (ko) | 인터리브된 데이터를 통신하기 위한 방법 및 그 장치 | |
KR970057755A (ko) | 타임코드 생성회로 | |
KR980004044A (ko) | 지정된 디지털 데이터에서의 데이터 에러 검출 및 은폐 방법 및 장치 | |
JPS5744294A (en) | Alternating memory control system | |
SU932514A1 (ru) | Перфоратор | |
KR960035571A (ko) | 디지탈 자기기록재생장치에 있어서 데이터 재생방법 및 회로 | |
SU703802A1 (ru) | Устройство дл ввода информации | |
JP3123023B2 (ja) | Ledヘッド回路の動作状態判定方式 | |
SU419924A1 (ru) | Устройство контроля перфоратора | |
JPH0149072B2 (ko) | ||
JP2655047B2 (ja) | 内符号誤り訂正装置 | |
KR960043916A (ko) | 주문형 비디오 시스템에서의 데이타 에러 복원 방법 | |
SU1203711A1 (ru) | Устройство дл контрол @ -кодов Фибоначчи | |
KR900019014A (ko) | 반도체메모리의 데이터기록방법 및 그 장치 | |
JPS5299724A (en) | Memory diagnosing method | |
JPS5616251A (en) | Tracer for logical operation | |
JPH0628649A (ja) | サーボ情報抽出装置およびサーボマーク検出装置およびウインドウ生成装置 | |
KR910003631A (ko) | 기록 장치를 가진 헤드를 위치 결정하는 서보 시스템 | |
JPS6156658B2 (ko) | ||
KR950002471A (ko) | 인터리빙/디인터리빙시 포맷팅 및 슬라이스 추출방법 | |
JPH0227439A (ja) | 誤り検出回路 | |
JPS55153197A (en) | Error byte detecting circuit of memory unit | |
JPH0637892A (ja) | アラーム監視方式 | |
JPH0727696B2 (ja) | デジタル信号のバ−ストエラ−検出装置 | |
JPS61107574A (ja) | 同期回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20051230 Year of fee payment: 10 |
|
LAPS | Lapse due to unpaid annual fee |