KR940003428B1 - 강유전성 액정파넬의 표시제어방법 및 표시제어장치 - Google Patents

강유전성 액정파넬의 표시제어방법 및 표시제어장치 Download PDF

Info

Publication number
KR940003428B1
KR940003428B1 KR1019900021876A KR900021876A KR940003428B1 KR 940003428 B1 KR940003428 B1 KR 940003428B1 KR 1019900021876 A KR1019900021876 A KR 1019900021876A KR 900021876 A KR900021876 A KR 900021876A KR 940003428 B1 KR940003428 B1 KR 940003428B1
Authority
KR
South Korea
Prior art keywords
voltage
data
electrode
display
signal
Prior art date
Application number
KR1019900021876A
Other languages
English (en)
Other versions
KR910013036A (ko
Inventor
다까시 누마오
Original Assignee
샤프 가부시끼가이샤
쓰지 하루오
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 샤프 가부시끼가이샤, 쓰지 하루오 filed Critical 샤프 가부시끼가이샤
Publication of KR910013036A publication Critical patent/KR910013036A/ko
Application granted granted Critical
Publication of KR940003428B1 publication Critical patent/KR940003428B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3622Control of matrices with row and column drivers using a passive matrix
    • G09G3/3629Control of matrices with row and column drivers using a passive matrix using liquid crystals having memory effects, e.g. ferroelectric liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/04Partial updating of the display screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

내용 없음.

Description

강유전성 액정파넬의 표시제어방법 및 표시제어장치
제1도는 종래의 표시제어장치를 사용한 표시시스템의 개략적인 구성을 표시하는 블럭도.
제2도는 그 표시시스템에 사용되는 강유전성액정표시파넬의 구성을 표시하는 단면도.
제3도는 그 강유전성액정파넬에 「강유(强誘)」의 문자를 표시케한 상태를 표시하는 도면.
제4도는 그 표시시스템에 있어서의 퍼스널컴퓨터로 부터의 출력신호를 표시하는 파형도.
제5도는 그 표시시스템에 있어서의 콘틀롤회로로 부터의 출력신호를 표시하는 파형도.
제6도는 그 표시시스템에 있어서의 강유전성액정파넬의 구동에 사용되는 각 인가전압을 표시하는 파형도.
제7도는 그 강유전성액정파넬에 「상유(常誘)」의 문자를 표시케한 상태를 표시하는 도면.
제8도는 그 강유전성액정파넬의 표시상태에 인가전압의 종별을 표시하는 도면.
제9도는 그 강유전성액정파넬의 얼마간의 주사전극, 신호전극, 화소에 인가되는 각 전압을 표시하는 파형도.
제10도는 본 발명의 한 실시예인 강유전성액정파넬의 표시제어 장치를 적용한 표시시스템의 개략적인 구성을 표시하는 블럭도.
제11도는 그 표시제어장치인 콘틀롤회로의 개략적인 구성을 표시하는 블럭도.
제12도는 그 콘틀롤회로를 사용하여 「상유」의 문자를 표시케한 강유전성액정파넬을 표시하는 도면.
제13도는 참조용 프레임메모리에 유지되는 변환데이터의 한예를 모식적으로 표시하는 도면.
제14도 및 제15도는 각각 콘틀롤회로의 출력신호를 표시하는 파형도.
제16도는 콘틀롤회로에 있어서의 입력제어회로의 출력신호를 표시하는 파형도.
제17도는 콘틀롤회로에 있어서의 출력제어회로의 출력신호를 표시하는 파형도.
제18도는 강유전성액정파넬의 얼마간의 주사전극, 신호전극, 화소에 인가되는 각 전압을 표시하는 파형도.
제19도는 상기 출력제어회로의 구체적구성의 한예를 표시하는 회로도.
제20도는 상기 콘틀롤회로에 있어서의 표시데이터용 프레임 메모리의 구체적인 구성의 한예를 표시하는 회로도.
제21도는 상기 콘틀롤회로에 있어서의 라인메모리에 구체적인 구성의 한예를 표시하는 회로도.
제22도는 상기 콘틀롤회로에 있어서의 참조용 프레임메모리의 구체적인 구성의 한예를 표시하는 회로도.
* 도면의 주요부분에 대한 부호의 설명
1 : FLCD 2,22 : 퍼스널컴퓨터
3,23 : 브라운관 4,24 : 콘틀롤회로
5a,5b : 유리기판 6a,6b : 절연막
7a,7b : 배향막 8 : 봉지제
9 : 강유전성액정 11,31 : 주사측구동회로
12,32 : 신호측구동회로 25 : 표시데이터용 프레임메모리
26 : 라인메모리 27 : 참조용프레임메모리
28 : 입력제어회로 29 : 출력제어회로
30 : 구동제어회로
본 발명은, 강유전성액정파넬(이하, FLCD라고도 약칭함)의 표시제어방법 및 표시제어장치에 관한다.
제1도는 FLCD(1)를 사용한 표시시스템의 종래의 전형적인 구성을 개략적으로 표시하는 블럭도이다.
이 표시시스템에서는, 화상표시에 필요한 신호를 디지탈신호로 하고, 퍼스널 컴퓨터(2)로 부터 화상표시를 행하는 브라운관(3)에 출력되는 디지탈신호를 사용한다.
이 퍼스널컴퓨터(2)로 부터 출력되는 디지탈신호는 별도의 콘틀롤회로(4)로 변환되고, 그 변환신호에 의하여 FLCD1에서의 화상표시가 행하여진다.
제2도는, 상기 PLCD1의 개략적인 구성을 표시하는 단면도이다.
2매의 유리기판(5a, 5b)는 서로 대향시켜서 배치되고, 한쪽의 유리기판(5a)의 표면에는 인듐(indium) 주석산화물(이하 ITO라고 약칭한다)로 이루어지는 신호전극(S)이 복수개가 서로 평행으로 배열되어 있고, 그 위에는 SiO2로 이루어지는 투명한 절연막(6a)으로 피복되어 있다.
신호전극(S)과 대향하는 또한쪽의 유리기판(5b)의 표면에는 ITO로 이루어지는 주사전극(L)이 신호전극(S)과 직교하는 방향으로 복수개가 서로 평행으로 배열되어 있고, 그위는 SiO2로 이루어지는 절연막(6b)로 피복되어 있다.
각 절연막(6a, 6b)위에는 래빙처리등을 시행한 폴리비닐알콜로 이루어지는 배향막(7a, 7b)이 각각 형성되어 있다.
이 2매의 유리기판(5a, 5b)은 일부에 주입구를 남겨서 봉지제(封止劑)(8)로 발러붙이고, 그 주입구로 부터 배향막(7a, 7b)으로 끼워지는 공간내에 진공주입에 의하여 강유전성액정(9)이 도입된 후, 상기 주입구는 봉지제(8)로 봉지된다.
이와같이 하여 발려붙혀진 2매의 유리기판(5a, 5b)은, 서로 편향축이 직교하는 배치로 한 2매의 편향판(10a, 10b)이 끼워진다.
제3도는, 상술한 단순매트릭스구성의 FLCD(1)의 주사전극(L)이 주사측구동회로(11)가 접속되고, 신호전극(S)에 신호측구동 회로(12)가 접속된 구성을 표시하는 평면도이다.
주사측구동회로(11)는 주사전극(L)에 전압을 인가하기 위한 회로이고, 신호측구동회로(12)는 신호전극(S)에 전압을 인가하기 위한 회로이다.
여기서는 설명을 간단히 하기 위하여, 주사전극(L)이 32개로 신호전극(S)이 16개의 경우, 즉 32×16의 화소로 구성되어 있는 FLCD(1)의 경우에 관하여 표시하고 있고, 주사전극(L)의 각각은 부호(L)에 첨자 i(i=1~32)를 부가하여 구별하고, 신호전극(S)의 각각은 부호(S)에 첨자 j(j=1~16)를 부가하여 구별하고 있다.
또, 이후의 설명에서는, 임의의 주사전극(Li)이 임의의 신호전극(Sj)과 교차하는 부분의 화소를 부호(Aij)로 표시되는 것으로 한다.
제4도는, 상술한 퍼스널컴퓨터(2)로부터 출력되는 각 신호를 표시하는 파형도이다.
제4도(1)은 브라운관(3)의 화면의 1주사구간의 타이밍을 주는 수평동기신호(HD)이고, 제4도(2)는 그 1화면분의 주기를 표시하는 수직동기신호(VD)이고, 제4도(3)는 화상의 표시 데이타(Data)를 표시한다.
제4도(4)는 수평동기신호(HD)의 1주사구간을 확대하여 표시하는 파형도이고, 제4도(5)는 상기 표시데이터(Data)의 1주사구간분을 확대하여 표시하는 파형도이고, 제4도(6)는 1화소분의 표시데이터(Data)의 데이터전송클럭(CLK)을 표시하는 파형도이다.
제5도는, 상술한 콘틀롤회로(4)로부터 출력되는 각 신호를 표시하는 파형도이다.
제5도(1)는 주사전극(L)을 선택하는 선택신호(YI)를 주사측 구동회로(11)에 포함되는 도시하지 않은 시프트레지스터내에 있어서 순차로 전송시키기 위한 클럭(YCLK)을 표시하는 파형도이고, 제5도(2)는 상기 선택신호(YI)를 표시하는 파형도이고, 제5도(3)는 FLCD1의 각 화소에 대응하는 표시데이터(DATA)를 표시한다.
제5도(4)는 상기 클럭(YCLK)의 1주기분을 확대하여 표시하는 파형도이고, 제5도(5)는 상기 선택신호(YI)의 클럭(YCLK1)주기상당분을 확대하여 표시하는 파형도이고, 제5도(6)는 상기 표시데이터(DATA)의 클럭(YCLK) 1주기상당분을 확대하여 표시하는 파형도이고, 제5도(7)는 상기 표시데이터(Data)를 신호측구동회로(12)에 포함되는 도시하지 않은 시프트레지스터내에 있어서 순차로 전송시키기 위한 표시데이터 전송클럭(XCLK)을 표시하는 파형도이고, 제5도(8)는 신호측구동회로(12)의 시프트레지스터내의 상기 표시데이터(Data)를 같은 신호측구동회로(12)에 포함되는 도시하지 않은 별도의 레지스터에 들어가 유지하는 타이밍을 주는 래치펄스(LP)의 확대파형도이고, 제5도(9)는 주사전극(L)에 인가하는 전압의 종별을 지정하는 신호(VC)를 표시하는 파형도이고, 제5도(10)는 신호전극(S)에 인가하는 전압의 종별을 지정하는 신호(VS)를 표시하는 파형도이다.
이와같이 상기 콘틀롤회로(4)에는, 제4도에 표시하는 4종류의 신호 즉 수평동기신호(HD), 수직동기신호(VD), 표시데이터(Data), 데이터전송클럭(CLK)을, 제5도에 표시하는 7종류의 신호 즉 클럭(YCLK), 선택신호(YI), 표시데이터(Data), 표시데이터전클럭(XCLK), 래치펄스(LP), 신호(VC, VS)로 변환하는 기능이 주어지고 있다.
제6도는, 특개소 64-59389호 공보에 있어서 제안되어 있는 FLCD1의 구동방법에 사용되는 주사전극(L) 및 신호전극(S)에의 각 인가전압파형을 표시하는 파형도이다.
제6도(1)에 표시하는 파형은 주사전극(L)에 인가되고, 그 주사전극(L)상의 화소의 메모리상태 즉 표시되어 있는 휘도(輝度)의 상태를 바꿔 쓸 수 있는 선택전압(A)의 파형이고, 제6도(2)에 표시하는 파형은 주사전극(L)에 인가되지만, 그 주사전극(L)상의 화소에 표시상태를 바꿔 쓸 수 없는 비선택전압(B)의 파형이다.
제6도(3)에 표시하는 파형은 화소를 「명(明)」의 휘도상태를 바꿔 쓸 때에 신호전극(S)에 인가되는 바꿔쓰기 명전압(C)의 파형이고, 제6도(4)에 표시하는 파형은 화소를 「암(暗)」의 휘도상태로 바꿔 쓸 때에 신호전극(S)에 인가되는 바꿔쓰기 암전압(D)의 파형이고, 제6도(5)에 표시하는 파형은 화소(S)의 표시상태를 바꿔 쓰지 않을 때에 신호전극(S)에 인가되는 바꿔 쓰지 않는 전압(G)의 파형이다.
제6도(6)~제6도(11)는 화소(Aij)에 걸리는 실효전압의 파형을 표시하고, 그중, 제6도(6)이 파형(A-C)은 주사전극(Li)에 선택전압(A)이 인가되고, 신호전극(Sj)에 바꿔쓰기 명전압(C)이 인가되었을때의 파형을 표시하고, 제6도(7)의 파형(A-D)은 주사전극(Li)에 선택전압(A)이 인가되고, 신호전극(Sj)에 바꿔쓰기 암전압(D)이 인가되었을때의 파형을 표시하고, 제6도(8)의 파형(A-G)은 주사전극(Li)에 선택전압(A)이 인가되고, 신호전극(Sj)에 바꿔쓰지 않는 전압(G)이 인가되었을 때의 파형을 표시하고, 제6도(9)의 파형(B-C)은 주사전극(Li)에 비선택전압(B)이 인가되고, 신호전극(Sj)에 바꿔쓰기 명전압(C)이 인가되었을때의 파형을 표시하고, 제6도(10)의 파형(B-D)은 주사전극(Li)에 비선택전압(B)이 인가되고, 신호전극(Sj)에 바꿔쓰기 암전압(D)이 인가되었을 때의 파형을 표시하고, 제6도(11)의 파형(B-G)은 주사전극(Li)에 비선택전압(B)이 인가되고, 신호전극(Sj)에 바꿔쓰지 않는 전압(G)가 인가되었을 때의 파형을 표시하고 있다. 상기 구동방법에 의하여 제3도의 FLCD1의 화소(Aij)의 표시 상태가 바꿔 써졌을 경우, 주사전극(Li)에는 제6도(1)의 선택전압(A)이 인가되고, 나머지의 전부의 주사전극[Lk(k≠i, k=1~32)]에는 제6도(2)에 표시하는 비선택전압(B)가 인가되고, 화소(Aij)가 「명」의 표시상태로 바꿔 써졌을 때에는 신호전극(Sj)에 제6도(3)에 표시하는 바꿔쓰기 명전압(C)이 인가되고, 화소(Aij)가 「암」의 표시상태로 바꿔 써졌을 때에는 신호전극(Sj)에 제6도(4)에 표시하는 바꿔쓰기 암전압(D)이 인가되고, 또 화소(Aij)의 앞의 프레임에서의 「명」의 표시상태 혹은 「암」의 표시상태가 그대로 유지되면 좋을 때에는 신호전극(Sj)에 제6도(5)에 표시하는 바꿔쓰지 않은 전압(G)이 인가된다.
예를들면 제3도의 FLCD1에 있어서, 사선(斜線)을 그려서 표시하는 「암」의 표시상태의 각 화소(Aij)에 의하여 화면에 「강유(强誘)」의 문자가 표시되어 있는 상태로 바꿔 써졌을 경우, 「암」의 표시상태로 부터 「명」의 표시상태로 바꿔 써지는 화소(Aij)를 바꿔쓰기 명전압(C)에 대응하여 부호(C)로 표시하고, 「명」의 표시상태로부터 「암」의 표시상태로 바꿔 써지는 화소(Aij)를 바꿔쓰기 암전압(D)에 대응하여 부호(D)로 표시하고, 「암」의 표시상태 그대로인 화소(Aij)를 부호(F)로 표시하고, 「명」의 표시상태 그대로인 화소(Aij)를 무기호로 표시하면 전체의 화면은 제8도에 표시하는 것같이 표시된다.
이 경우, 부호(F)의 화소(Aij) 및 무기호의 화소(Aij)는 바꿔 쓰지 않는 전압(G)에 대응하게 된다.
제9도는, 이때 주사전극(L1, L2, L3), 신호전극(S5, S6) 및 화소(A15, A16, A25, A26)에 걸리는 각각의 전압파형을 표시하고 있다.
제9도(1)는 참고하기 위하여 주사측구동회로(11)에 있어서의 시프트 레지스터에서의 선택신호(YI)의 전송용클럭(YCLK)의 파형을 표시하고, 제9도(2)는 상기 선택신호(YI)의 파형을 표시하고, 제9도(3)는 주사전극(L1)에의 인가전압파형을 표시하고, 제9도(4)는 주사전극(L2)에의 인가전압파형을 표시하고, 제9도(5)는 주사전극(L3)에의 인가전압파형을 표시하고, 제9도(6)은 신호전극(S5)에의 인가전압파형을 표시하고, 제9도(7)은 신호전극(S6)에의 인가전압파형을 표시하고, 제9도(8)은 화소(A15)에 인가되는 실효전압파형을 표시하고, 제9도(9)는 화소(A16)에 인가되는 실효전압파형을 표시하고, 제9도(10)는 화소(A25)에 인가되는 실효전압파형을 표시하고, 제9도(11)는 화소(A26)에 인가되는 실효전압파형을 표시한다.
제9도(6) 및 제9도(7)에 있어서, 둥근괄호내에 부호(E, F)는, 제8도에 있어서의 무기호의 화소에 대응하고 있고, 즉 바꿔쓰지 않는 전압(G)이 제8도에 있어서의 무기호의 화소에 인가되는 것을 표시하고 있다.
상기 구동방법에 있어서는, 제9도(9)에 표시하는 화소(A16)의 실효전압 및 제9도(11)에 표시하는 화소(A26)의 실효 전압으로부터 알 수 있는 것같이, 화소(Aij)에 걸리는 전압은 그 표시상태를 바꿔 쓰지 않는 한, 주사전극(Li)을 선택하든지 선택하지 않던간에 거의 같게 된다.
이러한 일로 부터 어떤 주사전극(Li)에 선택전압(A)에 인가된 다음에 같은 주사전극(Li)에 선택전압(A)이 인가될 때까지의 시간, 즉 1프레임주가가 33.3ms(millisecond)(30Hz상당)보다 긴 저속구동일 경우에도, 프리카를 감지하지 않는 표시가 가능하게 된다.
그런데, 현재 FLCD1에 일반적으로 사용되고 있는 강유전성 액정일 경우, 주사측구동회로(11)나 신호측구동회로(12)로 하여 예를들면 24V의 것을 사용하는 것으로 하면, 제6도에 표시되는 각 인가전압의 단위펄스폭(t0)으로서 50μs(Microsecond) 정도를 설정할 필요가 있고, 상술한 구동방법을 채용할 경우에는 1선택시간(6t0)으로서 300μs 정도를 할당할 필요가 있다. 그런데, 이 조건하에 1000개의 주사전극(L)을 갖는 FLCD1을 구동한다고 하면, 이 경우의 1프레임주기는 0.3ms로 된다. 그러나, 이러한 것은 유저가 키보드로부터 하등의 입력을 행한 후 화면의 표시가 바꿔 써질 때까지 0.3ms 이상의 시간이 걸린다는 것을 의미하고, 이것으로는 상술한 바와같이 프리카가 없는 표시가 행하여지고 있어도 응답속도의 한계때문에 결국 주사전극수를 제한할 수 밖에 없다는 문제점을 가진다. 본 발명의 목적은, 주사전극수에 좌우되는 일없이 프레임주기를 단축할 수 있는 강유전성액정펄스의 표시제어방법 및 표시제어장치를 제공하는 것이다.
본 발명은, 서로 교차하는 방향으로 배열한 복수의 주사전극과 복수의 신호전극과의 사이에 강유전성액정을 개재시켜, 주사전극과 신호전극과가 교차하는 부분의 강유전성액정을 화소로 하고, 신호전극에는 표시데이터에 대응하는 파형의 신호전압을 인가하고, 주사전극에는 그 전극상의 화소의 표시 상태를 바꿔 쓸 수 있는 파형의 선택전압을 선순차(線順次)로 인가하는 것과 아울러, 1프레임후에 같은 주사전극에 재차 선택전압을 인가할 때까지의 사이는 다른 주사전극에 선택 전압이 인가되는 타이밍으로 화소의 표시상태를 바꿔 쓸 수 없는 파형의 비선택전압을 반복하여 인가하도록 한 강유전성 액정파넬의 표시제어방법에 있어서, 상기 각 주사전극에 각각 대응되어, 주사전극상의 화소에 현재 표시되어 있는 표시데이터와, 다음에 표시되는 표시데이터과가 1개도 틀린가 아닌가를 표시하는 라인 동이식별(同異識別)데이터를 격납하는 라인메모리를 구비하고, 선택전압이 주사전극에 인가되어 있는 동안에, 그 주사전극에 이어지는 각 주사전극에 대응하는 라인메모리의 라인 동이식별 데이터선수차로 조사하고, 그 라인 동이식별 데이터에 틀린 것을 표시하는 데이터가 있으면 대응하는 주사전극에 선택전압을 인가하고, 그 라인 동이식별 데이터에 틀린 것을 표시하는 데이터가 없으면, 그중의 몇개의 라인 동이식별데이터에 대응하는 주사전극에만 선택전압을 인가하던가, 또는 어떠한 주사전극에도 선택전압을 인가하지 않고, 상기 선택전압이 인가된 주사전극상의 화소에 대응하는 표시데이터에 대응하는 신호전압만을, 주사전극에의 선택전압의 인가타이밍에 동기하여 신호전극에 인가하는 것을 특징으로 하는 강유전성액정파넬의 표시제어방법이다.
또 본 발명은 표시데이터로서 「명」 상태데이터와 「암」상태 데이터가 설정되고, 화소를 암상태로부터 밝은 상태로 바꿔 쓸 때에는 대응하는 신호전압에 바꿔쓰기 밝은 전압을 인가하고, 화소를 밝은 상태로부터 어둔 상태로 바꿔 쓸 때에는 대응하는 신호전극에, 바꿔 쓰기 어두운 전압을 인가하고, 화소를 바꿔 쓰지 않을 때에는 대응하는 신호전극에 바꿔 쓰지 않는 전압을 인가하고, 다시금 상기 바꿔 쓰지 않는 전압의 전반(前半) 및 후반(後半)의 파형은 상기 바꿔 쓰기 어두운 전압 또는 바꿔 쓰기 밝은 전압의 전반 및 후반의 파형중 상기 선택전압과 조합하여도 화소를 바꿔 쓸 수가 없는 쪽의 파형으로 똑같게 선택되는 것을 특징으로 하는 강유전성액정파넬의 표시제어방법이다.
다시금 본 발명은, 서로 교차하는 방향으로 배열한 복수의 주사전극과 복수의 신호전극과의 사이에 강유전성액정을 개재시켜, 주사전극과 신호전극과의 교차하는 부분의 강유전성 액정을 화소로 하고, 신호전극에는 표시데이터에 대응하는 파형의 신호전압을 인가하고, 주사전극에는 그 전극상의 화소의 표시상태를 바꿔 쓸 수 있는 파형의 선택전압을 선순차로 인가하는 것과 아울러, 1프레임후에 같은 주사전극에 재차 선택전압을 인가하기 까지의 동안은 다른 주사전극에 선택 전압이 인가되는 타이밍에서 화소의 표시상태를 바꿔 쓸 수 없는 비선택전압을 반복하여 인가하도록 한 강유전성액정파넬의 표시제어장치에 있어서, 다음의 프레임에서 화소에 표시되어야 할 1화면분의 표시데이터를 격납하기 위한 표시데이터용 프레임 메모리와, 현재 표시되어 있는 표시데이터와 상기 표시데이터용 프레임데이터에 격납되어 있는 표시데이터와의 동이(同異)를 표시하는 1화면분의 동이식별데이터를 격납하는 동이참조용 프레임메모리와, 상기 각 주사전극에 각각 대응되어, 그 주사전극상의 화소에 대응하는 상기 동이 참조용 프레임메모리의 동이식별데이터에 1개라도 틀린 것을 표시하는 데이터가 있는가 없는가를 표시하는 라인 동이식별데이터를 격납하는 라인메모리와, 선택전압이 주사전극에 인가되어 있는 동안에, 그 주사전극에 이어서 각 주사전극에 대응하는 라인메모리의 라인 동이식별데이터를 선순차로 조사하고, 그 라인 동이식별데이터가 틀린 것을 표시하는 데이터이면 대응하는 주사전극에 선택전압을 인가하는 것을 결정하고, 그 라인 동이식별데이터로서 틀린 것을 표시하는 데이터가 보이지 않는다면 그중 몇개의 라인 동이식별데이터에 대응하는 주사 전극에만 선택전압을 인가하는 것을 결정하든가, 또는 어떤 주사전극에도 선택전압을 인가하지 않는다고 결정하는 것을 선택하는 주사전극 선택수단과, 표시데이터용 프레임메모리의 표시데이터와 동이참조용 프레임메모리의 동이식별데이터와에 의거하여, 주사전극선택수단에 의하여 선택한다고 결정된 주사전극상의 화소에 대응하는 표시데이터를, 그 주사전극의 선택에 동기하여 강유전성액정파넬의 신호전극측에 주는 데이터출력수단과를 포함하는 것을 특징으로 하는 강유전성액정 파넬의 표시제어장치이다.
또 본 발명은 표시데이터로서, 「명」상태데이터와 「암」상태 데이터가 설정되고, 화소를 어두운 상태로부터 밝은 상태로 바꿔 쓸 때에는 대응하는 신호전극에 바꿔 쓰기 밝은 전압을 인가하고, 화소를 밝은 상태로부터 어두운 상태로 바꿔쓸 때는 대응하는 신호전극에 바꿔쓰기 어두운 전압을 인가하고, 화소를 바꿔 쓰지 않을 때에는 대응하는 신호전극에 바꿔 쓰지 않는 전압을 인가하는 신호전극구동수단을 포함하고, 다시금 상기 바꿔 쓰지 않는 전압의 파형의 전반 및 후반의 파형은 상기 바꿔 쓰기 어두운 전압 또는 바꿔 쓰기 밝은 전압의 전반 및 후반의 파형중, 상기 선택전압과 조합하여도 화소를 바꿔 쓸 수 없는 쪽의 파형에 똑같게 선택되는 것을 특징으로 하는 강유전성액정파넬의 표시제어장치이다.
본 발명에 따르면, m개의 주사전극을 갖는 강유전성액정파넬의 경우, 주사전극상의 화소가 현재 표시하고 있는 표시데이터와 다음의 프레임에서 표시되어야 할 표시데이터에 틀림이 없는 나머지의 (m-g)개의 주사전극에 관해서는 전혀 선택전압이 인가되지 않든가 또는 그중의 몇개의 주사전극밖에 선택전압이 인가되지 않으므로, 나머지의 (m-g)개중 P개의 주사전극을 선택하여도 1프레임의 사이에는 (m-g-p)개의 주사전극에 관해서 선택전압의 인가가 생략되고 프레임주기가 큰폭으로 단축화된다.
이상과 같이, 본 발명의 강유전성액정파넬의 표시제어장치에 의하면, 현재 표시 되어 있는 주사전극상의 화소의 표시데이터와 다음의 프레임에서의 표시데이터가 같은 주사전극에 관해서는, 다음의 프레임에서 전혀 선택하지 않든지 또는 몇개에 1개의 비율로 밖에 선택하지 않도록 구성하고 있으므로, 주사전극수가 많은 강유전성액정파넬의 경우에서도 1프레임에 선택되는 주사전극의 개수가 작게 되는 분만큼 프레임주기를 단축할 수 있고, 표시데이터의 입력이 된 후, 화면에 표시될때 까지의 응답시간을 그만큼 짧게 할 수가 있다.
[실시예]
제10도는, 본 발명의 한 실시예인 강유전성액정파넬의 표시제어장치가 적용되는 표시시스템의 구성을 표시하는 블럭도이다.
이 표시시스템의 구성은, 개략적으로는 상술한 종래의 표시시스템의 경우와 마찬가지이고, 화상표시에 필요한 신호를 디지탈신호로 하고, 퍼스널컴퓨터(22)로 부터 화상표시를 행하는 브라운관(23)에 출력되는 디지털신호를 사용한다.
이 퍼스널컴퓨터(22)로부터 출력되는 디지탈신호는 이 실시예의 표시제어장치인 콘틀롤회로(24)에서 변환되고, 그 변환신호에 의하여 FLCD(21)에서의 화상표시가 행하여 진다. 상기 FLCD(21)의 구체적인 구성에 관해서는, 제2도에 표시한 종래의 경우의 FLCD(1)과는 변하지 않으므로, 그 설명은 여기서는 생략한다.
또한 FLCD(21)의 강유전성액정으로서, 이 실시예에서는 멜크사제의 ZLI-4237/000이 사용되고, 배향막으로서 폴리이미드가 사용되고 있다.
제11도는, 상기 콘틀롤회로(24)의 구성을 개략적으로 표시하는 블록도이다.
표시데이터용 프레임메모리(25)는, 상기 퍼스널컴퓨터(22)로부터 송출되는 1화면분의 표시데이터(Data)를 유지하기 위한 메모리이다.
이 표시데이터용 프레임메모리(25)부터는, 현재 FLCD(21)의 화면에 표시되어 있는 표시데이터와, 다음의 프레임에서 표시되어야 할 표시데이터와의 동이를 표시하는 변환데이터(Rx)가 출력된다.
라인메모리(26)는, 상기 표시데이터용 프레임메모리(25)로부터 출력되는 변환데이터(Rx)에 의거하여, FLCD(21)의 각 주사전극상의 화소에 있어서 현재 표시되어 있는 표시데이터와 다음의 프레임에서 표시되는 표시데이터와에 틀림이 있는 화소가 1개라도 있는가 없는가를 표시하는 라인 동이식별데이터를 각 주사전극별로 유지하기 위한 메모리이다.
이 라인메모리(26)에서는, 각 주사전극마다의 라인 동이식별 데이터를 유지하기 위하여 각 1비트의 기어영역이 할당되어 있다.
참조용 프레임메모리(27)는, 상기 표시데이터용 프레임메모리(25)로부터 출력되는 1화면분의 변환데이터(Rx)를 유지하기 위한 메모리이다.
입력제어회로(28)는, 퍼스널컴퓨터(22)로 부터 송출되는 수평 동기신호(HD), 수직동기신호(VD), 클럭(CLK) 및 출력제어회로(29)로 부터 송출되는 신호(OW, OAc, OAs)에 의거하여, 표시데이터용 프레임메모리(25), 라인메모리(26) 및 참조용 프레임메모리(27)에의 데이터기록을 제어하기 위한 회로이다.
출력제어회로(29)는, 표시데이터용 프레임메모리(25), 라인 메모리(26) 및 참조용 프레임메모리(27)로 부터의 유지데이터의 판독 및 구동제어회로(30)의 출력제어를 행하기 위한 회로이다.
구동제어회로(30)는, 표시데이터용 프레임메모리(25)로 부터 주어지는 데이터(DO)와, 참조용 프레임메모리(27)로 부터 주어지는 데이터(DRE)와에 의거하여, FLCD(21)의 표시구동을 제어하는 신호를 출력하기 위한 회로이다.
제12도는, 상술한 단순매트릭스구성의 FLCD(21)의 주사전극(L)에 주사측구동회로(31)가 접속되고, 신호전극(S)에 신호측 구동회로(32)가 접속된 구성을 표시하는 평면도이다. 주사측구동회로(31)는 주사전극(L)에 전압을 인가하기 위한 회로이고, 신호측구동회로(32)는 신호전극(S)에 전압을 인가하기 위한 회로이다.
여기서도 종래예의 경우와 마찬가지로, 설명을 간단하게 하기 위하여 주사전극(L)이 32개이고 신호전극(S)이 16개일 경우, 즉 32×16의 화소로 구성되어 있는 FLCD(21)의 경우에 관하여 표시하고 있고, 주사전극(L)의 각각은 부호(L)에 첨자 i(i=1~32)를 부가하여 구별하고, 신호전극(S)의 각각은 부호(S)에 첨자 j(j=1~16)를 부가하여 구별하고 있다. 또 이후의 설명에서도 종래예의 설명의 경우와 마찬가지로, 임의주사전극(Li)과 임의신호전극(Sj)과가 교차하는 부분의 화소를 부호(Aij)로 표시하는 것으로 한다.
제13도는, 종래예의 설명에 있어서 제3도에서 표시한 「강유」의 문자를 표시하고 있는 상태로부터, 제12도에 표시하는 바와같이 사선을 그린 「암」표시의 화소로 「상유」의 문자를 표시한 상태로 FLCD(21)의 화면이 전환될 때에, 상기 참조용프레임메모리(27)에 유지되는 1화면분의 변환 데이터(Rx)를 FLCD(21)의 화면상에 표시한 형태로 모식적으로 표시한 도면이다.
사선을 그린 화소의 부분은, 그 화소의 변환데이터(Rx)가, 현재 표시되어 있는 표시데이터와 다음의 프레임에서 표시되는 표시데이터가 틀린 것을 표시하는 데이터인 것을 표시하고 있다.
제14도 및 제15도는, 상기 화면의 전환동작시에 콘트롤회로(24)로 부터 FLCD(21)에 송출되는 각 출력신호를 표시하는 파형도이다.
제14도(1) 및 제15도(1)는 주사전극(L)을 선택하는 선택신호(YI)를 주사측구동회로(11)에 포함되는 도시하지 않은 시프트 레지스터내에 있어서 순차전송시키기 위한 클럭(YCLK)을 표시하는 파형도이고, 제14도(2) 및 제15도(2)는 상기 선택신호(YI)를 표시하는 파형이고, 제14도(3) 및 제15도(3)는 FLCD(21)의 각 화소에 대응하는 표시데이터(Data)를 표시한다.
제14도(4) 및 제15도(4)는 주사전극(L)의 1선택시간마다 주사측구동회로(31)에 주어지는 클럭(LCLK)을 표시하는 파형도이다. 제14도(5)는 상기 클럭(YCLK)의 1주기분을 확대하여 표시하는 파형도이고, 제14도(6)은 상기 선택신호(YI)의 클럭(YCLK) 1주기상당분을 확대하여 표시하는 파형도이고, 제14도(7)은 상기 표시데이터(Data)의 클럭(YCLK) 1주기상당분을 확대하여 표시하는 파형도이고, 제14도(8)는 상기 표시데이터(Data)를 신호측구동회로(32)에 포함되는 도시하지 않은 시프트레지스터내에 있어서 순차전송시키기 위한 데이터전송클럭(XCLK)을 표시하는 파형도이고, 제14도(9)는 신호측구동회로(32)의 시프트 레지스터내의 상기 표시데이터(DATA)를 같은 신호측구동회로(32)에 포함되는 도시하지 않은 별도의 레지스터에 들어가 유지하는 타이밍을 주는 래치펄스(LP)의 확대파형도이고, 제14도(10)는 주사전극(L)에 인가하는 전압의 종별을 지정하는 신호(VC)를 표시하는 파형도이고, 제14도(11)는 신호 전극(S)에 인가하는 전압의 종별을 지정하는 신호(VS)를 표시하는 파형도이다.
또한, 제15도(1)~제15도(4)는 제14도(1)~제14도(4)이 각 파형에 이어서 파형을 표시하고 있다.
제16도는, 상기 동작시에 입력제어회로(28)로부터 출력되는 각 신호를 표시하는 파형도이다.
제16도(1)는 퍼스널컴퓨터(22)로부터 출력되는 데이터전송클럭(CLC)을 일정시간만큼 지연시킨 입력측 클럭(ISCP)의 파형을 표시하고, 제16도(2)는 표시데이터(Data)를 파라렐변환하기 위한 타이밍펄스(RE)의 파형을 표시하고, 제16도(3)는 주사전극(L)에 대응케 되는 표시데이터용 프레임메모리(25), 라인 메모리(26) 및 참조용 프레임메모리(27)의 행어드레스(Ac)의 데이터를 표시하고, 제16도(4)는 신호전극(S)에 대응케 되는 표시데이터용 프레임메모리(25) 및 참조용 프레임메모리(27)의 열어드레스(As)의 데이터를 표시하고, 제16도(5)는 상기 클럭(ISCP)에 동기하여 입력측에서 표시데이터용 프레임메모리(25), 라인메모리(26) 및 참조용 프레임메모리(27)로부터 데이터를 판독하기 위한 타이밍펄스(IOE)의 파형을 표시하고, 제16도(6)는 상기 클럭(ISCP)에 동기하여 입력측에서 표시데이터용 프레임메모리(25), 라인메모리(26) 및 참조용 프레임메모리(27)에 데이터를 기록하기 위한 타이밍펄스(IWE)의 파형을 표시하고 제16도(7)는 표시데이터용 프레임메모리(25) 및 참조용 프레임메모리(27)의 출력측으로 부터 데이터를 판독하기 위한 타이밍펄스(OOE)의 파형을 표시하고, 제16도(8)는 상기 클럭(ISCP)에 동기한 라인메모리(26)에 송출되는 타이밍펄스(ROE)의 파형을 표시하고, 제16도(9)도 마찬가지로 클럭(ISCP)에 동기하려 라인메모리(26)에 송출되는 타이밍펄스(RWE)의 파형을 표시하고 있다.
또, 제17도는 상기 동작시에 출력제어회로(29)로부터 출력되는 각 신호를 표시하는 파형도이다.
제17도(1)는 출력측의 클럭(CP)의 파형도를 표시하고, 제17도(2)는 클럭(CP)에 동기하여 표시데이터용 프레임메모리(25), 라인메모리(26) 및 참조용 프레임메모리(27)에 송출되는 이것을 데이터를 실리얼변환하기 위한 타이밍펄스(LO)이 파형을 표시하고, 제17도(3)는 참고를 위하여 표시한 라인메모리(26)로부터 출력제어회로(29)에 주어지는 라인 동이식별데이터(SAME)이고, 제17도(4)는 클럭(CP)에 동기한 타이밍펄스(OW)를 표시하고, 제17도(5)는 표시데이터용 프레임메모리(25), 라인 메모리(26) 및 참조용 프레임메모리(27)에 주어지는 이것들 메모리의 출력층 행어드레스(OAc)를 표시하고, 제17도(6)은 표시데이터용 프레임메모리(25) 및 참조용 프레임메모리(27)에 주어지는 이것들 메모리의 출력측열어드레스(OAs)를 표시하고, 제17도(7)는 주사측구동회로(31)에 주는 클럭(YCLK)을 구동제어회로(30)에서 생성시키기위한 타이밍펄스(HCE)를 표시하는 파형도이고, 제17도(8)는 주사측구동회로(31)에 주는 클럭(LCLK)과 신호측구동회로(32)에 주는 래치펄스(LP)와 각 인가전압을 구동제어회로(30)에서 생성시키기 위한 타이밍펄스(HP)를 표시하는 파형도이고, 제17도(9)는 주사측구동회로(31)에 주는 선택신호(YI)를 구동제어회로(30)에서 생성시키기 위한 타이밍펄스(VP)를 표시하는 파형도이다.
제18도는, 주사전극(L1, L2, L3), 신호전극(S5, S6) 및 화소(A15, A16, A25, A26)에 걸리는 각각의 전압파형을 표시하는 파형도이다.
제18도(1)는 참고를 위하여 주사측구동회로(31)에 있어서의 시프트레지스터에서의 선택신호(YI)의 전송클럭(YCLK)의 파형을 표시하고, 제18도(2)는 선택신호(YI)의 파형을 표시하고, 제18도(3)는 1선택시간의 타이밍을 주는 클럭(LCLK)의 파형을 표시한다.
제18도(4)는 주사전극(L1)에의 인가전압파형을 표시하고, 제18도(5)는 주사전극(L2)에의 인가전압파형을 표시하고, 제18도(6)는 주사전극(L3)에의 인가전압파형을 표시하고, 제18도(7)는 주사전극(L5)에의 인가전압파형을 표시하고, 제18도(8)는 주사전극(L6)에의 인가전압파형을 표시하고, 제18도(9)는 화소(A15)에 인가되는 실효전압파형을 표시하고, 제18도(10)는 화소(A16)에 인가되는 실효전압파형을 표시하고, 제18도(11)는 화소(A25)에 인가되는 실효전압파형을 표시하고, 제18도(12)는 화소(A26)에 인가되는 실효전압파형을 표시한다.
제18도(6) 및 제18도(7)에 있어서, 둥근 괄호내의 부호(E, F)는 제8도에 있어서의 무기호의 화소에 대응하고 있고 즉, 바꿔쓰지 않는 전압(G)이 제8도에 있어서의 무기호의 화소에 인가되는 것을 표시하고 있다.
다음에, 상기 표시스템에 있어서의 FLCD(21)를 종래예의 설명에서 표시한 제6도의 인가전압을 사용하는 구동방법으로 구동할 경우에, FLCD(21)의 화면이 「강유」의 문자를 표시한 상태로 부터 「상유」의 문자를 표시한 상태로 전환될 때의 동작을, 제12도~제18도를 참조하여 설명한다. 단, 이 경우의 1선택시간(6t0)은 약 600μs이다.
FLCD(21)의 화면에 「강유」의 문자가 표시되어 있는 프레임에서는, 표시데이터용 프레임메모리(25)에 유지되어 있는 표시데이터(Data)는 종래에의 설명에서 표시한 제3도의 상태이다. 이 상태하에서, 퍼스널컴퓨터(22)로부터 「상유」의 문자를 표시하는 표시데이터(Data)가 표시데이터용 프레임메모리(25)에 송신되어 온다.
그러면, 표시데이터용 프레임메모리(25)로부터는, 「상유」와 「강유」의 틀림인 제4도에 모식적으로 표시되는 바와같은 1화면분의 변환데이터(Rx)가 라인메모리(26) 및 참조용 프레임메모리(27)에 송출된다.
이 변환데이터(Rx)는 참조용 프레임메모리(27)에서는 그대로 유지되지만, 라인메모리(26)에서는 변환데이터(Rx)의 1주사전극분이 1개로 몰아져서 유지된다.
즉, 제13도에 따라서 설명하면, 그 1개의 주사전극(L)상의 화소중 1화소에서도 「암」표시한 화소 즉 전후의 프레임에서 표시데이터가 다른 화소가 있으면 라인 동이식별 데이터(SAME)로서 「1」이 유지되고, 1화소도 「암」표시로 표시한 화소가 없으면 「0」이 유지된다.
상기 동작의 제어는 입력제어회로(28)에 의하여 행하여진다. 즉, 입력 제어회로(28)에서는 퍼스널컴퓨터(22)로부터 송출되는 수평동기신호(HD) 및 수직동기신호(VD)에 의하여 초기화되고, 마찬가지로 퍼스널컴퓨터(22)로 부터 송출되는 데이터 전송클럭(CLK)을 일정시간 지연시켜서 클럭(ISCP)을 클럭으로서 이 클럭(ISCP)과, 표시데이터(Data)를 파라텔변환하기 위한 타이밍펄스(RE)가 표시데이터용 프레임메모리(25)에 송출된다. 또, 클럭(ISCP)에 동기하여, 메모리(25, 26, 27)로부터 데이터를 판독하기 위한 타이밍펄스(IOE)와, 데이터를 메모리(25, 26, 27)에 기록하기 위한 타이밍펄스(IWE)와, 각 메모리(25, 26, 27)를 액세스하는 행어드레스(Ac)로서 이것들 메모리의 출력측용 행어드레스(OAc)와 입력측용 행어드레스(OAc)와를 전환한 어드레스데이터가 상기 입력제어회로(28)로부터 출력된다.
다시금, 상기 입력제어회로(28)로 부터는, 출력제어회로(29)로 부터 출력되는 클럭(CP)에 동기하여 각 메모리(25, 27)로 부터 데이터를 판독하기 위한 타이밍펄스(OOE)와, 이것들 메모리를 액세스하는 열어드레스(As)로서 각 메모리의 출력측용 열어드레스(OAs)와 입력측용 열어드레스(OAs)를 전환한 어드레스 데이터도 출력된다.
다음에, 표시데이터용 프레임메모리(25)에 유지되어 있는 데이터(DO)와 참조용 프레임메모리(27)에 유지되어 있는 데이터(DRE)가 구동제어회로(30)에 송출된다.
이때, 실제로 데이터(DO, DRE)를 출력시키는 데에 필요한 데이터전송시간(T1)은 1선택시간(6t0)보다도 충분히 작게 설정되고, 데이터전송시간(T1)에 들어가기전에 출력제어회로(29)에 의하여 그 주사전극(L)에 대응하는 라인메모리(26)의 라인 동이식별데이터(SAME)가 확인된다.
이때, 라인 동이식별데이터(SAME)가 「0」이라는 상태가 계속되면, 다음의 주사전극(L)에 대응하는 라인 동이식별데이터(SAME)을 확인한다는 동작이 최대 4회까지 반복되고, 그것으로도 라인 동이식별데이터(SAME)가 「1」로 되지 않을 때, 그 4번째의 주사전극(L)의 데이터(DO, DRE)가 구동제어회로(30)에 송출된다.
상기 4회의 동작까지 「1」의 라인 동이식별데이터(SAME)가 나타나면, 그 주사전극(L)에 대응하는 데이터(DO, DRE)가 구동 제어회로(30)에 송출된다.
또, 라인메모리(26)에서는, 라인 동이식별데이터(SAME)가 출력된 후, 그 주사전극(L)에 대응하는 라인 동이식별데이터(SAME)의 내용이 「0」으로 리세트된다.
상술한 일련의 동작은, 출력제어회로(29)로부터 출력되는 타이밍펄스(OW)에 의하여 제어되고 입력제어회로(28)로부터 라인메모리(26)에 송출되는 타이밍펄스(ROE, RWE)와, 출력제어회로(29)로부터 표시데이터용 프레임메모리(25), 라인메모리(26) 및 참조용 프레임메모리(27)에 송출되는 타이밍펄스(LO)과에 의하여 행하여진다.
이후, 퍼스널컴퓨터(22)로부터 「상유」의 표시데이터(Data)가 표시데이터용 프레임메모리(25)에 계속 보내질 경우에는, 표시데이터용 프레임메모리(25)에 계속보내질 경우에는, 표시데이터용 프레임메모리(25)는 「상유」문자표시의 데이터 유지가 계속되지만, 그 표시데이터용 프레임메모리(25)로부터 출력되는 변환데이터(Rx)가 모두 제13도에 있어서의 사선을 그리지 않은 화소에 대응하는 「0」으로 된다.
그 변환데이터(Rx)는 라인메모리(26) 및 참조용 프레임메모리(27)에 송출되지만 참조용 프레임메모리(27)의 유지데이터에 관하여서는 라인메모리(26)의 라인 동이식별데이터(SAME)가 「0」으로 되지 않는 한, 대응하는 주사전극(L)상의 데이터는 「0」으로 바꿔 써지지 않는다.
또, 출력제어회로(29)로부터 구동제어회로(30)에 대해서는, 주사측구동회로(31)에 입력하는 선택신호(YI)를 생성시키기 위한 타이밍펄스(VP), 주사측구동회로(31)에 입력하는 클럭(YCLK)을 생성시키기 위한 타이밍펄스(HCE), 주사측구동회로(31)에 입력하는 클럭(LCLK)과 신호측구동회로(32)에 주는 래치펄스(LP)와 각 인가전압을 생성시키기 위한 타이밍펄스(HP)가 각각 출력된다.
이상의 결과, 콘틀롤회로(24)로부터 FLCD(21)에 대해서는, 제14도 및 제15도에 표시하는 각 신호가 출력된다.
즉 표시데이터용 프레임메모리(25)에 유지되는 표시데이터는 「강유」의 문자표시로부터 「상유」의 문자표시의 것으로 변환하고, 참조용 프레임메모리(27)의 데이터는 제13도에 모식적으로 표시하는 바와 같이 되고, 또 라인메모리(26)의 라인 동이식별데이터(SAME)는 주사전극(L1~L16)까지가 「1」이고, 주사전극(L17~L32)까지가 「0」으로 된다.
지금 표시가 주사전극(L1)으로부터 개시되는 것이라고 하면, 우선 출력제어회로(29)로부터 행어드레스(OAc=1)가 입력제어회로(28)를 거쳐서 각 메모리(25, 26, 27)에 입력되고, 이때 라인메모리(26)의 라인 동이식별데이터(SAME)는 「1」로 되고, 주사전극(L1)에 대응하는 표시데이터용 프레임메모리(25)의 데이터(D0) 및 참조용 프레임메모리(27)의 데이터(DRE)가 구동제어회로(30)에 전송된다.
주사전극(L2~L16)까지는 상기 동작이 반복된다.
이어서, 출력제어회로(29)로부터 행어드레스(OAc=17)가 각 메모리(25, 26, 27)에 송출되면 라인메모리(26)의 라인 동이 식별데이터(SAME)가 「0」으로 되고, 출력제어회로(29)로부터 출력되는 행어드레스(OAc)는 1만큼 증가하여 18에 전환된다. 라인 동이식별데이터(SAME)는 그후 「0」이 계속 하지만, 이 동작은 최대 4회에 한정되어 있으므로 행어드레스(OAc)가 20으로 되면, 주사전극(L20)에 대응하는 표시데이터용 프레임메모리(25)의 데이터(DO) 및 참조용 프레임메모리(27)의 데이터(DRE)가 구동제어회로(30)에 전송된다. 아래, 마찬가지의 동작이 반복된다. 이때의 주사전극(L1, L2, L3), 신호전극(S5, S6) 및 화소(A15, A16, A25, A26)에의 인가전압은 제18도에 표시하는 바와 같이 된다. 이 경우, 신호전극(S)에 인가되는 신호전압의 종별은 상기 표시데이터용 프레임메모리(25)의 데이터(DO)와 참조용 프레임메모리(27)의 데이터(DRE)에 의하여 결정된다.
즉, 예를들면 데이터(DO)가 「명」표시의 데이터로, 데이터(DRE)가 전후프레임의 표시데이터간에 틀림이 있다는 것을 표시하는 데이터일 때에는, 신호전압으로서 바꿔쓰기 밝은 전압(C)이 선택되고, 또 데이터(DO)가 「암」표시의 데이터로, 데이터(DRE)가 전후프레임의 표시데이터간에 틀림이 있다는 것을 표시하는 데이터일때에는, 신호전압으로서 바꿔쓰기 어두운 전압(D)이 선택된다. 다시금 데이터(DO) 「명」표시의 데이터로, 데이터(DRE)가 전후의 프레임의 표시데이터간에 틀림이 없다는 것을 표시하는 데이터일 경우 및 데이터(DO)가 「암」표시의 데이터로, 데이터(DRE)가 전후프레임의 표시데이터간에서 틀림이 없는 것을 표시하는 데이터일 경우에는, 어떠한 것도 신호 전압으로서 바꿔쓰지 않는 전압(G)이 선택된다.
이 실시예에서는, 현재 표시되어 있는 다음의 프레임에서 표시되는 표시데이터와는 틀림이 있는 화소가 1개도 없는 주사전극에 관해서는, 이것들의 주사전극이 이어지는 경우에도 다음의 프레임에서는 4개에 1개밖에 선택되지 않으므로, 선택을 생략한 주사전극개수 만큼 그 프레임의 외관상의 주기가 단축된 것으로 된다.
또한 전후 프레임의 표시데이터간에 틀림이 있는 화소가 1개도 없는 주사전극은 모두 선택하지 않도록 하여도 좋다. 그런데, 예를들면, 퍼스널컴퓨터의 표시화면에서는 전화면이 한번 바꿔 써지는 것은 드물고, 프로그램의 연구과정에 의하여서는 표시데이터의 변하는 주사전극개수를 가능한한 작게 할 수가 있다.
특히, 워드프로세서의 경우에는 1문자마다의 표시데이터가 입력되므로 수행분의 문자가 한번에 바꿔 써지는 것은 거의 없고, 1화면을 1페이지로 대응시키는 것으로 하면, 1화면당 표시데이터의 바꿔쓰기가 필요한 주사전극개수는 문자 1행분 정도로 대단히 적다.
따라서, 이와같은 퍼스널컴퓨터나 워드프로세서의 디스플레이 제어용으로서, 상기 표시제어장치를 사용한 경우에는, 프레임 주기가 큰폭으로 단축화되고, 입력에 대하여 화면의 바꿔쓰기가 행하여질 때까지의 응답속도가 빨라지게 된다.
상기 실시예에서는, 설명을 간단히 하기 위하여 16×32의 화소의 FLCD(21)를 대상으로 한 표시의 경우를 표시하였으나, 실제로 1024×1024의 화소의 FLCD에 상기 실시예를 적용한 결과, 프리카가 없고 응답속도가 빠른 표시가 얻어지는 것이 확인되었다.
그런데, 상기 실시예에 적용된 표시방식 즉 종래예의 설명에서 표시한 제6도의 각 파형의 인가전원을 사용하는 표시방식에서는, 제18도에 표시하는 파형도로부터 명백한 바와 같이 신호측구동회로(32)로부터 출력하는 인가전압으로서 바꿔쓰기 밝은 전압(C), 바꿔쓰기 어둔 전압(D), 바꿔쓰지 않는 전압(G)의 3종류의 인가전압을 필요로 하므로, 2종류의 인가전압만 필요로 하지 않는 신호측구동회로에 비하여 그 제조 코스트가 높게 된다.
그러나, 제6도의 파형을 잘보면 바꿔쓰지 않는 전압(G)의 전반의 파형은 바꿔쓰기 어두운 전압(D)의 전반의 파형에, 또 바꿔쓰지 않는 전압(G)의 후반의 파형은 바꿔쓰기 밝은 전압(C)의 후반의 파형에 각각 똑같다는 것을 알 수 있다. 그런데, 이점에 착안하여, 신호측구동회로(32)에 주는 인가전압지정용의 신호치를, 그 신호치의 전반은 바꿔쓰기 어두운 전압(D)과 바꿔쓰지 않는 전압(G)과가 같은 값으로 되고, 그 후반은 바꿔쓰기 밝은 전압(C)과 바꿔쓰지 않는 전압(G)과가 같은 값이 되도록 정하면, 신호측구동회로(32)에 요하는 코스트를 저감시킬 수 있게 된다.
본 실시예에서는, 편광판의 편광축은, 액정분자에 평행 또는 직교하도록 배치되어 있다. 그렇지만, 평광판의 편광축과 액정분자과가 10~80°의 각도를 이루도록, 편광판을 배치하면, 상술한 바꿔쓰기 밝은 전압(C)이 바꿔쓰기 어두운 전압으로 되고, 바꿔쓰기 어두운 전압(D)가 바꿔쓰기 밝은 전압으로 된다.
따라서, 바꿔쓰지 않는 전압의 전반 및 후반의 파형은, 바꿔쓰기 밝은 전압 및 바꿔쓰기 어두운 전압의 전반 및 후반의 파형중, 선택전압과 조합하여도 화소를 바꿔 쓸 수 없는 쪽의 파형에 똑같게 선택하도록 한다.
이와같은 점을 고려하여 구성된, 상기 콘트롤회로(24)의 각부 구성회로의 구체예를 제19도~제22도에 각각 표시하고 있다.
그중 제19도는 출력제어회로(29)를 표시하고, 여기서는 4개의 카운터(33a~33d)와 3개의 D플립플롭(34a~34c)와, 6개의 NAND게이트(35a~35f)와, 1개의 AND게이트(36)와, 4개의 NOR게이트(37a~37d)와, 2개의 OR게이트(38a, 38b)와 4개의 DIP스위치(39a~39d)에 의하여 구성되어 있다.
또 제20도는 표시데이터용 프레임메모리(25)를 표시하고, 여기서는 8개의 NOT게이트(40a~40h)와, 8개의 Ex-OR게이트(41a~41h)와, 2개의 래치부 시프트레지스터(42a, 42b)와, 1개의 3스테이트 출력버퍼(43)와, 1개의 시프트레지스터(44)와, 1개의 스태틱 RAM(Random Access Memory)(45)와, 2개의 D플립플롭(46a, 46b)과, 5개의 NOT게이트(47a~47e)와, 4개의 AND게이트(48a~48d)와, 1개의 스위치(49)로 구성되어 있다. 또 제21도는 라인메모리(26)를 표시하고, 여기서는 1개의 스태틱 RAM(50)과, 4개의 NOT게이트(51a~51d)와, 2개의 스테이트 출력버퍼(52a, 52b)와, 4개의 D플립플롭(53a~53d)고, 2개의 NAND게이트(54a, 54b)와, 10개의 AND게이트(55a~55j)로 구성되어 있다.
다시금 제22도는 참조용 프레임메모리(27)을 표시하고, 7개의 NOT게이트(56a~56g)와, 1개의 스태틱 RAM(57)과, 2개의 D플립플롭(58a, 58b)과, 1개의 3스테이트출력버퍼(59)와, 1개의 시프트레지스터(60)와, 11개의 NAND게이트(61a~61K)와, 4개의 AND게이트(62a~62d)와, 8개의 OR게이트(63a~63h)로 구성되어 있다.
또한, 상기 실시예에서는 신호전압으로서 바꿔쓰기 밝은 전압(C), 바꿔쓰기 어두운 전압(D) 및 바꿔쓰지 않는 전압(G)의 3종류의 전압을 사용하는 구동방식의 경우에 관하여 설명하였으나, 프리카를 문제로 하지 않으면, 신호전압으로서 바꿔쓰지 않는 전압(G)를 사용하지 않는 구동방식의 경우에도 마찬가지로 하여 프레임주기의 단축화를 꾀할 수가 있다.
본 발명은, 그 정신 또는 주요한 특징으로부터 이탈하는 일없고, 다른 여러가지의 형태로 실시할 수가 있다. 따라서, 상술의 실시예는, 모든 점에서 단지 예시에 지나지 않고, 본 발명의 범위는, 특허청구의 범위에 표시하는 것이고, 명세서 본문에는, 하등구속되지 않는다. 다시금, 특허청구의 범위 균등범위에 속하는 변형이나 변경은, 모든 본 발명의 범위내의 것이다.

Claims (4)

  1. 서로 교차하는 방향으로 배열한 복수의 주사전극과 복수의 신호전극과의 사이에 가유전성액정을 개재시켜, 주사전극과 신호전극과가 교차하는 부분의 강유전성 액정을 화소로 하고, 신호전극에는 표시데이터에 대응하는 파형의 신호전압을 인가하고 주사전극에는 그 전극상의 화소의 표시상태를 바꿔 쓸 수가 있는 파형의 선택전압을 선순차로 인가하는 것과 아울러, 1프레임 후에 같은 주사전극에 재차 선택전압 인가하기 까지의 동안에는 다른 주사전극에 선택전압이 인가되는 타이밍에서 화소의 표시상태를 바꿔 쓸 수 없는 파형의 비선택전압을 반복하여 인가하도록 한 강유전성액정파넬의 표시제어방법에 있어서, 상기 주사전극에 각각 대응되고, 주사전극상의 화소에 현재 표시되어 있는 표시 데이터와, 다음에 표시되는 표시데이터가 1개라도 다른가 아닌가를 표시하는 라인 동이식별데이터를 격납하는 라인메모리를 구비하고, 선택전압이 주사전극에 인가되어 있는 동안에, 그 주사전극에 이온 각 주사전극에 대응하는 라인메모리의 라인 동이식별데이터를 선순차로 조사하고, 그 라인 동이식별데이터에 틀린것을 표시하는 데이터가 있으면 대응하는 주사전극에 선택전압을 인가하고 그 라인 동이식별데이터에 틀린 것을 표시하는 데이터가 없으면, 그중의 얼마간의 라인동이식별데이터에 대응하는 주사전극에만 선택전압을 인가하든가, 또는 어떠한 주사전극에도 선택전압을 인가하지 않고, 상기 선택전압이 인가된 주사전극상의 화소에 대응하는 표시데이터에 응하는 신호전압만을, 주사전극에 선택전압의 인가타이임에 동기하여 신호전극에 인가하는 것을 특징으로 하는 강유전성액정파넬의 표시제어방법.
  2. 제1항에 있어서, 표시데이터로서 「명」상태 데이터의 「암」상태 데이터과가 설정되고, 화소를 어두운 상태에서 밝은 상태로 바꿔 쓸 때는 대응하는 신호전극에 바꿔쓰기 밝은 전압을 인가하고, 화소를 밝은 상태에서 어두운 상태로 바꿔 쓸 때는 대응하는 신호전극에 바꿔쓰기 어두운 전압을 인가하고, 화소를 바꿔쓰지 않을 때는 대응하는 신호전극에 바꿔쓰지 않는 전압을 인가하고, 다시금 상기 바꿔쓰지 않는 전압의 전반 및 후반의 파형은 상기 바꿔쓰기 어두운 전압 또는 바꿔쓰기 밝은 전압의 전반 및 후반의 파형중, 상기 선택전압과 조합하여도 화소를 바꿔쓸 수가 없는 쪽의 파형과 똑같게 선택되는 것을 특징으로 하는 강유전성액정 파넬의 표시제어방법.
  3. 서로 교차하는 방향으로 배열한 복수의 주사전극과 복수의 신호전극과의 사이에 강유전성액정을 개재시켜, 주사전극과 신호전극과가 교차하는 부분의 강유전성액정을 화소로 하고, 신호전극에는 표시데이터에 대응하는 대형의 신호전압을 인가하고, 주사전극에는 그 전극상의 화소의 표시상태를 바꿔 쓸 수가 있는 파형의 선택전압을 선순차로 인가하는 것과 아울러, 1프레임후에 같은 주사전극에 재차 선택전압을 인가하기까지의 동안에는 다른 주사전극에 선택전압이 인가되는 타이밍에서 화소의 표시 상태를 바꿔 쓸 수 없는 파형의 비선택전압을 반복하여 인가하도록한 강유전성액정파넬의 표시제어장치에 있어서, 다음의 프레임에서 각 화소에 표시되어야 할 1화면분의 표시데이터를 격납하기 위한 표시데이터용 프레임메모리와, 현지 표시되어 있는 표시데이터와 상기 프레임메모리에 격납되어 있는 표시데이터와의 동이를 표시하는 1화면분의 동이식별데이터를 격납하는 동이참조용 프레임메모리와, 상기 각 주사전극에 각각 대응케 되고 그 주사전극상의 화소에 대응하는 상기 동이참조용 프레임메모리의 동이식별데이터에 1개라도 틀린 것을 표시하는 데이터가 있는지 없는지를 표시하는 라인 동이식별데이터를 격납하는 라인메모리와, 선택전압이 주사전극에 인가되어 있는 동안에, 그 주사전극에 이온 각 주사전극에 대응하는 라인메모리의 라인 동이식별데이터를 선순차로 조사하고, 그 라인 동이식별데이터가 틀린 것을 표시하는 데이터이면 대응하는 주사전극에 선택전압을 인가하는 것을 결정하고, 그 라인 동이식별데이터로서 틀린 것을 표시하는 데이터가 보이지 않으면 구동 몇개의 동이식별데이터에 대응하는 주사전극에만 선택전압을 인가하는 것을 결정하든지 또는 어떠한 주사전극에도 선택전압을 인가하지 않는 것을 결정하든지를 선택하는 주사전극선택수단과, 표시데이터용 프레임메모리의 표시데이터와 동이참조용 프레임메모리의 동이식별데이터와에 의거하여, 주사전극 선택수단에 의하여 선택한다고 결정된 주사전극상의 화소에 대응하는 표시데이터를, 그 주사전극의 선택에 동기하여 강유전성액정패널의 신호전극측에 주는 데이터 출력수단과를 포함하는 것을 특징으로 하는 강유전성액정파넬의 표시제어장치.
  4. 제3항에 있어서, 표시데이터로서 「명」상태 데이터와 「암」상태 데이터과가 설정되고, 화소를 어두운 상태에서 밝은 상태로 바꿔 쓸 때는 대응하는 신호전극에 바꿔쓰기 밝은 전압을 인가하고, 화소를 밝은 상태에서 어두운 상태로 바꿔 쓸 때는 대응하는 신호전극에 바꿔쓰기 어두운 전압을 인가하고, 화소를 바꿔쓰지 않을 때는 대응하는 신호전극에 바꿔쓰지 않는 전압을 인가하는 신호전극구동수단을 포함하고, 다시금 상기 바꿔쓰지 않는 전압의 전반 및 후반의 파형은 상기 바꿔쓰기 어두운 전압 또는 바꿔쓰기 밝은 전압의 전반 및 후반의 파형중, 상기 선택전압과 조합하여도 화소를 바꿔 쓸 수 없는 쪽의 파형과 똑같게 선택하는 것을 특징으로 하는 강유전성액정파넬의 표시제어장치.
KR1019900021876A 1989-12-29 1990-12-26 강유전성 액정파넬의 표시제어방법 및 표시제어장치 KR940003428B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP89-342512 1989-12-29
JP1-342512 1989-12-29
JP1342512A JPH03203776A (ja) 1989-12-29 1989-12-29 強誘電性液晶パネルの表示制御装置

Publications (2)

Publication Number Publication Date
KR910013036A KR910013036A (ko) 1991-08-08
KR940003428B1 true KR940003428B1 (ko) 1994-04-22

Family

ID=18354317

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900021876A KR940003428B1 (ko) 1989-12-29 1990-12-26 강유전성 액정파넬의 표시제어방법 및 표시제어장치

Country Status (4)

Country Link
EP (1) EP0435701B1 (ko)
JP (1) JPH03203776A (ko)
KR (1) KR940003428B1 (ko)
DE (1) DE69023215T2 (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR920006903A (ko) * 1990-09-27 1992-04-28 쯔지 하루오 액정표시 장치의 제어방법 및 표시 제어장치
JP3251064B2 (ja) * 1991-11-07 2002-01-28 シャープ株式会社 液晶パネルの表示制御装置
JP2996564B2 (ja) * 1991-11-08 2000-01-11 シャープ株式会社 液晶パネルの駆動方法
DE69321308T2 (de) * 1992-07-31 1999-03-25 Canon Kk Anzeigesteuergerät
EP0608053B1 (en) * 1993-01-11 1999-12-01 Canon Kabushiki Kaisha Colour display system
JP3222691B2 (ja) * 1994-07-04 2001-10-29 キヤノン株式会社 変化ライン検出装置および方法
JP3900663B2 (ja) * 1997-06-25 2007-04-04 ソニー株式会社 光学空間変調素子及び画像表示装置
JP2000182508A (ja) 1998-12-16 2000-06-30 Sony Corp 電界放出型カソード、電子放出装置、および電子放出装置の製造方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6118929A (ja) * 1984-07-05 1986-01-27 Seiko Instr & Electronics Ltd 強誘電性液晶電気光学装置
JP2768421B2 (ja) * 1987-08-31 1998-06-25 シャープ株式会社 強誘電性液晶表示装置の表示方法
AU634725B2 (en) * 1988-10-31 1993-03-04 Canon Kabushiki Kaisha Display system

Also Published As

Publication number Publication date
KR910013036A (ko) 1991-08-08
EP0435701A3 (en) 1992-08-26
EP0435701A2 (en) 1991-07-03
EP0435701B1 (en) 1995-10-25
DE69023215D1 (de) 1995-11-30
JPH03203776A (ja) 1991-09-05
DE69023215T2 (de) 1996-04-25

Similar Documents

Publication Publication Date Title
JP3253481B2 (ja) メモリインターフェイス回路
JP2833546B2 (ja) 液晶表示装置
US5914699A (en) Matrix display apparatus matrix display control apparatus and matrix display drive apparatus
JPH07239463A (ja) アクティブマトリクス型表示装置およびその表示方法
JPH01134346A (ja) 強誘電性液晶表示装置及びその駆動方法並びに駆動波形発生方法
JPH05127623A (ja) 平面型表示デバイスのマトリツクス駆動方法
US5289173A (en) Display control method having partial rewriting operation
US11158277B2 (en) Display device
GB2307325A (en) Matrix type display
US11443721B2 (en) Display device
KR940003428B1 (ko) 강유전성 액정파넬의 표시제어방법 및 표시제어장치
US6057820A (en) Apparatus and method for controlling contrast in a dot-matrix liquid crystal display
JP3854329B2 (ja) マトリクス型表示装置の駆動回路
JPH0553537A (ja) 強誘電性液晶表示装置とその駆動方法
JPH03109524A (ja) 表示パネルの駆動方法と表示装置
JPS6363093A (ja) 表示装置
JP3251064B2 (ja) 液晶パネルの表示制御装置
EP0478382A2 (en) Driving method and apparatus for liquid crystal display device
JPH08241060A (ja) 液晶表示装置及びその駆動方法
JPH0854601A (ja) アクティブマトリクス型液晶表示装置
JP3108844B2 (ja) 表示装置
JPH02113294A (ja) 液晶表示装置
JPH02162322A (ja) 強誘電性液晶パネルの駆動法および駆動制御装置
JP7133051B2 (ja) 表示装置
JPH0230028B2 (ko)

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20010411

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee