KR940002664A - 감광막 패턴 형성방법 - Google Patents
감광막 패턴 형성방법 Download PDFInfo
- Publication number
- KR940002664A KR940002664A KR1019920013411A KR920013411A KR940002664A KR 940002664 A KR940002664 A KR 940002664A KR 1019920013411 A KR1019920013411 A KR 1019920013411A KR 920013411 A KR920013411 A KR 920013411A KR 940002664 A KR940002664 A KR 940002664A
- Authority
- KR
- South Korea
- Prior art keywords
- forming
- photoresist
- film
- pattern
- insulating film
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F7/00—Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
- G03F7/26—Processing photosensitive materials; Apparatus therefor
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Photosensitive Polymer And Photoresist Processing (AREA)
- Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)
Abstract
본 발명은 고집적 반도체 소자의 감광막 패턴 형성방법에 관한 것으로, 실리콘 기판 상부에 패턴을 형성할 물질층을 형성하고, 그 상부에 감광가을 도포하는 단계와, 감광막 상부에 패턴이 형성된 마스크를 올려놓고, 감광막의 일정두께만 노광시키는 단계와, 노광된 감광막을 습식화학을 이용하는 현상공정으로 제거하여 요홈을 형성하고, 감광막 상부면에 절연막을 일정두께 형성하는 단계와, 상기 절연막을 에치백 공정으로 식각하되, 감광막 상부면이 노출되기까지 식각하여 요홈에만 절연막을 남겨놓는 단계와, 요홈에 남아있는 절연막을 마스크로 사용하여 노출된 감광막을 건식식각 공정으로 제거하여 감광막 패턴을 형성하는 단계로 이루어지는 기술이다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도 내지 제4도는 본 발명에 의해 감광막 패턴을 형성하는 단계를 도시한 단면도.
Claims (2)
- 감광막 패턴 형성방법에 있어서, 실리콘 기판 상부에 패턴을 형성할 물질층을 형성하고, 그 상부에 감광막을 도포하는 단계와, 감광막 상부에 패턴이 형성된 마스크를 올려놓고, 감광막의 일정두께만 노광시키는 단계와, 노광된 감광막을 습식화학을 이용하는 현상공정으로 제거하여 요홈을 형성하고, 감광막 상부면에 절연막을 일정 두께 형성하는 단계와. 상기 절연막을 에치백 공정으로 식각하되, 감광막 상부면이 노출되기가지 식각하여 요홈에만 절연막을 남겨 놓는 단계와, 요홈에 남아있는 절연막을 마스크로 사용하여 노출된 감광막을 건식식각 공정으로 제거하여 감광막 패턴을 형성하는 단계로 이루어지는 것을 특징으로 하는 감광막 패턴 형성방법.
- 제1항에 있어서, 상기 절연닥은 산화막(SiO2)으로 형성하는 것을 특징으로 하는 감광막 패턴 형성방법.※ 참고사항:최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920013411A KR960014056B1 (ko) | 1992-07-27 | 1992-07-27 | 감광막 패턴 형성방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920013411A KR960014056B1 (ko) | 1992-07-27 | 1992-07-27 | 감광막 패턴 형성방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940002664A true KR940002664A (ko) | 1994-02-17 |
KR960014056B1 KR960014056B1 (ko) | 1996-10-11 |
Family
ID=19337039
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920013411A KR960014056B1 (ko) | 1992-07-27 | 1992-07-27 | 감광막 패턴 형성방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR960014056B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100810422B1 (ko) * | 2006-09-29 | 2008-03-04 | 주식회사 하이닉스반도체 | 반도체 소자의 패턴 형성 방법 |
-
1992
- 1992-07-27 KR KR1019920013411A patent/KR960014056B1/ko not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100810422B1 (ko) * | 2006-09-29 | 2008-03-04 | 주식회사 하이닉스반도체 | 반도체 소자의 패턴 형성 방법 |
Also Published As
Publication number | Publication date |
---|---|
KR960014056B1 (ko) | 1996-10-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR960005864A (ko) | 미세패턴 형성방법 | |
KR0122315B1 (ko) | 고집적 반도체 소자의 미세패턴 형성방법 | |
KR970072380A (ko) | 반도체 장치 및 그 제조 방법 | |
KR940002664A (ko) | 감광막 패턴 형성방법 | |
KR980006032A (ko) | 반도체 소자의 격리영역 형성방법 | |
KR970077209A (ko) | 반도체 소자의 콘택 홀 형성 방법 | |
KR100265588B1 (ko) | 감광막패턴의 형성방법 | |
KR950011172B1 (ko) | 삼층감광막 패턴 형성방법 | |
KR940009769A (ko) | 반도체 소자의 감광막 미세 패턴 형성방법 | |
KR980005543A (ko) | 반도체 소자의 금속 배선 형성방법 | |
KR0183045B1 (ko) | 감광막 패턴 형성방법 | |
KR950025913A (ko) | 반도체소자의 미세패턴 형성방법 | |
KR940004836A (ko) | 반도체소자의 콘택홀 형성방법 | |
KR970003482A (ko) | 반도체 소자의 콘택홀 형성방법 | |
KR950025953A (ko) | 반도체소자의 소자분리막 형성방법 | |
KR950001409A (ko) | 반도체 소자의 필드산화막 제조방법 | |
KR960005791A (ko) | 반도체소자의 콘택홀 형성방법 | |
KR970023736A (ko) | 반도체장치의 콘택부 형성방법 | |
KR960026163A (ko) | 반도체 소자의 콘택홀 형성방법 | |
KR950004390A (ko) | 반도체 소자의 패턴 형성 방법 | |
KR950021096A (ko) | 반도체 소자의 콘택홀 형성방법 | |
KR970018080A (ko) | 반도체장치의 콘택형성방법 | |
KR960026578A (ko) | 반도체 소자의 필드산화막 형성방법 | |
KR970052301A (ko) | 반도체 소자의 게이트전극 형성방법 | |
KR970013196A (ko) | 반도체 소자의 소자분리절연막 형성방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application | ||
J2X1 | Appeal (before the patent court) |
Free format text: APPEAL AGAINST DECISION TO DECLINE REFUSAL |
|
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20090922 Year of fee payment: 14 |
|
LAPS | Lapse due to unpaid annual fee |