KR930018386A - 슬레이브 보드 제어장치 - Google Patents
슬레이브 보드 제어장치 Download PDFInfo
- Publication number
- KR930018386A KR930018386A KR1019920002232A KR920002232A KR930018386A KR 930018386 A KR930018386 A KR 930018386A KR 1019920002232 A KR1019920002232 A KR 1019920002232A KR 920002232 A KR920002232 A KR 920002232A KR 930018386 A KR930018386 A KR 930018386A
- Authority
- KR
- South Korea
- Prior art keywords
- board
- slave
- signal
- master
- slave board
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Information Transfer Systems (AREA)
Abstract
마스터 보드와 복수의 슬레이브 보드를 구비하는 컴퓨터 시스템에 있어서, 슬레이브 보드에 할당된 메모리 영역의 일부를 차지하고 마스터 보드와 슬레이브 보드 사이의 데이타를 중계하는 콘트롤 레지스터와; 마스터 보드에서의 신호에 의해 콘트롤 레지스터를 엑세스하기 위한 신호를 발생하는 마스터 어드레스 디코더와; 슬레이브보드에서의 신호에 의해 콘트롤 레지스터를 엑세스 하기 위한 신호를 발생하는 슬레이브 어드레스 디코더를 포함하는 것을 특징으로 하는 슬레이브 보드 제어장치로서, 마스터 보드와 슬레브 보드가 슬레이브 보드 내에 있는 콘트롤 레지스터를 공유하여 양방향으로 정보를 주고 받을 수 있고, 슬레이브 보드제어를 위해 소요되는 메인버스 사이클을 줄일 수 있어 시스템의 효율을 제공할 수 있는 이점을 갖는다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 의한 슬레이브 보드 제어장치의 구성도이다. 제2도는 마스터 보드의 슬레이브 보드에 대한 엑세스 동작을 보이는 파형도이다. 제3도는 슬레이브 보드의 마스터 보드에 대한 엑세스 동작을 보이는 파형도이다.
Claims (2)
- 마스터 보드와 복수의 블레이브 보드를 구비하는 컴퓨터 시스템에 있어서, 슬레이브 보드에 할당된 메모리 영역의 일부를 차지하고 마스터 보드와 슬레이브 보드 사이의 데이타를 중계하는 콘트롤 레지스터와; 상기 마스터 보드에서의 신호에 의해 상기 콘트롤 레지스터를 엑세스하기 위한 신호를 발생하는 마스터 어드레스 디코더와; 상기 슬레이브 보드에서의 신호에 의해 콘트롤 레지스터를 엑세스 하기 위한 신호를 발생하는 슬레이브 어드레스 디코더를 포함하는 것을 특징으로 하는 슬레이브 보드 제어장치.
- 제1항에 있어서, 상기 마스터 보드에서의 데이타를 입력하여 슬레이브 보드의 하드웨어를 제어하기 위한 슬레이브 제어기를 더 구비하는 것을 특징으로 하는 슬레이브 보드 제어장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920002232A KR940004578B1 (ko) | 1992-02-15 | 1992-02-15 | 슬레이브 보드 제어장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920002232A KR940004578B1 (ko) | 1992-02-15 | 1992-02-15 | 슬레이브 보드 제어장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR930018386A true KR930018386A (ko) | 1993-09-21 |
KR940004578B1 KR940004578B1 (ko) | 1994-05-25 |
Family
ID=19329017
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920002232A KR940004578B1 (ko) | 1992-02-15 | 1992-02-15 | 슬레이브 보드 제어장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR940004578B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100430235B1 (ko) * | 1996-07-30 | 2004-07-22 | 주식회사 하이닉스반도체 | 시스템보드와서브보드간의데이터전송제어회로 |
-
1992
- 1992-02-15 KR KR1019920002232A patent/KR940004578B1/ko not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100430235B1 (ko) * | 1996-07-30 | 2004-07-22 | 주식회사 하이닉스반도체 | 시스템보드와서브보드간의데이터전송제어회로 |
Also Published As
Publication number | Publication date |
---|---|
KR940004578B1 (ko) | 1994-05-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR830009518A (ko) | 병렬처리용(竝列處理用)데이터 처리 시스템 | |
KR860006743A (ko) | 데이타 처리 시스템 | |
KR860004356A (ko) | 데이타 처리장치 | |
KR910012962A (ko) | Dma제어기 | |
KR890007173A (ko) | 애드레스 버스 제어장치 | |
KR920020322A (ko) | 명령처리장치 | |
KR930018386A (ko) | 슬레이브 보드 제어장치 | |
KR830010423A (ko) | 데이터 처리 시스템의 데이터 교환방식 | |
KR900013396A (ko) | Dram 콘트롤러 | |
KR880008172A (ko) | 한 부시스템에 의해 발생된 또 다른 부시스템을 위한 버스 명령을 갖는 데이타 처리 시스템 | |
KR970071310A (ko) | 로칼 버스 제어 장치 | |
KR960703250A (ko) | 버스 시스템의 작동 방법 및 이 작동 방법을 수행하기 위한 장치(process and arrangement for operating a bus system) | |
KR970012172A (ko) | 멀티 마이크로 프로세서용 버스제어(bus controller)장치 | |
KR960018958A (ko) | 다중 프로세서 시스템에서 아토믹 명령어 수행시 데이타 버퍼를 사용한 메인 메모리 액세스 장치 | |
KR940015843A (ko) | 다중 프로세서 시스템에서 프로세서 보드 사이의 데이타 전송을 지원하는 방법 | |
KR940007678A (ko) | 확장용 메모리를 위한 어드레싱장치 및 방법 | |
KR910012929A (ko) | 특정어드레스의 복수용도 사용장치 | |
KR100351064B1 (ko) | 입출력어드레스확장기능을갖는컴퓨터시스템 | |
KR910006909A (ko) | 디스플레이 제어장치 | |
KR960025118A (ko) | 다중 중앙처리시스템의 보드간 통신장치 | |
KR930010727A (ko) | 컴퓨터 시스템의 dma 어드레스 확장장치 | |
KR940013061A (ko) | 타임스위치의 메모리 억세스회로 | |
KR920013122A (ko) | 디램을 사용한 컴퓨터 시스템의 메모리 제어장치 | |
KR970071242A (ko) | 다중처리 시스템의 데이타 경로 제어장치 | |
KR910002222A (ko) | 팩시밀리의 용량확장용 접속장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20040429 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |