KR910012929A - 특정어드레스의 복수용도 사용장치 - Google Patents

특정어드레스의 복수용도 사용장치 Download PDF

Info

Publication number
KR910012929A
KR910012929A KR1019890020519A KR890020519A KR910012929A KR 910012929 A KR910012929 A KR 910012929A KR 1019890020519 A KR1019890020519 A KR 1019890020519A KR 890020519 A KR890020519 A KR 890020519A KR 910012929 A KR910012929 A KR 910012929A
Authority
KR
South Korea
Prior art keywords
cpu
specific address
specific
use device
peripheral device
Prior art date
Application number
KR1019890020519A
Other languages
English (en)
Other versions
KR0155261B1 (en
Inventor
최근호
Original Assignee
정용문
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정용문, 삼성전자 주식회사 filed Critical 정용문
Priority to KR1019890020519A priority Critical patent/KR0155261B1/ko
Publication of KR910012929A publication Critical patent/KR910012929A/ko
Application granted granted Critical
Publication of KR0155261B1 publication Critical patent/KR0155261B1/ko

Links

Landscapes

  • Small-Scale Networks (AREA)

Abstract

내용 없음.

Description

특정어드레스의 복수용도 사용장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 의한 실시예의 회로도.

Claims (2)

  1. 시스템을 제어처리하기 위한 CPU(10)와, 상기 CPU(10)의 제어하에 작동되는 다수의 주변장치들을 구비한 펄스널컴퓨터에 있어서, 상기 CPU(10)의 제어하에 특정시간 동안 작동되어 상기 CPU(10)로부터 특정주변장치에 대한 특정어드레스에 의해 특정 어드레스에 해당하지 않는 다른 주변장치를 제어하는 보조제어수단을 포함함을 특징으로 하는 특정 어드레스의 복수용도 사용장치.
  2. 제1항에 있어서, 특정시간 동안이 초기화 기간임을 특징으로 하는 특정어드레스 복수용도 사용장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019890020519A 1989-12-30 1989-12-30 Plural-use apparatus of address KR0155261B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019890020519A KR0155261B1 (en) 1989-12-30 1989-12-30 Plural-use apparatus of address

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890020519A KR0155261B1 (en) 1989-12-30 1989-12-30 Plural-use apparatus of address

Publications (2)

Publication Number Publication Date
KR910012929A true KR910012929A (ko) 1991-08-08
KR0155261B1 KR0155261B1 (en) 1998-11-16

Family

ID=19294560

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890020519A KR0155261B1 (en) 1989-12-30 1989-12-30 Plural-use apparatus of address

Country Status (1)

Country Link
KR (1) KR0155261B1 (ko)

Also Published As

Publication number Publication date
KR0155261B1 (en) 1998-11-16

Similar Documents

Publication Publication Date Title
KR920010561A (ko) 홈버스 제어 장치
KR920004996A (ko) 전자기기장치
KR880008228A (ko) 표시장치
KR900016884A (ko) 타스크 추적장치
KR870004569A (ko) 자동 이득 제어 장치
KR930022198A (ko) 데이타 처리 장치
KR870010444A (ko) 데이터 프로세서
KR900006853A (ko) 마이크로 프로세서
KR920015377A (ko) 반도체 기억장치
KR870000638A (ko) 표시 제어 장치
KR900013413A (ko) 디지탈 신호 처리 장치
KR870001514A (ko) 제어 장치
KR840007195A (ko) 문자패턴의 발생방법
KR830010423A (ko) 데이터 처리 시스템의 데이터 교환방식
KR910012929A (ko) 특정어드레스의 복수용도 사용장치
KR870002499A (ko) C.r.t. 디스플레이장치
KR920007657A (ko) 유기 기기의 제어장치
KR910012960A (ko) 홀드 에크놀리지 신호 동기화회로
KR910012867A (ko) 콤퓨터에 의한 가동시스템 제어장치
KR910012611A (ko) 수치표시기를 구비한 제어장치
KR930018386A (ko) 슬레이브 보드 제어장치
KR920015193A (ko) 프로그램 분산처리방식
KR900018815A (ko) 프로세서의 상태 감지장치
KR970012172A (ko) 멀티 마이크로 프로세서용 버스제어(bus controller)장치
KR910012890A (ko) 컴퓨터의 디스플레이 지원장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050629

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee