KR930015114A - 상태 종속(state-dependent)방전 경로 회로 - Google Patents

상태 종속(state-dependent)방전 경로 회로 Download PDF

Info

Publication number
KR930015114A
KR930015114A KR1019920023285A KR920023285A KR930015114A KR 930015114 A KR930015114 A KR 930015114A KR 1019920023285 A KR1019920023285 A KR 1019920023285A KR 920023285 A KR920023285 A KR 920023285A KR 930015114 A KR930015114 A KR 930015114A
Authority
KR
South Korea
Prior art keywords
buffer
signal input
output
discharge
transistor
Prior art date
Application number
KR1019920023285A
Other languages
English (en)
Inventor
알. 오한네스 제임스
더블유.클러키 스테펀
데이비드 하악 이.
엘. 야브로우 로이
Original Assignee
존 엠. 클락
내쇼날 세미컨덕터 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 존 엠. 클락, 내쇼날 세미컨덕터 코포레이션 filed Critical 존 엠. 클락
Publication of KR930015114A publication Critical patent/KR930015114A/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/08Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
    • H03K19/082Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using bipolar transistors
    • H03K19/0823Multistate logic
    • H03K19/0826Multistate logic one of the states being the high impedance or floating state
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00307Modifications for increasing the reliability for protection in bipolar transistor circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/08Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
    • H03K19/094Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors
    • H03K19/0944Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors using MOSFET or insulated gate field-effect transistors, i.e. IGFET
    • H03K19/09448Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors using MOSFET or insulated gate field-effect transistors, i.e. IGFET in combination with bipolar transistors [BIMOS]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Power Engineering (AREA)
  • Logic Circuits (AREA)

Abstract

본 발명은 출력 풀다운 트랜지스터 베이스의 빠른 방전과 동시에 상기 풀다운 트랜지스터의 역방향 브레이크 다운에 대한 보호를 제공하도록 제3상태 추력 버퍼와 연결하여 사용하는 회로를 제공한다.
그러한 신기술은 상기 출력 풀업 트랜지스터의 베이스를 접지시키도록 2개의 방전 경로를 제공하는 것으로 이루어 진다. 낮은 캐패시턴스 경로는 상기 출력 버퍼가 활성 모드에 있을 경우에만 활성화 된다. 본 발명의 바람직한 실시예에서는, 이러한 낮은 방전 경로는 직렬로 연결된 2개의 MOS 트랜지스터(Q23,Q26)로 구성되어 있는데, 이들중 하나는 버퍼 회로의 이네이블 신호 입력(E)에 의해 제어되며 다른 하나는 버퍼 회로의 데이타 신호입력(VIN)에 의해 제어된다. 접지에 연결된 다른 경로는, 버퍼가 활성 모드에 있든 관계없이 데이타 신호 입력(VIN)이 저레벨일 때마다 사용될 수 있다. 이러한 다른 경로는 불활성 모드에 있는 버퍼용 풀업 트랜지스터의 방전 보호를 제공하며, 순방향 바이어스 다이오드와 같은 전압 강하 디바이스의 형태를 이루어 역방향 브레이크다운 보호 상태로 합체하였다.

Description

상태 종속(state-dependent)방전 경로 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본원과 동시에 출원된 미합중국 특허 출원의 주제인 관련기술의 바이폴라-상보형 금속 산화물 반도체(BiCMOS) 3상태 출력 버퍼 회로에 대한 도면,
제2도는 본 발명의 바람직한 실시예가 합체되어 있는 제1도의 BiCMOS 3상태 출력 버퍼 회로에 대한 도면.

Claims (1)

  1. 풀업 예비 구동기 반전기단에 연결되어 있는 데이타 신호 입력 및 이네이블 신호 입력을 포함하는 3상태 출력 버퍼의 출력 풀업 트랜지스터의 제어 노드를 방전 시키며, 상기 제어 노드 및 저전위 전력 레일 사이에 연결되어 있고 상기 풀업 예비 구동기 반전기단의 출력에 의해 제어되며 브레이크 다운 보호 전압 강하 디바이스와 직렬로 연결된 제1방전트랜지스터를 포함하는 제1접지 링크, 및 베이스 노드와 접지사이에 연결되어 있으며 상기 풀업 예비 구동기 반전기단의 출력에 의해 제어되고 상기 이네이블 신호 입력에 의해 직접 제어되는 방전 이네이블 트랜지스터와 직렬로 연결된 제2방전 트랜지스터를 포함하는 제2접지 링크를 포함하는 상태 종속 방전 경로회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920023285A 1991-12-06 1992-12-04 상태 종속(state-dependent)방전 경로 회로 KR930015114A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US91-804,906 1991-12-06
US07/804,906 US5184034A (en) 1991-12-06 1991-12-06 State-dependent discharge path circuit

Publications (1)

Publication Number Publication Date
KR930015114A true KR930015114A (ko) 1993-07-23

Family

ID=25190174

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920023285A KR930015114A (ko) 1991-12-06 1992-12-04 상태 종속(state-dependent)방전 경로 회로

Country Status (5)

Country Link
US (1) US5184034A (ko)
EP (1) EP0545361A1 (ko)
JP (1) JPH05327459A (ko)
KR (1) KR930015114A (ko)
CA (1) CA2084544A1 (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5717557A (en) * 1992-08-20 1998-02-10 Texas Instruments Incorporated Low side line driver
JPH077407A (ja) * 1993-02-08 1995-01-10 Fujitsu Ltd 半導体集積回路装置
EP0735493B1 (de) * 1995-03-30 2004-11-24 Texas Instruments Deutschland Gmbh Bus-Treiberschaltung
US5568062A (en) * 1995-07-14 1996-10-22 Kaplinsky; Cecil H. Low noise tri-state output buffer
KR101762443B1 (ko) * 2011-03-24 2017-07-27 엘지이노텍 주식회사 드라이버 ic 입력단의 방전 경로 회로

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4347447A (en) * 1981-04-16 1982-08-31 Mostek Corporation Current limiting MOS transistor driver circuit
JPS60177723A (ja) * 1984-02-24 1985-09-11 Hitachi Ltd 出力回路
US4999519A (en) * 1987-12-04 1991-03-12 Hitachi Vlsi Engineering Corporation Semiconductor circuit with low power consumption having emitter-coupled logic or differential amplifier
JP2569113B2 (ja) * 1988-03-07 1997-01-08 株式会社日立製作所 半導体集積回路装置
JPH02214219A (ja) * 1989-02-14 1990-08-27 Nec Corp バイポーラmos3値出力バッファ
JPH0752829B2 (ja) * 1989-09-13 1995-06-05 株式会社東芝 出力回路
JP2619080B2 (ja) * 1989-11-29 1997-06-11 株式会社東芝 出力回路

Also Published As

Publication number Publication date
EP0545361A1 (en) 1993-06-09
CA2084544A1 (en) 1993-06-07
US5184034A (en) 1993-02-02
JPH05327459A (ja) 1993-12-10

Similar Documents

Publication Publication Date Title
US5399920A (en) CMOS driver which uses a higher voltage to compensate for threshold loss of the pull-up NFET
US5512844A (en) Output circuit with high output voltage protection means
US6433620B1 (en) Silicon-on-insulator CMOS circuit
US4813020A (en) Semiconductor device
KR0119471B1 (ko) 바이폴라 트랜지스터와 cmos 트랜지스터를 사용한 반도체 집적회로
JPH03116316A (ja) 低電圧cmos出力バッファ
US5329174A (en) Circuit for forcing known voltage on unconnected pads of an integrated circuit
US4649295A (en) BIMOS logic gate
US4725982A (en) Tri-state buffer circuit
EP0501085B1 (en) Level-shifter circuit for high-speed low-power biCMOS ECL to CMOS input buffers
EP0459422A2 (en) Data output circuit of semiconductor device
US20050052936A1 (en) High speed power-gating technique for integrated circuit devices incorporating a sleep mode of operation
US5867039A (en) CMOS output driver with p-channel substrate tracking for cold spare capability
KR930015114A (ko) 상태 종속(state-dependent)방전 경로 회로
US5124582A (en) Bi-cmos circuit with high-speed active pull-down output currents
GB2305793A (en) A tri-state driver and circuit
US4242605A (en) Transient array drive for bipolar ROM/PROM
US5255240A (en) One stage word line decoder/driver with speed-up Darlington drive and adjustable pull down
US4975600A (en) Bicmos TTL output driver circuit
JP4054118B2 (ja) レベル切換回路
US6040711A (en) CMOS output buffer having a switchable bulk line
US5343093A (en) Self referencing MOS to ECL level conversion circuit
JP3190191B2 (ja) 出力バッファ回路
US5045724A (en) Circuit for limiting the short circuit output current
KR960001792B1 (ko) 레벨쉬프트된 출력신호를 출력하기 위한 출력회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
N231 Notification of change of applicant
NORF Unpaid initial registration fee