KR930005384A - 인코더 - Google Patents

인코더 Download PDF

Info

Publication number
KR930005384A
KR930005384A KR1019920015438A KR920015438A KR930005384A KR 930005384 A KR930005384 A KR 930005384A KR 1019920015438 A KR1019920015438 A KR 1019920015438A KR 920015438 A KR920015438 A KR 920015438A KR 930005384 A KR930005384 A KR 930005384A
Authority
KR
South Korea
Prior art keywords
circuit
encoder
output rate
interval
data output
Prior art date
Application number
KR1019920015438A
Other languages
English (en)
Other versions
KR0138745B1 (ko
Inventor
바르트 프란스 보에텐
윌렘 쥴스 안토인 베르비이스트
Original Assignee
게오르그 그라프
알카텔 엔.브이.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 게오르그 그라프, 알카텔 엔.브이. filed Critical 게오르그 그라프
Publication of KR930005384A publication Critical patent/KR930005384A/ko
Application granted granted Critical
Publication of KR0138745B1 publication Critical patent/KR0138745B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M7/00Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits
    • H03M7/30Compression; Expansion; Suppression of unnecessary data, e.g. redundancy reduction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L12/5602Bandwidth control in ATM Networks, e.g. leaky bucket
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5614User Network Interface
    • H04L2012/5616Terminal equipment, e.g. codecs, synch.
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5629Admission control
    • H04L2012/5631Resource management and allocation
    • H04L2012/5636Monitoring or policing, e.g. compliance with allocated rate, corrective actions

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Facsimiles In General (AREA)

Abstract

내용 없음.

Description

인코더
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 인코더의 개략도,
제3도는 제1도에 개략적으로 도시된 BUFC와 QRC를 더욱 상세히 설명한 상세도.

Claims (13)

  1. 데이터 소오스(VSS)와 인코더 회로(ENC)및 버퍼 회로(BUFC)의 직렬 접속을 포함하고, 상기 버퍼 회로를 포함하고, 상기 버퍼회로 데이타 출력률이 상기 출력률의 소정의 확률 분포 함수(CCCP/CR)를 만족시키지 않을 경우에 상기 버퍼 회로의 데이타 출력률을 감소시키도록 적합화된 예방 단속 회로(PPC)를 포함하는 인코더에 있어서, 상기 예방 단속 회로(PPC)는 상기 인코더 회로(ENC)의 데이타 출력(TXD3)에 결합되고 각 측정 간격에 대한 데이타 출력률(CR)을 측정하여 간격(BRIO/2, 3/4, 5/6, 7/8, 9/10, 11)으로 측정된 복수의 연속적인 데이타 출력률 간격 중 하나를 나타내는 간격 신호를 발행하고 상기 간격 동안 상기 버퍼 회로(BUFC)의 뎅타 출력률이 다음 측정 간격 동안에는 일시적으로 감소하는지 안하는지의 여부를 알려주는 경보신호(AL: O/ALO/3,1)를 발생시키는 통계적 측정 회로(SMC)를 포함하고, 상기 경보신호(AL)에 의해 제어되고 상기 버퍼회로(BRFC)와 판독-출력 입력단(RO)를 제어하는 데이타 출력률 감소 회로(CRRC)를 추가로 포함하는 것을 특징으로 하는 인코더.
  2. 제1항에 있어서, 제1(BRIO/2)및 최종(BRI11)간격을 제외한 상기 간격동안, 상기 경보신호(ALO/3)는 상기 확률 분포 함수를 만족시키는지 아닌지의 여부를 알려주는 것을 특징으로 하는 인코더.
  3. 제2항에 있어서, 제1(BRIO/2)및 최종(BRI11)간격의 낮은 데이타 출력률(O;(M+4S)/A)은 각각 "1"가 "0"이 되도록 요구되는 확률을 갖고, 상기 제1(BRIO/2) 및 최종(BRI11)간격동안 상기 경보신호(AL)는 상기 버퍼 회로(BUFC)의 데이타 출력률이 상기 측정 간격의 끝에서 각각 결코 감소되지 않아야 하고 언제나 감소되어야 하는 상황을 알려주는 값을 갖는 것을 특징으로 하는 인코더.
  4. 제3에 있어서, 상기 경보신호(AL)및 상기 간격 신호(SCA/F)의 제어하에서 상기 데이타 출력률 감소회로(CRRC)는 제1간격(BRIO/2)을 제외한 각 상기 간격동안 상기 경보신호(AL)가 활성화 될때 상응하는 클럭신호(CLO/4)를 상기 버퍼회로의 판독-출력 입력(RO)에 인가하는 것을 특징으로 하는 인코터.
  5. 제4항에 있어서, 상기 경보신호(CLO/3)는 최종간격(BRI11)을 제외한 상기 각 간격동안 상기 간격의 가장 낮은 출력률(M/A, (M+S)/A, M+2S/A, (M+3S)/A)보다 더 작은 출력률을 갖는 것을 특징으로 하는 인코터.
  6. 제4항에 있어서, 상기 경보신호(CLO4)는 상기 최종 간격(BRI11)동안 상기 간격의 가장 낮은 출력률 ((M+4S)/A)과 동일한 출력률을 갖는 것을 특징으로 하는 인코더.
  7. 제1항에 있어서, 상기 통계적 측정 회로(SMC)는 상기 간격동안 각각의 경보출력(O, ALO/3, 1)에 의해 구성된 데이타 입력과 상기 간격 신호(SCA/F)에 의해 제어되는 선택 입력 상기 경보 신호(AL)가 발생되는 경보 출력(AL)을 구비하는 제1멀티플렉서(MUX4)를 포함한 것을 특징으로 하는 인코더.
  8. 제7항에 잇어서, 상기 데이타 출력률 감소 회로(CRRC)는 제1간격 동안에는 "0"에 의해서 제어되고 다른 간격동에는 상기 클럭신호(CLO/4)에 의해서 제어되는 데이타 입력과, 상기 간격 신호(SCA/F)에 의해 제어되는 선택 입력과, 상기 경보신호(AC)에 의해 제어되는 게이트 배열(AG, GC)을 통해 상기 버퍼회로(BUFC)의 상기 판독-출력 입력단(RO)에 결합되는 제2멀티플렉서(MUX5)를 포함하는 것을 특징으로 하는 인코더.
  9. 제8항에 있어서, 상기 게이트 배열은 상기 제1(MUX4) 및 제2(MUX%) 멀티플렉서의 출력(AL, X)에 의해 제어되고 상기 버퍼회로(BUFC)로 1부터 데이타가 판독-출력되게 하는 상기 데이타 출력률 신호(CRS)및 상기 간격신호(SCA/F)에 의해 제어되는 게이트 회로(GC)를 제어하는 출력(Z)를 갖는 AND 게이트를 포함하고, 상기 게이트 회로(GC)는 부울함수 : RO=CRS(SCA+SCB.ALO =SCC.AL1=SCD.AL2+SCE.AL3)+Z로 표현되며, 여기서 상기 AND 게이트의 출력에서 제공된 신호(Z)는 부울 함수; Z=SCB.ALO.CLO+SCC.AL1.CL1+SCD.AL2.CL2+CL2+SCE.AL3.+SCF.CL4.)로 표현될 수 있는 판독-출력 신호(R)를 발생시키는 것을 특징으로 하는 인코더.
  10. 제1항에 있어서, 데이타출력률의 상기 확률 분포 함수는 보수 누적 확률 분포의 게단식 근사값인 것을 특징으로 하는 인코더.
  11. 제1항에 있어서, 상기 인코더 회로(DNC)에 의해 발생된 상기 데이타는 고정 길이의 셀에 모아지고 상기 데이타 출력률은 상기 셀 출력률인 것을 특징으로 하는 인코더.
  12. 제1항에 있어서, 상기 버퍼회로(BUFC)및 상기 인코더 회로(ENC)는 상기 버퍼회로(BUFC)의 체움 레벨(BEL)기능으로 상기 인코더 회로(ENC)의 동작의 질을 제어하는 버퍼 출력률 조절 루프의 일부를 형성하는 것을 특징으로 는 인코더.
  13. 제12항에 있어서, 상기 버퍼 회로는 상기 버퍼(BUF)의 체움 레벨(BEL)을 측정하는 관련된 측정수단(SUB)를 구비한 버퍼(BUF)를 포함하고, 상기 측정수단(SUB)의 출력은 품질 조정회로(QRC)를 통해 상기 인코더 회로(ENC)에 결합되며, 상기 품질 조정회로는 상기 버퍼 체움 레벨이 소정값(M)을 초과할 경우 상기 인코더 회로 (ENC)의 동작의 질을 감소시키는 것을 특징으로 하는 인코더.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920015438A 1991-08-28 1992-08-27 인코더 KR0138745B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP91202188.8 1991-08-28
EP91202188A EP0529154B1 (en) 1991-08-28 1991-08-28 Encoder arrangement

Publications (2)

Publication Number Publication Date
KR930005384A true KR930005384A (ko) 1993-03-23
KR0138745B1 KR0138745B1 (ko) 1998-06-15

Family

ID=8207843

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920015438A KR0138745B1 (ko) 1991-08-28 1992-08-27 인코더

Country Status (10)

Country Link
US (1) US5347635A (ko)
EP (1) EP0529154B1 (ko)
JP (1) JPH05268173A (ko)
KR (1) KR0138745B1 (ko)
CN (1) CN1033615C (ko)
AU (1) AU653620B2 (ko)
CA (1) CA2076818A1 (ko)
DE (1) DE69125370T2 (ko)
ES (1) ES2100202T3 (ko)
TW (1) TW209325B (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06303282A (ja) * 1993-04-13 1994-10-28 Hitachi Ltd 情報伝送系における情報処理方式
JP3260950B2 (ja) * 1994-02-18 2002-02-25 松下電器産業株式会社 データ通信装置
US5459789A (en) * 1994-04-22 1995-10-17 Thomson Consumer Electronics Packet TV program component detector
US5991835A (en) * 1994-11-22 1999-11-23 Teac Corporation Peripheral data storage device in which time interval used for data transfer from relatively fast buffer memory to relatively slower main memory is selected in view of average of time intervals during which data blocks were recently received from host
JP4040117B2 (ja) * 1995-06-30 2008-01-30 ソニー株式会社 ゲーム機及びゲーム機制御方法
CN1210897C (zh) * 1996-12-25 2005-07-13 索尼公司 发送/接收侧系统、数据配发系统/方法、程序执行装置/方法
ES2721055T3 (es) * 2002-09-20 2019-07-26 Ntt Docomo Inc Método y aparato para decodificación aritmética
US7499398B2 (en) * 2003-04-16 2009-03-03 International Business Machines Corporation Method and system for oversubscribing bandwidth in a communications network

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4920534A (en) * 1986-02-28 1990-04-24 At&T Bell Laboratories System for controllably eliminating bits from packet information field based on indicator in header and amount of data in packet buffer
GB8605613D0 (en) * 1986-03-07 1986-04-16 Limb J O Traffic scheduler
WO1990005416A1 (en) * 1988-11-10 1990-05-17 Alcatel N.V. Statistical measurement equipment and telecommunication system using same
US5237660A (en) * 1988-12-27 1993-08-17 Ncr Corporation Control method and apparatus for controlling the data flow rate in a FIFO memory, for synchronous SCSI data transfers
DK0441168T3 (da) * 1990-02-06 1996-11-18 Alcatel Italia System, pakkestruktur og indretning til at behandle udgående information fra en signalindkoder
US5134476A (en) * 1990-03-30 1992-07-28 At&T Bell Laboratories Video signal encoding with bit rate control
US5159447A (en) * 1991-05-23 1992-10-27 At&T Bell Laboratories Buffer control for variable bit-rate channel

Also Published As

Publication number Publication date
CA2076818A1 (en) 1993-03-01
JPH05268173A (ja) 1993-10-15
ES2100202T3 (es) 1997-06-16
DE69125370T2 (de) 1997-08-14
US5347635A (en) 1994-09-13
DE69125370D1 (de) 1997-04-30
AU2132192A (en) 1993-03-04
CN1070075A (zh) 1993-03-17
CN1033615C (zh) 1996-12-18
TW209325B (ko) 1993-07-11
EP0529154B1 (en) 1997-03-26
KR0138745B1 (ko) 1998-06-15
AU653620B2 (en) 1994-10-06
EP0529154A1 (en) 1993-03-03

Similar Documents

Publication Publication Date Title
KR930005384A (ko) 인코더
DK25186D0 (da) Kredsloebsarrangement til anvendelse i et integreret kredsloeb
KR900014997A (ko) 고장 방지 컴퓨터 메모리 시스템
EP0913772A3 (en) Integrated overload control for distributed real time systems
DK201887A (da) Trykmaskine med mindst et trykvaerk
DE69205101T2 (de) Variable Verzögerungsschaltung.
EP0913771A3 (en) Autonomous overload control for distributed real time systems
FR2648649B1 (fr) Procede et dispositif d'evaluation quantifie du debit de circuits virtuels empruntant une voie de transmission a multiplexage temporel asynchrone
EP0674458B1 (en) Method and apparatus for monitoring an ATM system
JPS5456417A (en) Automatic performance apparatus
CN105811931A (zh) 可调谐延迟电路及其操作方法
KR960003103A (ko) 연합 헤테로젠니우스 필드 프로그래머블 게이트 어레이 논리 모듈 및 그 형성방법
JPS55606A (en) Facsimile device
DE4418200C2 (de) Halbleitereinrichtung mit interner Schaltung, die in Reaktion auf ein externes Taktsignal arbeitet
JPS5745795A (en) Scanning device
JPS55157022A (en) Output circuit for microcomputer
JPS5757080A (en) Picture processing device
EP0081966A3 (en) Scan-out circuitry
JPS5525109A (en) Logic circuit
KR920701881A (ko) Pc의 신호전송 제어방식
KR100636732B1 (ko) 디지털 보호 계전기용 고속 샘플링 회로
KR910018191A (ko) 시리얼 프린터의 인자데이타 정렬장치
SU1726983A2 (ru) Устройство дл измерени скорости развити трещины
KR0134295B1 (ko) 양자화스케일 생성장치
SU1618311A1 (ru) Способ контрол качества механизированной посадки и устройство дл его осуществлени

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee