KR930005010A - 마이크로 프로세서의 액세스 메모리 영역 확장 회로 및 방법 - Google Patents

마이크로 프로세서의 액세스 메모리 영역 확장 회로 및 방법 Download PDF

Info

Publication number
KR930005010A
KR930005010A KR1019910014093A KR910014093A KR930005010A KR 930005010 A KR930005010 A KR 930005010A KR 1019910014093 A KR1019910014093 A KR 1019910014093A KR 910014093 A KR910014093 A KR 910014093A KR 930005010 A KR930005010 A KR 930005010A
Authority
KR
South Korea
Prior art keywords
address
bank
memory area
microprocessor
unit
Prior art date
Application number
KR1019910014093A
Other languages
English (en)
Other versions
KR940003632B1 (ko
Inventor
장석주
Original Assignee
정용문
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정용문, 삼성전자 주식회사 filed Critical 정용문
Priority to KR1019910014093A priority Critical patent/KR940003632B1/ko
Publication of KR930005010A publication Critical patent/KR930005010A/ko
Application granted granted Critical
Publication of KR940003632B1 publication Critical patent/KR940003632B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Microcomputers (AREA)
  • Executing Machine-Instructions (AREA)

Abstract

내용 없음.

Description

마이크로 프로세서의 액세스 메모리 영역 확장 회로 및 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 회로도.

Claims (5)

  1. 마이크로 프로세서의 액세스 메모리 영역 확장 회로에 있어서, 마이크로 프로세서를 구비하여 어드레스 확장을 위한 제1어드레스 및 확장 어드레스 테이타와 뱅크 선택을 위한 제2어드레스와 선택한 뱅크의 메모리 영역을 액세스하기 위한 제3어드레스를 발생하여 액세스 메모리 영역을 확장시켜 액세스 하는 마이크로 프로세서부(10)와, 일정 크기의 메모리 영역을 구비하고 있으며 상기 마이크로 프로세서부(10)의 제어드레스의 지정 메모리 영역에 확장 어드레스 데이타를 저장하고 제2어드레스의 지정 메모리 영역의 저장된 확장 어드레스 데이타를 뱅크 선택을 위한 확장 어드레스로 출력하는 뱅크선택부(20)와, 전체메모리 영역이 상기 마이크로 프로세서부(10)의 최대 액세스메모리 영역 이상이 되는 다수의 뱅크를 구비하고 있으며 상기 뱅크선택부(20)의 확장어드레스에 의해 하나의 뱅크가 선택되어 상기 제3어드레스에 의해 액세스되는 메모리부(30)로 구성하는 것을 특징으로 하는 액세스 메모리 확장회로.
  2. 제1항에 있어서, 상기 뱅크 선택부(20)가 상기 마이크로 프로세서부(10)의 확장어드레스 데이타를 상기 마이크로 프로세서부(10)의 뱅크 라이트 신호에 의해 버퍼링 출력하는 제1버퍼(22)와, 상기 마이크로 프로세서부(10)의 제1어드레스와 제2어드레스중 하나를 상기 마이크로 프로세서부 (10)의 어드레스 선택신호에 의해 선택출력하는 멀티플렉서(24)와, 일정 크기의 메모리 영역을 가지고 있으며 상기 멀티플렉서(24)에서 선택 출력되는 제1어드레스의 지정 메모리 영역에 상기 버퍼(22)의 출력확장 어드레스 데이타를 상기 뱅크라이트 신호에 의해 저장하고, 상기 멀티플렉서(24)의 선택 출력되는 제2어드레스의 지정메모리 영역의 저장된 데이타를 뱅크 선택을 위한 확장 어드레스로 출력하는 램(26)으로 구성하는 것을 특징으로 하는 액세스 메모리 영역 확장 회로.
  3. 제2항에 있어서, 상기 램(26)의 출력 확장 어드레스를 상기 마이크로 프로세서부(10)의 뱅크리드신호에 의해 버퍼링하여 상기 마이크로 프로세서부(10)에 인가하는 제2버퍼(28)를 더 구비하는 것을 특징으로 하는 액세스 메모리 영역 확장 회로.
  4. 제2항에 있어서, 상기 램(26)이 액세스 시간이 적어도 50ns이상인 고속 액세스 램인 것을 특징으로 하는 액세스 메모리 영역 확장 회로.
  5. 마이크로 프로세서를 구비하여 어드레스 확장을 위한 제1어드레스 및 확장 어드레스 데이타와 뱅크 선택을 위한 제2어드레스와 선택한 뱅크의 메모리 영역을 액세스하기 위한 제3어드레스틀 발생하여 엑세스 메모리 영역을 확장시켜 액세스 하는 마이크로 프로세서부(10)와, 일정 크기의 메모리 영역을 구비하고 있으며 상기 마이크로 프로세서부(10)의 제1어드레스의 지정 메모리 영역에 확장 어드레스 데이타를 저장하고 제2어드레스의 지정 메모리 영역의 저장된 데이타를 뱅크 선택을 위한 확장 어드레스로 출력하는 뱅크 선택부(20)와, 전체 메모리 영역이 상기 마이크로 프로세서부(10)의 최대 액세스 메모리 영역 이상이 되는 다수의 뱅크를 구비하고 있으며 상기 뱅크선택부(20)의 확장어드레스에 의해 하나의 뱅크가 선택되어 상기 제3어드레스에 의해 액세스되는 메모리부(30)를 구비한 시스템에서 마이크로 프로세서의 액세스 메모리 영역 확장 방법에 있어서, 상기 마이크로 프로세서부가 제1어드레스 지정에 의해 상기 뱅크 선택부에 상기 메모리부의 뱅크를 지정하는 다수의 어드레스 확장데이타를 저장하는 초기화 과정과, 상기 마이크로 프로세서부가 상기 메모리부의 특정 번지를 액세스하기 위하여 상기 제2어드레스에 의해 상기 뱅크 선택부의 번지를 지정하여 상기 저장한 확장 어드레스가 상기 메모리부에 인가되도록 하여 하나의 뱅크를 선택하는 동시에 상기 제3어드레스에 의해 선택한 뱅크의 메모리 영역을 액세스하는 액세스 과정으로 이루어지는 것을 특징으로 하는 액세스 메모리 확장방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019910014093A 1991-08-14 1991-08-14 마이크로 프로세서의 액세스 메모리 영역 확장 회로 및 방법 KR940003632B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910014093A KR940003632B1 (ko) 1991-08-14 1991-08-14 마이크로 프로세서의 액세스 메모리 영역 확장 회로 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910014093A KR940003632B1 (ko) 1991-08-14 1991-08-14 마이크로 프로세서의 액세스 메모리 영역 확장 회로 및 방법

Publications (2)

Publication Number Publication Date
KR930005010A true KR930005010A (ko) 1993-03-23
KR940003632B1 KR940003632B1 (ko) 1994-04-25

Family

ID=19318635

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910014093A KR940003632B1 (ko) 1991-08-14 1991-08-14 마이크로 프로세서의 액세스 메모리 영역 확장 회로 및 방법

Country Status (1)

Country Link
KR (1) KR940003632B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100542339B1 (ko) * 2000-02-19 2006-01-10 삼성전자주식회사 메모리 확장장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100542339B1 (ko) * 2000-02-19 2006-01-10 삼성전자주식회사 메모리 확장장치

Also Published As

Publication number Publication date
KR940003632B1 (ko) 1994-04-25

Similar Documents

Publication Publication Date Title
US4985871A (en) Memory controller for using reserved dram addresses for expanded memory space
US5161218A (en) Memory controller for using reserved DRAM addresses for EMS
KR920013462A (ko) 반도체 기억장치
KR960008544A (ko) 다중 메모리 뱅크 선택을 위한 방법 및 장치
KR970067348A (ko) 향상된 동기식 판독 및 기록 가능한 반도체 메모리
KR920008598A (ko) 직접 또는 인터리브모드로 메모리를 액세스하는 메모리 컨트롤러 및 이를 구비한 데이타 처리시스템
KR970049406A (ko) 그래픽 오버레이속도 향상기능을 갖는 화상처리장치
KR960025733A (ko) 디램(dram) 리프레쉬 회로
US4393443A (en) Memory mapping system
KR960015587A (ko) 동기 반도체 메모리 장치 및 동기 동적 램의 감지 과정을 제어하는 방법
US4692886A (en) Digital pattern generator
KR920020322A (ko) 명령처리장치
KR930005010A (ko) 마이크로 프로세서의 액세스 메모리 영역 확장 회로 및 방법
US5530934A (en) Dynamic memory address line decoding
KR900013396A (ko) Dram 콘트롤러
KR950009451A (ko) 데이타처리 시스템
KR970076273A (ko) 캐쉬 메모리 컨트롤러 및 이를 제공하는 방법
KR100211076B1 (ko) 어드레스 스페이스 확장 장치
KR890017613A (ko) 메모리 확장 회로 및 방식
KR970705085A (ko) 캐시의 문맥이 무가치한 경우에 캐시가 판독되는 것을 방지하는 파이프라인형 마이크로프로세서(A Pipelined Microprocessor that Prevents the Cache From Being Read When the Contents of the Cache Are Invalid)
KR960001999A (ko) 메모리 뱅크 선택회로
KR0144035B1 (ko) 전전자 교환기내 상위 제어계의 d-램 모듈 접속방법
KR100228481B1 (ko) 메모리 뱅크 확장장치
JPH03160685A (ja) Dramアクセス方法及びその装置
JPH02186454A (ja) メモリアクセス制御装置

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20010320

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee